期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
用于高速高分辨率ADC的CMOS全差分运算放大器的设计 被引量:4
1
作者 吴宁 吴建辉 +1 位作者 张萌 戴忱 《电子器件》 EI CAS 2005年第1期150-153,共4页
高性能全差分折叠式共源共栅型跨导运算放大器采用 12 位精度,60 MHz采样速率的模数转换器芯片,采用0.35μm CMOS工艺,工作在3.3 V电源电压下。电路模拟结果表明,基于其独特的增益倍增结构,该运算放大器直流增益达到94.4 dB,驱动2 pF负... 高性能全差分折叠式共源共栅型跨导运算放大器采用 12 位精度,60 MHz采样速率的模数转换器芯片,采用0.35μm CMOS工艺,工作在3.3 V电源电压下。电路模拟结果表明,基于其独特的增益倍增结构,该运算放大器直流增益达到94.4 dB,驱动2 pF负载时,相位裕度为62°,单位增益带宽达到260 MHz,电路功耗为27 mW。 展开更多
关键词 CMOS 折叠式共源共栅型运算放大器 模数转换器
下载PDF
音频数模转换器芯片内部低功耗的设计 被引量:4
2
作者 程媛媛 杨文荣 《计算机测量与控制》 CSCD 2007年第11期1584-1586,共3页
介绍了一种使用0.35μmCMOS工艺,用于24位采样率为44.1kHz的delta-sigma音频数模转换器(DAC)芯片的内部低功耗设计;为了减少面积和功耗,采用结合了混和FIR/IIR滤波器的直接电荷转换开关电容(DCT-SC)DAC,并只使用一个运算放大器;为了降低... 介绍了一种使用0.35μmCMOS工艺,用于24位采样率为44.1kHz的delta-sigma音频数模转换器(DAC)芯片的内部低功耗设计;为了减少面积和功耗,采用结合了混和FIR/IIR滤波器的直接电荷转换开关电容(DCT-SC)DAC,并只使用一个运算放大器;为了降低kT/C噪声,采用DCT-SC技术;为了降低带外量化噪声使用了混和FIR/IIR后置滤波器,因为输入是数字信号,所以加入一个FIR滤波器,使用的高性能运放,采用折叠共源共栅两级结构,增大输入输出范围和CMRR、PSRR;内部DAC所达到的性能对于所设计的音频芯片来说是足够的。 展开更多
关键词 数模转换器 直接电荷转换开关电容电路 有限脉冲响应 无限脉冲响应 折叠共源共栅
下载PDF
低电压高速CMOS全差分运算放大器设计 被引量:4
3
作者 阮颖 《现代电子技术》 2008年第11期150-152,共3页
设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对... 设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对电路进行了spectre仿真。在2.5V电源电压下,驱动1pF负载时,开环增益71.6dB,单位增益带宽501MHz,功耗4.3mW。 展开更多
关键词 折叠共源共栅 全差分 共模反馈 CMOS
下载PDF
折叠式共源共栅运算放大器的0.6μm CMOS设计 被引量:3
4
作者 王志亮 段伟 王琴 《信息技术》 2009年第3期7-10,15,共5页
折叠式共源共栅结构的运算放大器不仅能提高增益、增加电源电压噪声抑制能力,而且在输出端允许自补偿。基于0.6μm CMOS工艺,验证了一种折叠共源共栅的运算放大器的参数指标。理论计算和实际分析相结合,仿真结果达到设计指标要求。
关键词 0.6μm CMOS工艺 折叠式共源共栅 运算放大器 HSPICE
下载PDF
一款高性能共源共栅运算放大器设计 被引量:1
5
作者 戎小凤 王德贵 +1 位作者 白忠臣 秦水介 《现代电子技术》 2012年第8期144-146,共3页
基于CSMC 0.5μm标准CMOS工艺,采用复用型折叠式共源共栅结构,设计一种折叠式共源共栅运算放大器。该电路在5V电源电压下驱动5pF负载电容,采用Cadence公司的模拟仿真工具Spectre对电路进行仿真。结果表明,电路开环增益达到了71.7dB,单... 基于CSMC 0.5μm标准CMOS工艺,采用复用型折叠式共源共栅结构,设计一种折叠式共源共栅运算放大器。该电路在5V电源电压下驱动5pF负载电容,采用Cadence公司的模拟仿真工具Spectre对电路进行仿真。结果表明,电路开环增益达到了71.7dB,单位增益带宽为52.79MHz,开环相位裕度为60.45°。 展开更多
关键词 CMOS工艺 折叠式共源共栅 运算放大器 Spectre
下载PDF
折叠式共源共栅放大级的增益提升方法
6
作者 章云 《微计算机信息》 北大核心 2008年第23期311-312,共2页
折叠式共源共栅结构在折叠处引进的电流源降低了输出电阻,从而使增益大幅度降低。针对这一缺陷,论文提出的计思路是用电流镜代替折叠式,避免输出电阻的下降,从而使增益得到提升。分析和仿真表明,改进的结构能在保持功耗频响、芯片面积... 折叠式共源共栅结构在折叠处引进的电流源降低了输出电阻,从而使增益大幅度降低。针对这一缺陷,论文提出的计思路是用电流镜代替折叠式,避免输出电阻的下降,从而使增益得到提升。分析和仿真表明,改进的结构能在保持功耗频响、芯片面积等各方面性能相同的情况下有力地提升了增益。 展开更多
关键词 折叠式共源共栅 电流镜 增益
下载PDF
一种带有增益提高技术的高速CMOS运算放大器设计
7
作者 宋奇伟 陆安江 张正平 《电子设计工程》 2012年第10期1-4,共4页
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运... 设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。 展开更多
关键词 运算放大器 折叠式共源共栅 高速度 增益提高 三支路电流基准
下载PDF
采样保持电路中全差分运算放大器的设计与仿真
8
作者 王秀玲 王龙伟 吴武臣 《微计算机信息》 2010年第23期183-184,共2页
本文设计了一种全差分运算放大器,对运算放大器的AC特性和瞬态特性进行了仿真分析和验证。该运放采用折叠式共源共栅结构、开关电容共模反馈(SC-CMFB)电路以及低压宽摆幅偏置电路,以实现在高稳定下的高增益和大输出摆幅。在Cadence环境... 本文设计了一种全差分运算放大器,对运算放大器的AC特性和瞬态特性进行了仿真分析和验证。该运放采用折叠式共源共栅结构、开关电容共模反馈(SC-CMFB)电路以及低压宽摆幅偏置电路,以实现在高稳定下的高增益和大输出摆幅。在Cadence环境下,基于CSMC0.6um工艺模型,进行了仿真分析和验证。结果表明,运算放大器满足设计要求。 展开更多
关键词 全差分 折叠共源共栅 共模反馈 仿真验证
下载PDF
两级运放中共模反馈电路的分析与设计 被引量:2
9
作者 连全文 冯全源 《微电子学》 CAS CSCD 北大核心 2010年第1期29-31,36,共4页
在两级共源共栅CMOS运算放大器中,设计了一种新的共模反馈电路。这种电路克服了一般共模反馈电路存在的限制输出摆幅的缺点,在稳定电路直流工作点的同时,能有效提高电路的输出摆幅。通过对共模电路结构的分析,证明了其功能原理的正确性... 在两级共源共栅CMOS运算放大器中,设计了一种新的共模反馈电路。这种电路克服了一般共模反馈电路存在的限制输出摆幅的缺点,在稳定电路直流工作点的同时,能有效提高电路的输出摆幅。通过对共模电路结构的分析,证明了其功能原理的正确性。基于0.18μm(3V)CMOS工艺库,用Hspice软件对电路结构进行了仿真验证。结果显示,电路低频增益达到120dB,功耗不到0.24mW。 展开更多
关键词 共模反馈电路 折叠共源共栅电路 运算放大器
下载PDF
一种适用于生物微传感器的接口电路设计 被引量:2
10
作者 蓝青 吴培鹏 +1 位作者 贝煜星 王阳 《电子技术(上海)》 2018年第10期64-66,共3页
生物微传感器的感测是由生物量的变化而引起微弱电信号的改变。而微弱电信号极易受到环境因素的干扰,低压、低功耗、抗干扰能力强的生物微传感器前端接口电路可为集成微传感器的研究提供基础。基于0.18um3.3VCMOS工艺库设计一个适用于... 生物微传感器的感测是由生物量的变化而引起微弱电信号的改变。而微弱电信号极易受到环境因素的干扰,低压、低功耗、抗干扰能力强的生物微传感器前端接口电路可为集成微传感器的研究提供基础。基于0.18um3.3VCMOS工艺库设计一个适用于生物微传感器接口电路的仪表放大器电路。由软件仿真结果表明,采用折叠式共源共栅放大器的仪表放大器电路具有功耗低、高共模抑制比等优点。 展开更多
关键词 生物微传感器 仪表放大器 折叠式共源共栅放大器 CMOS工艺
原文传递
一款适用于高速读出电路的输出级运算放大器设计
11
作者 张露漩 李敬国 袁媛 《激光与红外》 CAS CSCD 北大核心 2022年第9期1407-1410,共4页
CMOS运算放大器是红外探测器系统读出电路的重要模块,其性能直接影响红外读出电路性能。本文设计了一款适用于高速读出电路的输出级运算放大器,在负载电阻100 kΩ,负载电容25 pF的条件下,使读出电路的工作频率大于20 MHz。输出级运算放... CMOS运算放大器是红外探测器系统读出电路的重要模块,其性能直接影响红外读出电路性能。本文设计了一款适用于高速读出电路的输出级运算放大器,在负载电阻100 kΩ,负载电容25 pF的条件下,使读出电路的工作频率大于20 MHz。输出级运算放大器由折叠共源共栅差分运放和甲乙类推挽反相运放级联构成。折叠共源共栅差分运放可以实现电路高增益、大输出电压范围和高输出阻抗,同时可以有效减小放大器输入端的米勒电容效应。甲乙类推挽反相运放具有高电压电流转换效率,可以灵活地从负载得到电流或者向负载提供电流,实现高电流增益,驱动大负载。两级运放之间通过米勒电容实现频率补偿,保证运放的稳定性。本文设计的高速输出级运算放大器基于SMIC 0.18μm工艺设计,最终实现指标:功耗不大于10 mW,运放增益>84 dB,相位裕度79°,单位增益带宽>100 MHz,噪声78μV(1~500 MHz),输出电压范围1~5 V,建立时间<15 ns。通过设计高速输出级运算放大器,红外读出电路的读出速率和帧频得到有效提高。 展开更多
关键词 CMOS 折叠共源共栅运放 推挽反相运放
下载PDF
一种高性能全差分运算放大器的设计 被引量:2
12
作者 唐心亮 刘克智 王林锋 《河北科技大学学报》 CAS 2012年第1期50-55,共6页
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关... 设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2pF,采用华润上华(CSMC)0.5μm 5VCMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3dB,单位增益带宽为316MHz。精度为0.01%时的建立时间为4.3ns。 展开更多
关键词 流水线ADC 增益自举 折叠共源共栅 采样电路
下载PDF
几种典型大容量静止无功发生器主电路的分析 被引量:2
13
作者 丁留宝 张俊芳 陈劲操 《电源世界》 2007年第7期17-21,共5页
文章详细分析了几种典型的大容量静止无功发生器(STATCOM)主电路,并对其进行了比较,给出了各种主电路输出电压表达式及波形图,总结了一般性规律。对从事STATCOM设计的相关人员有一定的参考意义。
关键词 大容量 STATCOM 多重叠加 多电平 链式
原文传递
超轻小宽视场高分辨无人机机载相机光学系统设计 被引量:2
14
作者 曾晨欣 李加慧 +1 位作者 谭奋利 季轶群 《激光与光电子学进展》 CSCD 北大核心 2023年第5期244-251,共8页
针对无人机光学载荷宽视场、高分辨、轻小型、实时成像等需求,基于级联光学结构设计了一种折叠式级联相机光学系统。该光学系统主要由前置折叠同心物镜和中继转像透镜阵列组成。前置折叠同心物镜获取宽视场中间像,位于前置折叠同心物镜... 针对无人机光学载荷宽视场、高分辨、轻小型、实时成像等需求,基于级联光学结构设计了一种折叠式级联相机光学系统。该光学系统主要由前置折叠同心物镜和中继转像透镜阵列组成。前置折叠同心物镜获取宽视场中间像,位于前置折叠同心物镜的同心球面上。中继转像透镜阵列对同心球面上的宽视场中间像进行视场细分、剩余像差精细校正和中继成像。优化设计得到了全视场角为109.6°、瞬时视场为7.8″,筒长仅为107 mm的折叠式级联结构相机光学系统。在全视场范围内,像面上各处光线追迹点列图的均方根半径均小于1.1μm,在空间频率230 lp/mm处,各视场调制传递函数值大于0.4,系统成像质量接近衍射极限。这种折叠式级联结构无人机机载相机光学系统视场大、分辨率高、结构紧凑,可用于无人机遥感领域,在大视场范围内获得高分辨率光学像的同时,还可实现光学系统的小型化和轻量化,具有广阔的应用前景。 展开更多
关键词 光学设计 折叠式级联光学系统 无人机机载 宽视场 高分辨率 轻小型
原文传递
一种8位1 GS/s折叠内插A/D转换器
15
作者 邓红辉 程海玲 汪江 《微电子学》 CSCD 北大核心 2017年第3期304-308,共5页
基于TSMC 0.18μm CMOS工艺,采用两级级联的折叠内插结构,设计了一种8位1GS/s折叠内插A/D转换器。在预放大器阵列输出端引入失调平均网络,优化了预放大器阵列的输入对管尺寸,以补偿边界预放大器的增益衰减。在折叠电路中引入幅度补偿电... 基于TSMC 0.18μm CMOS工艺,采用两级级联的折叠内插结构,设计了一种8位1GS/s折叠内插A/D转换器。在预放大器阵列输出端引入失调平均网络,优化了预放大器阵列的输入对管尺寸,以补偿边界预放大器的增益衰减。在折叠电路中引入幅度补偿电路,以增加较小的电路功耗为代价改善了电路的带宽限制,提高了增益及输出线性范围。分析了内插平均电阻网路中的高倍内插误差,通过优化内插电阻值,实现了内插输出失调的减小,保证了系统良好的精度特性。仿真结果表明,在采样率为1GS/s、输入正弦波频率为465.82 MHz的条件下,该8位折叠内插A/D转换器的有效位数能够达到7.31位,功耗为290mW。 展开更多
关键词 折叠插值A/D转换器 级联结构 粗量化 细量化
下载PDF
15-V轨道-轨道CMOS运算放大器设计
16
作者 徐跃 《微电子技术》 2003年第5期17-20,共4页
本文介绍了一种 1 5 -V轨道 -轨道CMOS运算放大器 ,该放大器采用了一种新颖的电流折叠共源共栅电路作增益级 ,使用一种电流跨导器作输入级 ,获得了低电源条件下的高电压增益和宽频带响应。在 2 5 -pF的负载电容下 ,它的静态功耗只有 10... 本文介绍了一种 1 5 -V轨道 -轨道CMOS运算放大器 ,该放大器采用了一种新颖的电流折叠共源共栅电路作增益级 ,使用一种电流跨导器作输入级 ,获得了低电源条件下的高电压增益和宽频带响应。在 2 5 -pF的负载电容下 ,它的静态功耗只有 10 0 μW ,直流开环增益 ,单位增益带宽和相位裕度分别达到 72dB ,1 82 -MHz和 5 展开更多
关键词 轨道-轨道 CMOS运算放大器 电流折叠共源共栅电路 电流跨导器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部