期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
快速傅立叶变换辅助设计数字低通滤波器
被引量:
6
1
作者
宋一中
赵志敏
《光电子.激光》
EI
CAS
CSCD
北大核心
2007年第10期1169-1172,共4页
详尽讨论了快速傅立叶变换(FFT)应用于有限冲击响应(FIR)数字低通滤波器(DLPF)的设计和分析方法。应用FFT算法,将理想DLPF幅频特性转换到变换域,获得其变换域序列;设计窗函数对该序列开窗,获得FIR有限序列;应用快速傅立叶逆变换(IFFT)...
详尽讨论了快速傅立叶变换(FFT)应用于有限冲击响应(FIR)数字低通滤波器(DLPF)的设计和分析方法。应用FFT算法,将理想DLPF幅频特性转换到变换域,获得其变换域序列;设计窗函数对该序列开窗,获得FIR有限序列;应用快速傅立叶逆变换(IFFT)对其进行变换,获得相应窗函数可实现DLPF幅频特性。结果发现,FFT算法可获得与传统卷积算法相同的结果;不需要推算窗函数的频谱解析表达式;可以处理Kaiser窗等变换域解析式复杂、频域解析式难以精确求解的窗函数设计与分析。与传统的卷积分析法相比,FFT不仅算法简单、灵活,而且处理能力强,是分析FIR DLPF设计的有力工具。
展开更多
关键词
快速傅立叶变换(
fft
)
有限冲击响应(FIR)
数字滤波器
窗函数
数字信号处理
原文传递
基于FPGA的高速数字脉冲压缩
被引量:
1
2
作者
王超
田黎育
高梅国
《计算机工程》
CAS
CSCD
北大核心
2008年第4期252-253,268,共3页
研究一种基于现场可编程门阵列实现的高速脉冲压缩处理的硬件结构。设计通用的蝶形处理单元,使其在脉冲压缩处理的3个阶段都能使用,实现了硬件的共享,提高了硬件资源的利用效率。通过可使用原位运算的并行存储器结构,使得每个时钟周期...
研究一种基于现场可编程门阵列实现的高速脉冲压缩处理的硬件结构。设计通用的蝶形处理单元,使其在脉冲压缩处理的3个阶段都能使用,实现了硬件的共享,提高了硬件资源的利用效率。通过可使用原位运算的并行存储器结构,使得每个时钟周期均可完成一次蝶形运算,极大地提高了处理速度。采用块浮点处理单元,兼顾定点的高速率和浮点的高精度。经过实践验证,时钟在100 MHz时完成4096点的脉冲压缩的时间为140μs。
展开更多
关键词
数字脉冲压缩
快速傅里叶变换
蝶形单元
下载PDF
职称材料
题名
快速傅立叶变换辅助设计数字低通滤波器
被引量:
6
1
作者
宋一中
赵志敏
机构
南京航空航天大学理学院
出处
《光电子.激光》
EI
CAS
CSCD
北大核心
2007年第10期1169-1172,共4页
基金
中国博士后科学基金资助项目(20060400930)
山东省科技计划资助项目(J04A63)
文摘
详尽讨论了快速傅立叶变换(FFT)应用于有限冲击响应(FIR)数字低通滤波器(DLPF)的设计和分析方法。应用FFT算法,将理想DLPF幅频特性转换到变换域,获得其变换域序列;设计窗函数对该序列开窗,获得FIR有限序列;应用快速傅立叶逆变换(IFFT)对其进行变换,获得相应窗函数可实现DLPF幅频特性。结果发现,FFT算法可获得与传统卷积算法相同的结果;不需要推算窗函数的频谱解析表达式;可以处理Kaiser窗等变换域解析式复杂、频域解析式难以精确求解的窗函数设计与分析。与传统的卷积分析法相比,FFT不仅算法简单、灵活,而且处理能力强,是分析FIR DLPF设计的有力工具。
关键词
快速傅立叶变换(
fft
)
有限冲击响应(FIR)
数字滤波器
窗函数
数字信号处理
Keywords
fast
fourier
transforrn
(
fft
)
finite
impulse
response(FIR)
digital
filter
window
function
digital
signal
processing
分类号
TH744 [机械工程—光学工程]
原文传递
题名
基于FPGA的高速数字脉冲压缩
被引量:
1
2
作者
王超
田黎育
高梅国
机构
北京理工大学信息科学技术学院电子工程系
出处
《计算机工程》
CAS
CSCD
北大核心
2008年第4期252-253,268,共3页
文摘
研究一种基于现场可编程门阵列实现的高速脉冲压缩处理的硬件结构。设计通用的蝶形处理单元,使其在脉冲压缩处理的3个阶段都能使用,实现了硬件的共享,提高了硬件资源的利用效率。通过可使用原位运算的并行存储器结构,使得每个时钟周期均可完成一次蝶形运算,极大地提高了处理速度。采用块浮点处理单元,兼顾定点的高速率和浮点的高精度。经过实践验证,时钟在100 MHz时完成4096点的脉冲压缩的时间为140μs。
关键词
数字脉冲压缩
快速傅里叶变换
蝶形单元
Keywords
Digital
Pulse
Compression(DPC)
fast
fourier
transforrn
(
fft
)
butterfly
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
快速傅立叶变换辅助设计数字低通滤波器
宋一中
赵志敏
《光电子.激光》
EI
CAS
CSCD
北大核心
2007
6
原文传递
2
基于FPGA的高速数字脉冲压缩
王超
田黎育
高梅国
《计算机工程》
CAS
CSCD
北大核心
2008
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部