期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于28nm工艺的芯片时钟树研究 被引量:3
1
作者 刘健 杨雨婷 +1 位作者 江燕 张艳飞 《电子与封装》 2020年第7期44-47,共4页
随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方... 随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方法可以有效地解决绕线拥塞问题,最终short数量从219减少到5,并且当时钟绕线采用双倍宽度、双倍间距,应用useful skew可以将setup最差违例从-0.088 ns优化为0 ns,减少eco迭代过程。 展开更多
关键词 28 nm工艺 useful skew early clock 时钟树综合 布局布线 Innovus工具
下载PDF
Design of a Low Power DSP with Distributed and Early Clock Gating 被引量:1
2
作者 王兵 王琴 +1 位作者 彭瑞华 付宇卓 《Journal of Shanghai Jiaotong university(Science)》 EI 2007年第5期610-617,共8页
A novel clock structure of a low-power 16-bit very large instruction word (VLIW) digital signal processor (DSP) was proposed. To improve deterministic clock gating and to solve the drawback of conventional clock gatin... A novel clock structure of a low-power 16-bit very large instruction word (VLIW) digital signal processor (DSP) was proposed. To improve deterministic clock gating and to solve the drawback of conventional clock gating circuit in high speed circuit, a distributed and early clock gating method was developed on its instruction fetch & decoder unit, its pipelined data-path unit and its super-Harvard memory interface unit. The core was implemented following the Synopsys back-end flow under TSMC (Taiwan Silicon manufacture corporation) 0.18-μm 1.8-V 1P6M process, with a core size of 2 mm×2 mm. Result shows that it can run under 200 MHz with a power performance around 0.3 mW/MIPS. Meanwhile, only 39.7% circuit is active simultaneously in average, compared to its non-gating counterparts. 展开更多
关键词 digital signal processor (DSP) deterministic clock gating (DCG) distributed and early clock gating low power design pipeline
下载PDF
基于Innovus的28nm工艺低功耗GPU物理设计
3
作者 杨玲 潘超 +1 位作者 王书凯 辜建伟 《中国集成电路》 2018年第12期55-59,共5页
随着深亚微米工艺的发展,集成电路的复杂程度不断提高,单位面积的晶体管数目在不断增加,同时对于芯片高工作频率和多信息处理的需求也逐渐增强,所以芯片的功耗问题正日益变成超大规模电路设计的瓶颈。本文使用Cadence公司推出的新一代... 随着深亚微米工艺的发展,集成电路的复杂程度不断提高,单位面积的晶体管数目在不断增加,同时对于芯片高工作频率和多信息处理的需求也逐渐增强,所以芯片的功耗问题正日益变成超大规模电路设计的瓶颈。本文使用Cadence公司推出的新一代布局布线工具Innovus,结合ARM公司28 nm CMOS工艺库,针对GPU特定的功耗组成,完成了新的低功耗物理设计流程。该低功耗设计内容包括新功耗优化流程、早期时钟树和混合摆放等方法。利用这一新颖的低功耗物理设计流程,在保证时序收敛的基础上,功耗可以进一步降低约11%,同时也为后续压缩模块面积提供了空间。 展开更多
关键词 低功耗物理设计 早期时钟树 新功耗优化流程 混合摆放
下载PDF
分子钟假说与化石记录 被引量:10
4
作者 唐先华 赖旭龙 +2 位作者 钟扬 李涛 杨淑娟 《地学前缘》 EI CAS CSCD 2002年第2期465-474,共10页
进化是整个生命科学研究的核心和灵魂 ,而早期的生命演化在生物进化过程中具有重要地位 ,是科学界研究的前沿和热点问题。基于生物的遗传距离所建立的分子进化速率 ,可用于进一步推测不同生物类群在进化历史上的分歧时间。这一间接时间... 进化是整个生命科学研究的核心和灵魂 ,而早期的生命演化在生物进化过程中具有重要地位 ,是科学界研究的前沿和热点问题。基于生物的遗传距离所建立的分子进化速率 ,可用于进一步推测不同生物类群在进化历史上的分歧时间。这一间接时间数据可与化石记录所反映的直接数据进行比较。分子钟研究为探究早期生命演化提供了一个新的途径 ,不仅可用来对基于化石记录的传统结论加以验证 ,同时对于化石记录不完整的生物类群起源历史的推测具有特殊意义。然而 ,利用分子钟方法所得出的不同门类起源时间总是早于化石记录 ,因此分子钟与化石记录的矛盾仍十分突出。文中综述了基于化石证据研究后生动物起源、寒武纪生命大爆发及被子植物起源等早期生命演化的研究进展 ,介绍并分析、讨论了分子钟方法及利用分子钟研究早期生命起源时间问题及其与化石记录间的矛盾 。 展开更多
关键词 分子钟假说 化石记录 早期生命演化 古DNA 分子进化速度
下载PDF
智能移动预警网络装置设计 被引量:2
5
作者 胡胜 李明 杨雷 《计算机测量与控制》 北大核心 2013年第3期785-787,共3页
研制了一种智能移动预警网络装置,该装置集移动通信与预警功能于一体;分析了装置的工作原理,设计了主装置和从装置,重点介绍了基于NiosII的复位电路的设计、实时时钟模块的设计、报警模块设计、PWM模块设计以及电源模块设计等;实验结果... 研制了一种智能移动预警网络装置,该装置集移动通信与预警功能于一体;分析了装置的工作原理,设计了主装置和从装置,重点介绍了基于NiosII的复位电路的设计、实时时钟模块的设计、报警模块设计、PWM模块设计以及电源模块设计等;实验结果表明系统具有传输速率2Mbps、主从装置间最大报警距离达到50m、发射功率小、可靠性高等优点,具有较高的应用与推广价值。 展开更多
关键词 移动预警网络 实时时钟 电源模块 cc1101
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部