期刊文献+
共找到40篇文章
< 1 2 >
每页显示 20 50 100
A wideband low power low phase noise dual-modulus prescaler 被引量:2
1
作者 雷雪梅 王志功 王科平 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第2期130-136,共7页
This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPS... This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPSC, and CMOS static flip-flop, the DMP demonstrates high speed, wideband, and low power consumption with low phase noise. The chip has been fabricated in a 0.18μm CMOS process of SMIC. The measured results show that the DMP's operating frequency is from 0.9 to 3.4 GHz with a maximum power consumption of 2.51 mW under a 1.8 V power supply and the phase noise is -134.78 dBc/Hz at 1 MHz offset from the 3.4 GHz carrier. The core area of the die without PAD is 57 x 30 #m2. Due to its excellent performance, the DMP could be applied to a PLL-based frequency synthesizer for many RF systems, especially for multi-standard radio applications. 展开更多
关键词 dual-modulus prescaler WIDEBAND low power low phase noise frequency synthesizer multi-standard radio
原文传递
A low power wide-band CMOS PLL frequency synthesizer for portable hybrid GNSS receiver 被引量:1
2
作者 肖时茂 于云丰 +2 位作者 马成炎 叶甜春 殷明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第3期85-89,共5页
The design consideration and implementation of a CMOS frequency synthesizer for the portable hybrid global navigation satellite system are presented. The large tuning range is achieved by tuning curve compensation usi... The design consideration and implementation of a CMOS frequency synthesizer for the portable hybrid global navigation satellite system are presented. The large tuning range is achieved by tuning curve compensation using an improved VCO resonant tank, which reduces the power consumption and obtains better phase noise performance. The circuit is validated by simulations and fabricated in a standard 0.18 μm 1P6M CMOS process. Close-loop phase noise measured is lower than -95 dBc at 200 kHz offset while the measured ttming range is 21.5% from 1.47 to 1.83 GHz. The proposed synthesizer including source coupled logic prescaler consumes 6.2 mA current from 1.8 V supply. The whole silicon required is only 0.53 mm2. 展开更多
关键词 CMOS GNSS dual-modulus voltage-controlled oscillator frequency synthesizer
原文传递
An improved fully integrated,high-speed,dual-modulus divider
3
作者 孙峥 徐勇 +3 位作者 马光彦 石会 赵斐 林莹 《Journal of Semiconductors》 EI CAS CSCD 2014年第11期125-129,共5页
A fully integrated 2n/2n+1 dual-modulus divider in GHz frequency range is presented. The improved structure can make all separated logic gates embed into correlative D flip-flops completely. In this way, the complex ... A fully integrated 2n/2n+1 dual-modulus divider in GHz frequency range is presented. The improved structure can make all separated logic gates embed into correlative D flip-flops completely. In this way, the complex logic functions can be performed with a minimum number of devices and with maximum speed, so that lower power consumption and faster speed are obtained. In addition, the low-voltage bandgap reference needed by the frequency divider is specifically designed to provide a 1.0 V output. According to the design demand, the circuit is fabricated in 0.18 μm standard CMOS process, and the measured results show that its operating frequency range is 1.1- 2.5 GHz. The dual-modulus divider dissipates 1.1 mA from a 1.8 V power supply. The temperature coefficient of the reference voltage circuit is 8.3 ppm/℃ when the temperature varies from -40 to + 125 ℃. By comparison, the dual-modulus divide designed in this paper can possess better performance and flexibility. 展开更多
关键词 fully-integrated dual-modulus divider source-coupled logic (SCL) bandgap reference
原文传递
A 5-GHz programmable frequency divider in 0.18-μm CMOS technology
4
作者 舒海涌 李智群 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第5期85-89,共5页
A 5-GHz CMOS programmable frequency divider whose modulus can be varied from 2403 to 2480 for 2.4-GHz ZigBee applications is presented.The divider based on a dual-modulus prescaler(DMP) and pulse-swallow counter is ... A 5-GHz CMOS programmable frequency divider whose modulus can be varied from 2403 to 2480 for 2.4-GHz ZigBee applications is presented.The divider based on a dual-modulus prescaler(DMP) and pulse-swallow counter is designed to reduce power consumption and chip area.Implemented in the 0.18-μm mixed-signal CMOS process,the divider operates over a wide range of 1-7.4 GHz with an input signal of 7.5 dBm;the programmable divider output phase noise is -125.3 dBc/Hz at an offset of 100 kHz.The core circuit without test buffer consumes 4.3 mA current from a 1.8 V power supply and occupies a chip area of approximately 0.015 mm^2.The experimental results indicate that the programmable divider works well for its application in frequency synthesizers. 展开更多
关键词 frequency divider dual-modulus prescaler pulse-swallow frequency synthesizer
原文传递
A 900 MHz fractional-N synthesizer for UHF transceiver in 0.18μm CMOS technology
5
作者 毛旭瑞 黄北举 陈弘达 《Journal of Semiconductors》 EI CAS CSCD 2014年第12期94-100,共7页
A 900 MHz fractional-N synthesizer is designed for the UHF transceiver. The VCO with a 4 bits capacitor bank covers 823–1061 MHz that implements 16(2^4)sub-bands. A 7/8 dual-modulus prescaler is implemented with a ... A 900 MHz fractional-N synthesizer is designed for the UHF transceiver. The VCO with a 4 bits capacitor bank covers 823–1061 MHz that implements 16(2^4)sub-bands. A 7/8 dual-modulus prescaler is implemented with a phase-switching circuit and high-speed flip–flops, which are composed of source coupled logic. The proposed synthesizer phase-locked loop is demonstrated with a 50 k Hz band width by a low 12.95 MHz reference clock, and offers a better phase noise and band width tradeoff. To reduce the out-band phase noise, a 4-levels 3-order single-loop sigma–delta modulator is applied. When its relative frequency resolution is settled to 10^-6, the testing results show that the phase noises are –120.6 dBc/Hz at 1 MHz and –95.0 dBc/Hz at 100 k Hz. The chip is2.1 mm^2 in UMC 0.18μm CMOS. The power is 36 m W at a 1.8 V supply. 展开更多
关键词 UHF RFID reader frequency synthesizer VCO 7/8 dual-modulus prescaler △Σ modulator
原文传递
A 4 GHz quadrature output fractional-N frequency synthesizer for an IR-UWB transceiver
6
作者 郭诗塔 黄鲁 +2 位作者 袁海泉 冯立松 刘志明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第3期74-79,共6页
This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44... This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44 GHz. By using an 18-bit third-order ∑-△ modulator, the synthesizer achieves a frequency resolution of 15 Hz when the reference frequency is 20 MHz. The measured amplitude mismatch and phase error between I and Q signals are less than 0.1 dB and 0.8° respectively. The measured phase noise is -116 dBc/Hz at 3 MHz offset for a 4 GHz output. Measured spurious tones are lower than -60 dBc. The settling time is within 80°s. The core circuit conupSigmaes only 38.2 mW from a 1.8 V power supply. 展开更多
关键词 frequency synthesizer dual-modulus prescaler ∑-△ modulator QVCO
原文传递
Design of Down Scalers in Mixed-Signal GHz Frequency Synthesizer 被引量:1
7
作者 徐勇 王志功 +3 位作者 仇应华 李智群 胡庆生 闵锐 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第9期1711-1715,共5页
An optimized method is presented to design the down scalers in a GHz frequency synthesizer. The down scalers are comprised of dual modulus prescaler (DMP) and programmable & pulse swallow divider,different methods ... An optimized method is presented to design the down scalers in a GHz frequency synthesizer. The down scalers are comprised of dual modulus prescaler (DMP) and programmable & pulse swallow divider,different methods of high frequency analog circuit and digital logical synthesis are adopted respectively. Using a DMP high speed, lower jitter and lower power dissipation are obtained,and output frequency of 133.0MHz of the DMP working at divide-by-8 shows an RMS jitter less than 2ps. The flexibility and reusability of the progrs, mmable divider is high;its use could be extended to many complicated frequency synthesizers. By comparison,it is a better design on performance of high-frequency circuit and good design flexibility. 展开更多
关键词 PLL frequency synthesizer dual-modulus prescaler PROGRAMMABLE pulse swallow divider
下载PDF
程控分频器的FPGA实现 被引量:1
8
作者 曾菊容 《宜宾学院学报》 2011年第6期60-62,共3页
在给出倍频电路后,将输入时钟进行倍频,以方便实现整数倍的等占空比分频,对于小数分频则采用双模前置方式,利用将小数部分累加的方法,将N及N+1分频器混合均匀,以减小输出信号的相位波动.仿真结果表明,设计的程控分频器可适用于对100MHz... 在给出倍频电路后,将输入时钟进行倍频,以方便实现整数倍的等占空比分频,对于小数分频则采用双模前置方式,利用将小数部分累加的方法,将N及N+1分频器混合均匀,以减小输出信号的相位波动.仿真结果表明,设计的程控分频器可适用于对100MHz以内的信号进行任意分频. 展开更多
关键词 FPGA 程控分频器 倍频 双模
下载PDF
不同模量悬式绝缘子的形状优化 被引量:4
9
作者 赵达壮 张允真 李政 《大连理工大学学报》 CAS CSCD 北大核心 1994年第1期10-16,共7页
用带自适应运动极限的序列线性规划法,对具有不同模量悬式绝缘子的瓷头部分进行形状优化.其中的结构分析采用不同拉、压模量空间轴对称问题的有限元法,讨论了材料不同模量性对优化结果的影响,为悬式绝缘子形状优化设计提供了较为有... 用带自适应运动极限的序列线性规划法,对具有不同模量悬式绝缘子的瓷头部分进行形状优化.其中的结构分析采用不同拉、压模量空间轴对称问题的有限元法,讨论了材料不同模量性对优化结果的影响,为悬式绝缘子形状优化设计提供了较为有效的方法. 展开更多
关键词 绝缘子 形状优化 输电线路 高压
下载PDF
一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用 被引量:7
10
作者 徐勇 王志功 +1 位作者 李智群 熊明珍 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第1期176-179,共4页
提出了一种零中频两次变频 80 2 11a接收机频率合成方案 ,降低电路功耗的同时 ,提高了电路可靠性 .改进了双模预分频器的结构 ,提出了一种新型集成“或”逻辑的SCL结构D锁存器 .采用 0 18μm数模混合CMOS工艺投片测试表明 ,双模预分... 提出了一种零中频两次变频 80 2 11a接收机频率合成方案 ,降低电路功耗的同时 ,提高了电路可靠性 .改进了双模预分频器的结构 ,提出了一种新型集成“或”逻辑的SCL结构D锁存器 .采用 0 18μm数模混合CMOS工艺投片测试表明 ,双模预分频器在 1 8V电源下功耗仅 5 76mW(1 8V× 3 2mA) ,RMS抖动小于 1% . 展开更多
关键词 双模预分频器 可编程分频器 低功耗 低抖动
下载PDF
2.4GHz动态CMOS分频器的设计 被引量:4
11
作者 韩波 唐广 《国外电子元器件》 2006年第1期15-17,共3页
对现阶段的主流高速CMOS分频器进行分析和比较,在此基础上设计一种采用TSPC(truesinglephaseclock)和E-TSPC(extendedTSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6μmCMOS工艺参数进行仿真的结果表明,在5V电源... 对现阶段的主流高速CMOS分频器进行分析和比较,在此基础上设计一种采用TSPC(truesinglephaseclock)和E-TSPC(extendedTSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6μmCMOS工艺参数进行仿真的结果表明,在5V电源电压下,最高频率达到3GHz,功耗仅为8mW。 展开更多
关键词 锁相环 双模前置分频器 源极耦合逻辑 单相时钟 扩展单相时钟
下载PDF
用于射频接收机的三阶多级Σ-Δ调制小数分频频率合成器的实现 被引量:5
12
作者 王皓磊 仲顺安 李国峰 《北京理工大学学报》 EI CAS CSCD 北大核心 2013年第3期307-310,317,共5页
基于TSMC 0.18μm工艺实现了一款适用于射频收发机的全集成小数分频频率合成器.设计中采用了三阶MASH结构Σ-Δ调制器以消除小数杂散,为节省芯片面积使用了环形振荡器,同时在电路设计中充分考虑了各种非理想因素以提高频谱纯净度和降低... 基于TSMC 0.18μm工艺实现了一款适用于射频收发机的全集成小数分频频率合成器.设计中采用了三阶MASH结构Σ-Δ调制器以消除小数杂散,为节省芯片面积使用了环形振荡器,同时在电路设计中充分考虑了各种非理想因素以提高频谱纯净度和降低芯片功耗.仿真结果表明,该频率合成器可以在900MHz~1.4GHz的频率范围内产生间隔为25kHz的输出信号.在1.2GHz输出时,偏离载波频率1MHz处的相位噪声可以达到-106dBc/Hz,锁定时间小于10μs. 展开更多
关键词 小数分频 多级整形Σ-Δ调制器 环形振荡器 双模预分频器
下载PDF
任意边界条件下双模量矩形薄板的弯曲 被引量:4
13
作者 曹彩芹 宋永超 《计算力学学报》 CAS CSCD 北大核心 2022年第6期852-856,共5页
将双模量板等效为两个各向同性小矩形板组成的层合板,假定该层合板的中性面即为两个小矩形板的交界面。根据中性面上应力为零且薄板全厚度上应力的代数和为零,推导了双模量矩形薄板的中性面位置。本文采用严宗达[13]提出的带补充项的双... 将双模量板等效为两个各向同性小矩形板组成的层合板,假定该层合板的中性面即为两个小矩形板的交界面。根据中性面上应力为零且薄板全厚度上应力的代数和为零,推导了双模量矩形薄板的中性面位置。本文采用严宗达[13]提出的带补充项的双重正弦傅里叶级数通解,该通解可以适用于任意边界条件的矩形薄板且不需要叠加或者重新构造。联立边界条件和控制方程,求得通解中的待定系数并代入到通解中,即可得到任意边界条件下双模量矩形薄板的弯曲解析解。与有限元结果比较,本文结果符合工程精度要求。 展开更多
关键词 双模量板 矩形薄板 弯曲 任意边界条件
下载PDF
基于新型双模分频器的低功耗多模分频器 被引量:3
14
作者 于云丰 马成炎 叶甜春 《微电子学》 CAS CSCD 北大核心 2010年第2期230-234,共5页
提出了一种基于新型源耦合逻辑或门的双模分频器和一种基于双D触发器的双模分频器。与传统的基于与门逻辑的双模分频器相比,基于新型源耦合逻辑的双模分频器减少了一级堆叠管,增加了采样开关管的过驱动电压,提高了工作速度。基于双D触... 提出了一种基于新型源耦合逻辑或门的双模分频器和一种基于双D触发器的双模分频器。与传统的基于与门逻辑的双模分频器相比,基于新型源耦合逻辑的双模分频器减少了一级堆叠管,增加了采样开关管的过驱动电压,提高了工作速度。基于双D触发器的双模分频器比传统的基于4个D触发器的双模分频器节省近一半的晶体管,减小了芯片面积,降低了多模分频器的功耗。基于上述两种新型双模分频器架构,并引入分频比扩展技术,在0.18μm CMOS工艺下,实现了一种宽工作范围高速低功耗的多模分频器,分频范围为4~8192,工作频率范围0.8~2.7GHz,消耗电流1.25 mA。 展开更多
关键词 源耦合逻辑(SCL) TSPC 双模分频器 多模分频器 频率合成器
下载PDF
基于PSO-BP模型的加筋双模量矩形薄板弹性模量反演 被引量:1
15
作者 刘韡 张宇鹏 宋永超 《计算力学学报》 CAS CSCD 北大核心 2023年第2期249-254,共6页
为了利用少量观测点高效反演材料的弹性模量,本文利用基于粒子群算法优化PSO(Particle Swarm optimization)的误差逆向传播网络BP(back propagation)建立反演模型,利用粒子群算法对误差逆向传播网络的参数进行寻优。以解析法求解双模量... 为了利用少量观测点高效反演材料的弹性模量,本文利用基于粒子群算法优化PSO(Particle Swarm optimization)的误差逆向传播网络BP(back propagation)建立反演模型,利用粒子群算法对误差逆向传播网络的参数进行寻优。以解析法求解双模量矩形薄板在不同弹性模量时的挠度作为训练样本,输入四个观测点的挠度值,利用PSO-BP模型对板的弹性模量进行反演。结果表明,PSO-BP模型可以建立挠度与弹性模量的联系,PSO算法可以提高BP模型的精度,加筋双模量矩形薄板的三个弹性模量的最大残差分别为39.052 kPa,73.513 kPa和64.207 kPa,最大相对误差分别为1.722%,3.681%和3.637%。本模型可为工程实践提供参考和指导。 展开更多
关键词 双模量板 矩形薄板 弹性模量 反演 粒子群算法
下载PDF
一种超低功耗5.8GHz双模前置分频器设计 被引量:2
16
作者 王菲菲 吴秀龙 +1 位作者 徐太龙 王振兴 《电子技术(上海)》 2010年第1期76-77,共2页
基于目前流行的TSPC高速电路,利用TSMC90nm 1P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.11a通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显示,工作在5.8GHz时功耗仅0.8mW,... 基于目前流行的TSPC高速电路,利用TSMC90nm 1P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.11a通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显示,工作在5.8GHz时功耗仅0.8mW,电路最高的工作频率可达到6.25GHz。 展开更多
关键词 双模前置分频器 单相时钟 高速度 低功耗
原文传递
基于TSPC的4/5双模前置分频器设计 被引量:2
17
作者 陶小妍 张海鹏 +1 位作者 阴亚东 王德君 《半导体技术》 CAS CSCD 北大核心 2014年第1期33-37,共5页
针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物... 针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物理给出了相应的版图优化解决方法。然后,采用SMIC 0.18μm标准CMOS工艺,设计了一款基于这种改进后的真单相时钟电路的集成4/5双模前置分频器。在版图优化设计后利用Cadence Spectre进行了后仿真验证,结果表明,在直流电源电压1.8 V时,该4/5双模前置分频器的最高工作频率可达到3.4 GHz,总功耗仅有0.80 mW。该4/5双模前置分频器的最低输入幅值为0.2 V时,工作频率范围为20 MHz^2.5 GHz,能够满足面向无线传感网络应用的锁相环(PLL)的高速、低功耗性能要求。 展开更多
关键词 高频 低功耗 双模前置分频器 真单相时钟(TSPC) 锁相环(PLL)
下载PDF
1.2V 6GHz 1.19mW 32/33前置分频器的设计 被引量:2
18
作者 葛洪利 徐太龙 +1 位作者 孟坚 吴秀龙 《电子技术(上海)》 2010年第3期76-77,共2页
基于4/5双模SCL分频结构设计了一个高速、低压、低功耗的32/33双模前置分频器。该设计基于TSMC90nm1P9M CMOS工艺,利用Mentor Graphics Eldo工具仿真,结果表明该分频器最高工作频率达6GHz,在电源电压1.2V,输入6GHz情况下,功耗仅1.19mW。
关键词 低功耗 双模前置分频器 源耦合逻辑 CMOS
原文传递
高速双模前置分频器的速度优化设计 被引量:1
19
作者 邝小飞 《半导体技术》 CAS CSCD 北大核心 2002年第10期38-42,共5页
给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、... 给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、电源电压为5V的条件下,最高时钟频率达到了1.7GHz,其速度和集成度远远超过静态CMOS电路。 展开更多
关键词 高速双模 前置分频器 速度优化设计 最高时钟频率 CMOS电路设计 锁相环 频率合成器
下载PDF
WSN射频芯片中6GHz RF CMOS低功耗双模前置分频器的设计 被引量:1
20
作者 陆磊 樊祥宁 《电子器件》 CAS 2009年第2期318-320,共3页
介绍了一种可以应用在无线传感网射频芯片中的超高速、低功耗32/33双模前置分频器的内部结构、电路设计原理以及版图设计。该前置分频器采用0.18μm RF CMOS工艺制作,工作频率范围为1~6 GHz,工作温度范围为-20^+80℃,在1.8 V电压下正常... 介绍了一种可以应用在无线传感网射频芯片中的超高速、低功耗32/33双模前置分频器的内部结构、电路设计原理以及版图设计。该前置分频器采用0.18μm RF CMOS工艺制作,工作频率范围为1~6 GHz,工作温度范围为-20^+80℃,在1.8 V电压下正常工作频率为4.8 GHz,最高工作频率达到6 GHz,电源电流为2.5 mA,满足系统指标要求。 展开更多
关键词 双模前置分频器 高速 低功耗
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部