期刊文献+
共找到130篇文章
< 1 2 7 >
每页显示 20 50 100
基于分布式算法的数字滤波器设计 被引量:32
1
作者 魏灵 杨日杰 崔旭涛 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第10期2100-2104,共5页
本文对基于分布式算法的FIR数字滤波器设计进行了研究,在完成了以FPGA和单片机为核心的硬件设计的基础上,将分布式FIR算法应用于FIR滤波器设计,实现了16阶FIR滤波器的设计和调试,并对算法进行优化使其能够设计更高阶次的滤波器。由于FI... 本文对基于分布式算法的FIR数字滤波器设计进行了研究,在完成了以FPGA和单片机为核心的硬件设计的基础上,将分布式FIR算法应用于FIR滤波器设计,实现了16阶FIR滤波器的设计和调试,并对算法进行优化使其能够设计更高阶次的滤波器。由于FIR滤波器所具有的种种优点,在实际电路中被广泛运用。本文将分布式算法引入到滤波器设计中,实现了高阶滤波器的设计。实验结果表明,所设计的硬件具有程序下载方便、便于扩展、通用性强等特点;分布式算法极大地减少了对FPGA资源的占用、有效提高了FPGA内部资源的利用率;滤波器性能指标满足设计要求。 展开更多
关键词 FIR滤波器 FPGA 分布式算法
下载PDF
基于FPGA的实时图像滤波及边缘检测方法 被引量:25
2
作者 叶敏 周文晖 顾伟康 《传感技术学报》 CAS CSCD 北大核心 2007年第3期623-627,共5页
图像滤波和边缘检测是视觉导航系统中道路检测和障碍物检测等复杂视觉处理的关键步骤,其性能和处理时间直接影响了后续图像处理的性能及视觉系统的整体响应时间.为此,提出了一种基于FPGA的实时图像模板滤波及边缘检测方法,将LoG模板分... 图像滤波和边缘检测是视觉导航系统中道路检测和障碍物检测等复杂视觉处理的关键步骤,其性能和处理时间直接影响了后续图像处理的性能及视觉系统的整体响应时间.为此,提出了一种基于FPGA的实时图像模板滤波及边缘检测方法,将LoG模板分解为两个一维模板的卷积和,从而降低了算法运算量.并充分利用FPGA的并行机制及片内丰富的RAM资源,采用分布式算法,用查找表代替乘法器进行乘法运算.实验表明该方法满足视觉导航系统中实时性需求,且又适用于其他基于模板运算的图像处理算法. 展开更多
关键词 分布式算法 FPGA 边缘检测 模板滤波
下载PDF
传感器动态误差高速并行修正方法及其FPGA实现 被引量:25
3
作者 吴健 张志杰 王文廉 《传感技术学报》 CAS CSCD 北大核心 2012年第1期67-71,共5页
为了运用动态补偿器来修正由传感器系统特性引起的动态误差,提出了一种基于改进粒子群优化(PSO)算法的动态补偿器设计方法,该方法有效的克服了PSO算法的初始值对补偿器系数的影响。为了将获得的最优动态补偿器运用于实时在线测量,将分... 为了运用动态补偿器来修正由传感器系统特性引起的动态误差,提出了一种基于改进粒子群优化(PSO)算法的动态补偿器设计方法,该方法有效的克服了PSO算法的初始值对补偿器系数的影响。为了将获得的最优动态补偿器运用于实时在线测量,将分布式算法引入到动态补偿器的硬件结构设计中,完成了传感器动态补偿器的高速并行FPGA实现。实验表明高速并行动态补偿器不但能够修正传感器的动态误差,而且其高速并行结构极大减少了对FPGA资源的占用率并有效地提高了系统等效吞吐率。 展开更多
关键词 动态误差 改进粒子群优化算法 分布式算法 FPGA 动态补偿器
下载PDF
基于FPGA的FIR滤波器设计方法的研究 被引量:16
4
作者 杨丽杰 崔葛瑾 《东华大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第6期93-96,106,共5页
介绍了应用流水线技术、分布式算法对FIR滤波器在FPGA硬件实现上的优化设计,并以Altera公司的DSPBuilder为例,详述了采用新一代DSP辅助设计工具,将MATLAB的Simulink环境和FPGA开发工具组合在一起,进行DSP设计的通用流程。
关键词 FPGA FIR滤波器 流水线技术 分布式算法 DSP BUILDER
下载PDF
FPGA技术在软件无线电中的应用 被引量:8
5
作者 徐以涛 沈良 王金龙 《电信科学》 北大核心 2001年第11期36-39,共4页
本文首先建立了单信道的软件无线电数学模型 ,分析比较了FPGA、ASIC以及DSP设计方式的优缺点 ,并深入研究了FPGA技术在软件无线电中的应用。
关键词 现场可编程门阵列 软件无线电 无线通信
下载PDF
基于分布式算法的高阶FIR滤波器及其FPGA实现 被引量:8
6
作者 朱冰莲 程联营 孔杰 《电讯技术》 2006年第2期82-85,共4页
随着FPGA技术的稳步提高,FPGA替代其他技术用于实现高速信号处理已经变得切实可行。针对高阶FIR滤波器十分消耗FPGA硬件资源的问题,提出了一种采用基于位级联的多查找表分布式算法,并以一个32阶8位低通FIR滤波器为例,验证了所提出的方... 随着FPGA技术的稳步提高,FPGA替代其他技术用于实现高速信号处理已经变得切实可行。针对高阶FIR滤波器十分消耗FPGA硬件资源的问题,提出了一种采用基于位级联的多查找表分布式算法,并以一个32阶8位低通FIR滤波器为例,验证了所提出的方法。仿真结果表明,采用这种方法大大减少了FPGA硬件资源的耗费。 展开更多
关键词 数字信号处理 FIR数字滤波器 分布式算法 FPGA 查找表
下载PDF
数字中频技术的研究及其FPGA实现 被引量:5
7
作者 杨锋 金力军 《电子科技》 2004年第10期10-13,共4页
首先给出了软件无线电收/发信机的基本结构,分析了数字化中频技术在其中的关键作用,给出了一种有效的适合于FPGA实现的数字上/下变频方式,并讨论了高阶Fir滤波器在FPGA中采用分布式算法(Distributed Arithmetic)的实现。
关键词 数字中频 FPGA实现 下变频 软件无线电 发信机 FIR滤波器 分布式算法 基本结构 高阶
下载PDF
基于FPGA实现根升余弦滤波器的研究 被引量:9
8
作者 张会生 王效洪 耿光辉 《无线通信技术》 2005年第2期46-49,共4页
本文研究了数字通信系统中发送端的根升余弦滚降滤波器的原理和多相结构,分析讨论了该滤波器基于分布式算法(DA)和CSD编码的FPGA设计,并用ALTERA公司的FP-GA芯片进行了验证,最后给出了结果比较和分析。本文对基于FPGA的无线通信modem的... 本文研究了数字通信系统中发送端的根升余弦滚降滤波器的原理和多相结构,分析讨论了该滤波器基于分布式算法(DA)和CSD编码的FPGA设计,并用ALTERA公司的FP-GA芯片进行了验证,最后给出了结果比较和分析。本文对基于FPGA的无线通信modem的设计有重要意义。 展开更多
关键词 FPGA 根升余弦滤波器 数字通信系统 多相结构 IP核
下载PDF
采用分布式算法的高速FIR滤波器ASIC设计 被引量:7
9
作者 陈亦欧 李广军 《微电子学》 CAS CSCD 北大核心 2007年第1期144-146,共3页
对DA算法的FIR滤波器和传统乘加结构FIR滤波器的性能进行了比较,介绍了改进DA算法的原理;对分别采用FPGA和芯片实现的DA算法高速FIR滤波器的性能指标进行了比较;介绍了ASIC芯片设计时存储器的可测性设计方法,以及存储器对布局布线策略... 对DA算法的FIR滤波器和传统乘加结构FIR滤波器的性能进行了比较,介绍了改进DA算法的原理;对分别采用FPGA和芯片实现的DA算法高速FIR滤波器的性能指标进行了比较;介绍了ASIC芯片设计时存储器的可测性设计方法,以及存储器对布局布线策略的影响。最后,给出了版图形式的设计结果及电路验证信号波形。 展开更多
关键词 DA算法 FIR滤波器 专用集成电路 可测性设计
下载PDF
可级联FIR滤波器的IP设计及FPGA验证 被引量:3
10
作者 朱艳云 文爱军 《电子工程师》 2002年第5期31-34,共4页
提出了一种基于分布式算法的 ,采用基于
关键词 FPGA 可级联 FIR滤波器 分布式算法 可编程逻辑器件
下载PDF
基于分布式算法和查找表的FIR滤波器的优化设计 被引量:8
11
作者 杨洪军 王振友 《山东理工大学学报(自然科学版)》 CAS 2009年第5期104-106,110,共4页
根据FIR滤波器的线性特性,利用分布式算法和ROM查找表对FIR滤波器进行优化设计和仿真.其结果表明提高了运算速度,缩小了硬件规模,体现了设计的优越性.
关键词 FIR滤波器 VHDL语言 分布式算法 仿真
下载PDF
基于DA算法的高速高阶FIR滤波器的FPGA实现 被引量:2
12
作者 孙建明 赵刚 张迎华 《信息与电子工程》 2007年第6期432-436,共5页
针对在数字信号处理中,以专用DSP芯片设计高阶有限长单位冲激响应(FIR)滤波器速度较慢的情况,提出了一种基于分布式算法(DA)和现场可编程门阵列(FPGA)实现高速高阶滤波器的新方法,并以一个16阶FIR滤波器在Xilinx公司的xc2v500芯片上实... 针对在数字信号处理中,以专用DSP芯片设计高阶有限长单位冲激响应(FIR)滤波器速度较慢的情况,提出了一种基于分布式算法(DA)和现场可编程门阵列(FPGA)实现高速高阶滤波器的新方法,并以一个16阶FIR滤波器在Xilinx公司的xc2v500芯片上实现为例说明了设计过程,仿真结果表明:电路工作正确可靠,满足设计要求。 展开更多
关键词 DA算法 FIR滤波器 硬件描述语言 现场可编程门阵列
下载PDF
基于FPGA的数字下变频的研究与实现 被引量:7
13
作者 杨星 杨万麟 《现代电子技术》 2009年第9期73-75,共3页
数字下变频技术在移动通信、数字广播、电视领域具有重要应用价值。讨论了对已知信号进行数字下变频时方案的选择和参数的确定,通过选择采样频率和使用分布式算法的滤波器,以期利用较少的FPGA资源完成信号的下变频。对于采取的方案进行... 数字下变频技术在移动通信、数字广播、电视领域具有重要应用价值。讨论了对已知信号进行数字下变频时方案的选择和参数的确定,通过选择采样频率和使用分布式算法的滤波器,以期利用较少的FPGA资源完成信号的下变频。对于采取的方案进行仿真验证,结果证明其达到了预期的目的。 展开更多
关键词 数字下变频 带通采样 分布式算法 FIR滤波器
下载PDF
基于FPGA的高速FIR滤波器的设计与实现 被引量:7
14
作者 林志典 张方佩 袁国顺 《微电子学》 CAS CSCD 北大核心 2013年第4期537-540,共4页
对FIR滤波器中的乘法如何在FPGA得到高效实现进行了研究。结合FPGA查找表结构,兼顾资源和速度的要求,采用改进的分布式算法,设计了20阶常系数FIR滤波器。在此基础上,用OBC编码对其查找表进一步优化。最后,在ISE13.1下进行综合,并在Model... 对FIR滤波器中的乘法如何在FPGA得到高效实现进行了研究。结合FPGA查找表结构,兼顾资源和速度的要求,采用改进的分布式算法,设计了20阶常系数FIR滤波器。在此基础上,用OBC编码对其查找表进一步优化。最后,在ISE13.1下进行综合,并在Modelsim下进行仿真,用Matlab分析得到的数据频谱,以确定达到设计效果。结果表明,该设计既节省了FPGA的资源占用,又提高了运行速度。 展开更多
关键词 有限脉冲响应滤波器 分布式算法 OBC编码 现场可编程门阵列
下载PDF
高阶数字滤波器分布式算法结构比较 被引量:7
15
作者 王法栋 刘宇 《声学技术》 CSCD 2009年第3期307-311,共5页
基于FPGA,对高阶FIR滤波器两种算法——"基于查找表(LUT)的分布式算法"和"改进的分布式算法"的功能及结构差异进行类比。"改进的分布式算法"是对"基于LUT分布式算法"在减少存储器技术上的改进... 基于FPGA,对高阶FIR滤波器两种算法——"基于查找表(LUT)的分布式算法"和"改进的分布式算法"的功能及结构差异进行类比。"改进的分布式算法"是对"基于LUT分布式算法"在减少存储器技术上的改进。对于一个高阶滤波器来说,"改进的分布式算法"比"基于LUT的分布式算法",需要更少的存储器和系统资源。减少存储器使用的递归反复技术极大地增加了在FPGA平台上可实现的滤波器阶数的最大值。"改进的分布式算法"不仅节省了使用的电子器件数量,而且还平衡了FPGA硬件资源中逻辑单元(LE)和存储器的使用。从FPGA的执行结果可以确定,"改进的分布式算法"可以实现一个1024抽头的FIR滤波器,且比"基于LUT的分布式算法"节省更多系统资源。 展开更多
关键词 FIR滤波器 分布式算法 FPGA
下载PDF
基于改进DA算法的高效FIR滤波器设计 被引量:7
16
作者 李建军 沈三民 +1 位作者 刘勇良 刘文倩 《仪表技术与传感器》 CSCD 北大核心 2018年第5期39-42,69,共5页
针对当前分布式算法(DA)实现高阶FIR滤波器,存在硬件资源占用多和功耗高的缺点,提出一种低功耗、低面积的改进算法。在无查找表结构的基础上,将采样数据最高位从移位寄存器首先输出,部分和累加由传统的右移变为左移。其次,在数据选择器... 针对当前分布式算法(DA)实现高阶FIR滤波器,存在硬件资源占用多和功耗高的缺点,提出一种低功耗、低面积的改进算法。在无查找表结构的基础上,将采样数据最高位从移位寄存器首先输出,部分和累加由传统的右移变为左移。其次,在数据选择器的输入端添加三态缓存器,减少了加法器的翻转次数。为验证改进算法的高效性,设计不同阶长的FIR滤波器,在ISE平台对硬件代码进行综合仿真。结果表明,改进DA算法相比传统DA算法,逻辑单元和存储器占用分别减少38.44%、83.72%,功耗降低26.12%。 展开更多
关键词 分布式算法 FIR滤波器 查找表 数据选择器 三态缓存器
下载PDF
基于FPGA的FIR数字滤波器设计与仿真 被引量:6
17
作者 叶亚东 蔺智挺 范玉红 《电子科技》 2014年第7期67-70,共4页
采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对系统模块进行联合仿真。仿真... 采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对系统模块进行联合仿真。仿真结果表明,设计系统性能稳定,滤波效果良好,且实用性较强。 展开更多
关键词 分布式算法 FDATool VERILOG HDL QuartusⅡ
下载PDF
平方根升余弦滤波器的设计与FPGA实现 被引量:5
18
作者 山蕊 蒋林 杜慧敏 《西安邮电学院学报》 2011年第3期30-33,共4页
为了提高平方根升余弦滤波器的性能,采用FPGA技术,基于CSD编码和分布式计算两种算法,分别提出相应的硬件电路设计,并在QuartusII综合器中进行综合。结果显示采用分布式计算算法实现的平方根升余弦滤波器性能优于CSD编码方式。
关键词 平方根升余弦滤波器 CSD编码 分布式算法 FPGA
下载PDF
基于FPGA的三相电压过零点高精度检测 被引量:5
19
作者 李波 姬劳 《低压电器》 北大核心 2006年第6期51-55,共5页
高压智能同步开关技术是有效抑制电力系统操作过电压和涌流以及全面提高电能质量的关键技术,而实现高压开关过零同步投切关键在于对三相电压过零点的精确检测。研究了三相电压过零的精确检测方法,设计所需的数字低通滤波器,在altera器件... 高压智能同步开关技术是有效抑制电力系统操作过电压和涌流以及全面提高电能质量的关键技术,而实现高压开关过零同步投切关键在于对三相电压过零点的精确检测。研究了三相电压过零的精确检测方法,设计所需的数字低通滤波器,在altera器件CYCLONEEP1C6中实现,并用Quartus5.0中嵌入式逻辑分析仪得到验证。 展开更多
关键词 过零点 同步投切 FIR数字滤波器 分布式算法 嵌入式逻辑分析仪
下载PDF
Laplacian图像边缘检测器的FPGA实现研究 被引量:4
20
作者 谭会生 《电子设计工程》 2009年第3期25-27,共3页
介绍了Laplacian边缘检测算法模型,边缘检测工作流程,分布式运算原理,阐述了用FPGA实现的一个Lapla-cian图像边缘检测器的设计,包括系统总体设计,主要模块的设计思想和系统仿真结果。该检测器采用了流水式数据输入和高速分布式卷积运算... 介绍了Laplacian边缘检测算法模型,边缘检测工作流程,分布式运算原理,阐述了用FPGA实现的一个Lapla-cian图像边缘检测器的设计,包括系统总体设计,主要模块的设计思想和系统仿真结果。该检测器采用了流水式数据输入和高速分布式卷积运算等技术,具有良好的实时处理性能,若系统工作时钟为100 MHz,则处理一幅1024×1024的图像的时间仅需0.01 s左右。 展开更多
关键词 图像处理 Laplacian边缘检测器 分布式算法 流水线 FPGA
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部