期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
带通采样时间交织ADC的一种时间失配校正算法
1
作者
叶星炜
翟计全
+1 位作者
董屾
杨予昊
《现代雷达》
CSCD
北大核心
2023年第7期45-50,共6页
令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。...
令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。该方法利用频域上信号分量和杂散分量间由时间失配量决定的定量关系导出校正参数,进而实现对插零后各通道采样结果的修正。仿真结果表明:文中提出的算法可在准确测量的基础上对大范围内的时间失配实现较为理想的校正,且能够适应包括低通采样、带通采样和偶数、奇数通道数等在内的多种场景。
展开更多
关键词
模数转换器
时间交织
时间失配
校正
带通采样
射频直采
下载PDF
职称材料
导航接收机数字化射频前端的设计与验证
被引量:
2
2
作者
于渊
常青
+1 位作者
张其善
齐巍
《天津大学学报》
EI
CAS
CSCD
北大核心
2012年第10期888-894,共7页
针对传统导航接收机射频前端在实现多频点信号接收时复杂度高、灵活性差的问题,提出了一种基于直接射频采样的数字化射频前端设计方法.该方法针对整个导航频段信号主要集中在低频和高频2个频段的特点,将这2个频段视为2个整体的带通信号...
针对传统导航接收机射频前端在实现多频点信号接收时复杂度高、灵活性差的问题,提出了一种基于直接射频采样的数字化射频前端设计方法.该方法针对整个导航频段信号主要集中在低频和高频2个频段的特点,将这2个频段视为2个整体的带通信号,通过多带通信号采样率选择算法选定射频直采的采样率;由于采样率较高,设计了一种滤波抽取网络来降低数据速率,它利用了射频直采专用A/D可输出半采样率数据的特性,最终实现了各频点导航信号的下变频和分离.该设计方法只需修改软件就可实现多频信号接收,使得系统灵活性大大增加.实验证明该方法是有效的.
展开更多
关键词
直接射频采样
多速率信号处理
射频前端
采样率选择
导航接收机
下载PDF
职称材料
直接射频采样AIS信号下变频与滤波抽取设计与实现
被引量:
1
3
作者
蒋琪
王建新
《电子设计工程》
2020年第5期85-88,93,共5页
直接射频采样相对于正交低通采样、中频带通采样等信号采样方法具有实现简单、可适应能力强等优点。基于船舶自动识别系统(AIS)提出了一种直接射频采样AIS信号下变频及滤波抽取方案。现将直接射频采样后的AIS信号先经过预正交下变频变...
直接射频采样相对于正交低通采样、中频带通采样等信号采样方法具有实现简单、可适应能力强等优点。基于船舶自动识别系统(AIS)提出了一种直接射频采样AIS信号下变频及滤波抽取方案。现将直接射频采样后的AIS信号先经过预正交下变频变为基带信号,再经多级抽取滤波后分离出AIS1(CH87B)和AIS2(CH88B)两个子信道后送入DSP进行解调处理。该方案已经在以Xilinx公司的kintex7系列芯片为核心的FPGA硬件平台上得到了试验验证,性能良好。
展开更多
关键词
软件无线电
射频直接采样
AIS
数字下变频
FPGA
下载PDF
职称材料
一种直接射频采样电路的设计
4
作者
王宁
《通信电源技术》
2021年第24期87-89,共3页
设计一种可以覆盖4 GHz以下频带的直接射频(Radio Frequency,RF)采样电路,详细分析电路的各个组成部分,并给出具体的器件选择。该设计基于TI公司的高速射频采样ADC芯片ADC32RF83和Xilinx公司的Kintex-7系列XC7K325T FPGA平台,通过设计...
设计一种可以覆盖4 GHz以下频带的直接射频(Radio Frequency,RF)采样电路,详细分析电路的各个组成部分,并给出具体的器件选择。该设计基于TI公司的高速射频采样ADC芯片ADC32RF83和Xilinx公司的Kintex-7系列XC7K325T FPGA平台,通过设计射频前端、高速时钟、JESD204B接口以及数据处理模块等,并对电路信号完整性进行仿真分析,从而实现了整个射频采样电路的功能。
展开更多
关键词
直接射频(RF)采样
高速时钟
信号完整性
JESD204B
FPGA
下载PDF
职称材料
题名
带通采样时间交织ADC的一种时间失配校正算法
1
作者
叶星炜
翟计全
董屾
杨予昊
机构
南京电子技术研究所
中国电子科技集团公司智能感知技术重点实验室
江苏省探测感知技术重点实验室
出处
《现代雷达》
CSCD
北大核心
2023年第7期45-50,共6页
文摘
令多个模拟-数字转换器(ADC)通过时间交织的方式进行轮流采样是成倍提升ADC系统采样率的重要途径。然而,多个采样通道间存在的误差和失配将在采样结果中引入杂散。文中针对通道间的时间失配,提出一种适用于射频带通直采的ADC校正算法。该方法利用频域上信号分量和杂散分量间由时间失配量决定的定量关系导出校正参数,进而实现对插零后各通道采样结果的修正。仿真结果表明:文中提出的算法可在准确测量的基础上对大范围内的时间失配实现较为理想的校正,且能够适应包括低通采样、带通采样和偶数、奇数通道数等在内的多种场景。
关键词
模数转换器
时间交织
时间失配
校正
带通采样
射频直采
Keywords
analog-to-digital
converter
time-interleave
time
error
correction
band-pass
sampling
direct
radio
frequency
sampling
分类号
TN957.52 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
导航接收机数字化射频前端的设计与验证
被引量:
2
2
作者
于渊
常青
张其善
齐巍
机构
北京航空航天大学电子信息工程学院
出处
《天津大学学报》
EI
CAS
CSCD
北大核心
2012年第10期888-894,共7页
基金
国家高技术研究发展计划(863计划)资助项目(2007AA12Z336
2009AA12Z313)
国家自然科学基金资助项目(60872062)
文摘
针对传统导航接收机射频前端在实现多频点信号接收时复杂度高、灵活性差的问题,提出了一种基于直接射频采样的数字化射频前端设计方法.该方法针对整个导航频段信号主要集中在低频和高频2个频段的特点,将这2个频段视为2个整体的带通信号,通过多带通信号采样率选择算法选定射频直采的采样率;由于采样率较高,设计了一种滤波抽取网络来降低数据速率,它利用了射频直采专用A/D可输出半采样率数据的特性,最终实现了各频点导航信号的下变频和分离.该设计方法只需修改软件就可实现多频信号接收,使得系统灵活性大大增加.实验证明该方法是有效的.
关键词
直接射频采样
多速率信号处理
射频前端
采样率选择
导航接收机
Keywords
direct
radio
frequency
sampling
multi-rate
signal
processing
radio
frequency
front-end
sampling
rateselection
global
navigation
satellite
system
receiver
分类号
TN965.5 [电子电信—信号与信息处理]
TN962 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
直接射频采样AIS信号下变频与滤波抽取设计与实现
被引量:
1
3
作者
蒋琪
王建新
机构
南京理工大学电子工程与光电技术学院
出处
《电子设计工程》
2020年第5期85-88,93,共5页
文摘
直接射频采样相对于正交低通采样、中频带通采样等信号采样方法具有实现简单、可适应能力强等优点。基于船舶自动识别系统(AIS)提出了一种直接射频采样AIS信号下变频及滤波抽取方案。现将直接射频采样后的AIS信号先经过预正交下变频变为基带信号,再经多级抽取滤波后分离出AIS1(CH87B)和AIS2(CH88B)两个子信道后送入DSP进行解调处理。该方案已经在以Xilinx公司的kintex7系列芯片为核心的FPGA硬件平台上得到了试验验证,性能良好。
关键词
软件无线电
射频直接采样
AIS
数字下变频
FPGA
Keywords
software
defined
radio
direct
radio
frequency
sampling
AIS
digital
frequency
down
conversion
FPGA
分类号
TN927 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
一种直接射频采样电路的设计
4
作者
王宁
机构
中国空空导弹研究院
出处
《通信电源技术》
2021年第24期87-89,共3页
文摘
设计一种可以覆盖4 GHz以下频带的直接射频(Radio Frequency,RF)采样电路,详细分析电路的各个组成部分,并给出具体的器件选择。该设计基于TI公司的高速射频采样ADC芯片ADC32RF83和Xilinx公司的Kintex-7系列XC7K325T FPGA平台,通过设计射频前端、高速时钟、JESD204B接口以及数据处理模块等,并对电路信号完整性进行仿真分析,从而实现了整个射频采样电路的功能。
关键词
直接射频(RF)采样
高速时钟
信号完整性
JESD204B
FPGA
Keywords
direct
radio
frequency
(RF)
sampling
high
speed
clock
signal
integrity
JESD204B
FPGA
分类号
TN9 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
带通采样时间交织ADC的一种时间失配校正算法
叶星炜
翟计全
董屾
杨予昊
《现代雷达》
CSCD
北大核心
2023
0
下载PDF
职称材料
2
导航接收机数字化射频前端的设计与验证
于渊
常青
张其善
齐巍
《天津大学学报》
EI
CAS
CSCD
北大核心
2012
2
下载PDF
职称材料
3
直接射频采样AIS信号下变频与滤波抽取设计与实现
蒋琪
王建新
《电子设计工程》
2020
1
下载PDF
职称材料
4
一种直接射频采样电路的设计
王宁
《通信电源技术》
2021
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部