期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
Modular Timing Constraints for Delay-Insensitive Systems 被引量:2
1
作者 Hoon Park Anping He +2 位作者 Marly Roncken Xiaoyu Song Ivan Sutherland 《Journal of Computer Science & Technology》 SCIE EI CSCD 2016年第1期77-106,共30页
This paper introduces ARCtimer, a framework for modeling, generating, verifying, and enforcing timing constraints for individual self-timed handshake components. The constraints guarantee that the component's gate-le... This paper introduces ARCtimer, a framework for modeling, generating, verifying, and enforcing timing constraints for individual self-timed handshake components. The constraints guarantee that the component's gate-level circuit implementation obeys the component's handshake protocol specification. Because the handshake protocols are delayinsensitive, self-timed systems built using ARCtimer-verified components are also delay-insensitive. By carefully considering time locally, we can ignore time globally. ARCtimer comes early in the design process as part of building a library of verified components for later system use. The library also stores static timing analysis (STA) code to validate and enforce the component's constraints in any self-timed system built using the library. The library descriptions of a handshake component's circuit, protocol, timing constraints, and STA code are robust to circuit modifications applied later in the design process by technology mapping or layout tools. In addition to presenting new work and discussing related work, this paper identifies critical choices and explains what modular timing verification entails and how it works. 展开更多
关键词 self-timed circuit delay-insensitive system model checking timing analysis design pattern
原文传递
Quasi Delay-Insensitive High Speed Two-Phase Protocol Asynchronous Wrapper for Network on Chips 被引量:1
2
作者 管旭光 佟星元 杨银堂 《Journal of Computer Science & Technology》 SCIE EI CSCD 2010年第5期1092-1100,共9页
For the purpose of solving the shortcomings of low speed and high power consumption of asynchronous wrapper in conventional network on chips,this paper proposes a quasi delay-insensitive high-speed two-phase operation... For the purpose of solving the shortcomings of low speed and high power consumption of asynchronous wrapper in conventional network on chips,this paper proposes a quasi delay-insensitive high-speed two-phase operation mode asynchronous wrapper.The metastable state in sampling data procedure can be avoided by detecting the write/read signal, which can be used to stop the clock.Empty/full level of the registers can be determined by detecting the pulse signal of the two-phase asynchronous register,and then control the wrapper to sample input/output data.Sender wrapper and receiver wrapper consist of C elements and threshold gates,which ensure the quasi delay-insensitive characteristics and enhance the robustness.Simulations under different technology corners are implemented based on SMIC 0.18μm standard CMOS. Sender wrapper and receiver wrapper allow synchronous modules to work at the speed of 3.08 GHz and 2.98 GHz respectively with average dynamic power consumption of 1.727 mW and 1.779 mW.Its advantages of high-throughput,low-power, scalability and robustness make it a viable option for high-speed low-power interconnection of network-on-chip. 展开更多
关键词 asynchronous wrapper quasi delay-insensitive network on chip(NoC) two-phase protocol threshold gate
原文传递
A low-power high-throughput link splitting router for NoCs 被引量:2
3
作者 Mohsen SANEEI Ali AFZALI-KUSHA Zainalabedin NAVABI 《Journal of Zhejiang University-Science A(Applied Physics & Engineering)》 SCIE EI CAS CSCD 2008年第12期1708-1714,共7页
In this paper, we propose a technique for lowering the latency of the communication in a NoC (network on chip). The technique, which can support two qualities of service (QoS), i.e., the guaranteed throughput (GT... In this paper, we propose a technique for lowering the latency of the communication in a NoC (network on chip). The technique, which can support two qualities of service (QoS), i.e., the guaranteed throughput (GT) and best effort (BE), is based on splitting a wider link into narrower links to increase throughput and decrease latency in the NoC. In addition, to ease the synchronization and reduce the crosstalk, we use the l-of-4 encoding for the smaller buses. The use of the encoding in the proposed NoC architecture considerably lowers the latency for both BE and GT packets. In addition, the bandwidth is increased while the power consumption of the links is reduced. 展开更多
关键词 LOW-POWER LATENCY Throughput Network on chip (NoC) delay-insensitive ROUTER
下载PDF
基于比较的异步总线差错控制
4
作者 谢兵 《邵阳师范高等专科学校学报》 2000年第2期25-28,共4页
主要讨论在网络差错控制中,异步总线的延迟不敏感编码的基于比较的实现问题,即检验码的位数≥数据的位数;另外编码还必须满足初始化条件。
关键词 异步总线 差错控制 延迟不敏感 计算机通信 编码
下载PDF
随机波动驱动的异步元胞自动机及其计算通用性
5
作者 黄鑫 李佳 +1 位作者 葛亮 宋伟 《电子学报》 EI CAS CSCD 北大核心 2024年第5期1648-1656,共9页
元胞自动机被广泛认为是基于分子自组装技术制造量子计算机、纳米计算机的基本架构,而元胞自动机的复杂度直接影响其并行分布式计算效率以及物理实现的可行性.现有复杂度最低的异步元胞自动机使用3个元胞状态和3条变迁规则能够构造所有... 元胞自动机被广泛认为是基于分子自组装技术制造量子计算机、纳米计算机的基本架构,而元胞自动机的复杂度直接影响其并行分布式计算效率以及物理实现的可行性.现有复杂度最低的异步元胞自动机使用3个元胞状态和3条变迁规则能够构造所有逻辑电路,具备与图灵机等价的计算通用性(图灵通用性).为进一步降低通用异步元胞自动机的复杂度,本文提出新型电路元件以及基于该元件的逻辑电路设计方法.不同于同步电路的逻辑门元件,新型电路元件能够有效处理信号的随机波动,对单电子隧道晶体管等纳米材料技术有积极的应用价值.据此,本文提出新的异步元胞自动机模型,该模型仅需3个元胞状态和2条规则,比现有的通用模型复杂度低.除图灵通用性外,本文通过设计大规模分布式逻辑电路,进一步证明所提的异步元胞自动机具备与所有同步元胞自动机同等的计算能力. 展开更多
关键词 元胞自动机 异步更新 布朗运动 延迟不敏感电路 通用性
下载PDF
异步电路的设计方法及其应用 被引量:2
6
作者 刘勇攀 罗嵘 +3 位作者 史峥 杨华中 汪蕙 严晓浪 《微电子学》 CAS CSCD 北大核心 2002年第6期457-461,共5页
 由于异步电路不仅具有高性能、低功耗、模块性等优势,而且有望解决微系统芯片中存在的模块互联难题,并被越来越多地应用于芯片的设计中,因而近年来引起了人们的高度重视。文章对研究较多的Huffman电路、延时无关电路、速度无关电路以...  由于异步电路不仅具有高性能、低功耗、模块性等优势,而且有望解决微系统芯片中存在的模块互联难题,并被越来越多地应用于芯片的设计中,因而近年来引起了人们的高度重视。文章对研究较多的Huffman电路、延时无关电路、速度无关电路以及定时电路等的设计风格及其工具进行了对比分析,并提出了异步电路的发展趋势及其应用领域。 展开更多
关键词 异步电路 Huffman电路 延时无关电路 速度无关电路 定时电路
下载PDF
异步零协议算术逻辑单元的设计 被引量:1
7
作者 潘海祥 居水荣 《微电子学与计算机》 CSCD 北大核心 2008年第8期48-51,共4页
异步电路在低功耗、低噪声、抗干扰、无时钟偏移、高鲁棒性和模块化设计等方面有较高的性能.设计了一个异步4位8操作码的算术逻辑单元,使用了双轨延时不敏感零协议逻辑结构,同时比较了使用流水线结构和非流水线结构以及相关的面积和速... 异步电路在低功耗、低噪声、抗干扰、无时钟偏移、高鲁棒性和模块化设计等方面有较高的性能.设计了一个异步4位8操作码的算术逻辑单元,使用了双轨延时不敏感零协议逻辑结构,同时比较了使用流水线结构和非流水线结构以及相关的面积和速度优势.结果显示平均速度最快的结构比非流水线结构快了1.73倍,而面积需要增加了133%. 展开更多
关键词 异步逻辑设计 延时不敏感电路 自同步电路 算术逻辑单元
下载PDF
一种基于高阻的信息到达检测方法及其逻辑实现
8
作者 邝继顺 徐依庚 《计算机应用》 CSCD 北大核心 2002年第2期33-35,共3页
针对异步式通信系统,文中提出了一种基于高阻的信息到达检测(detectthearrivalofinformation)方法。当采用四步握手规约进行异步通信时,将高阻作为系统的初始状态(spacerstate)可以在不增加异步总线宽度k的情况下,检测被传送的信息是否... 针对异步式通信系统,文中提出了一种基于高阻的信息到达检测(detectthearrivalofinformation)方法。当采用四步握手规约进行异步通信时,将高阻作为系统的初始状态(spacerstate)可以在不增加异步总线宽度k的情况下,检测被传送的信息是否到达接收器。设计了实现该方法的逻辑电路,其复杂度为O(k),且经仿真实验证明是可行的。该方法还将信息到达检测与差错控制分离。 展开更多
关键词 异步通信 高阻 信息到达检测法 逻辑电路 差错控制
下载PDF
单通道通讯模式异步流水线控制器 被引量:2
9
作者 肖勇 周润德 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第1期135-138,共4页
为了实现异步电路在实际应用中的低功耗、高性能特性,提出了一种基于单通道通讯协议的高速异步流水线控制单元和一种使用Muller C单元的高鲁棒性的QDI(quasidelay insensitive)异步流水线控制单元。第1种异步流水线控制单元采用独立的... 为了实现异步电路在实际应用中的低功耗、高性能特性,提出了一种基于单通道通讯协议的高速异步流水线控制单元和一种使用Muller C单元的高鲁棒性的QDI(quasidelay insensitive)异步流水线控制单元。第1种异步流水线控制单元采用独立的正反向响应电路,使得比近期提出的超高速异步流水线控制单元GasP电路的正向响应减小了50%的信号翻转。该电路使用TSMC 0.25μm CMOS工艺实现,HSPICE模拟结果表明与GasP电路相比正向响应时间减少38.1%,可以工作在2.2 GHz;第2种控制器与流行的QDI异步控制器STFB(single-track full-buffer)电路相比,以较少的面积代价,实现了时序验证上的极大简化。 展开更多
关键词 大规模集成电路 异步电路 异步流水线 准延时无关电路
原文传递
一种高速延时无关同异步转换接口电路 被引量:1
10
作者 彭瑶 杨银堂 +1 位作者 朱樟明 周端 《计算机研究与发展》 EI CSCD 北大核心 2012年第3期669-678,共10页
针对传统片上系统设计同步时钟引起的功耗大、IP核可重用性差等缺点,提出一种可用于多核片上系统和片上网络的快速延时无关同异步转换接口电路.接口由采用门限门的环形FIFO实现,移除了同步时钟,实现了数据从同步时钟模块到异步模块的高... 针对传统片上系统设计同步时钟引起的功耗大、IP核可重用性差等缺点,提出一种可用于多核片上系统和片上网络的快速延时无关同异步转换接口电路.接口由采用门限门的环形FIFO实现,移除了同步时钟,实现了数据从同步时钟模块到异步模块的高速传输,支持多种数据传输协议并保证数据在传输中延时无关.基于0.18μm标准CMOS工艺的Spice模型,对3级环形FIFO所构成的传输接口电路进行了仿真,传输接口的延时为613ps,每响应一个传输请求的平均能耗为3.05pJ?req,可满足多核片上系统和片上网络芯片速度高、功耗低、鲁棒性强和重用性好的设计要求. 展开更多
关键词 高速低功耗 准延时无关 FIFO 同步转异步 全局异步局部同步
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部