期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
复数乘法累加器的正向设计
1
作者
黄广宇
朱亚江
+2 位作者
洪一
叶青
孟津棣
《半导体技术》
CAS
CSCD
北大核心
2001年第10期29-32,共4页
复数乘法累加/累减器件(CMAC)是为满足新一代高性能高速信号处理系统的需要而进行研制开发的专用集成电路。本文从CMAC的系统仿真、高层次综合、整体结构的划分及内部单元的性能优化设计进行详细的描述。并进一步针对CMA...
复数乘法累加/累减器件(CMAC)是为满足新一代高性能高速信号处理系统的需要而进行研制开发的专用集成电路。本文从CMAC的系统仿真、高层次综合、整体结构的划分及内部单元的性能优化设计进行详细的描述。并进一步针对CMAC进行了门级仿真和版图优化的讨论和分析。
展开更多
关键词
复数乘法累加器
专用集成电路
正向设计
下载PDF
职称材料
题名
复数乘法累加器的正向设计
1
作者
黄广宇
朱亚江
洪一
叶青
孟津棣
机构
中国科学院微电子中心
出处
《半导体技术》
CAS
CSCD
北大核心
2001年第10期29-32,共4页
文摘
复数乘法累加/累减器件(CMAC)是为满足新一代高性能高速信号处理系统的需要而进行研制开发的专用集成电路。本文从CMAC的系统仿真、高层次综合、整体结构的划分及内部单元的性能优化设计进行详细的描述。并进一步针对CMAC进行了门级仿真和版图优化的讨论和分析。
关键词
复数乘法累加器
专用集成电路
正向设计
Keywords
complex
-
number
multiplier
-
accumulator
(
cmac
)
high
level
synthesis
simulation
ASIC
digital
signal
process
complex
-
number
分类号
TN492 [电子电信—微电子学与固体电子学]
TP332.22 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
复数乘法累加器的正向设计
黄广宇
朱亚江
洪一
叶青
孟津棣
《半导体技术》
CAS
CSCD
北大核心
2001
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部