期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
ASIC后端设计中低功耗时钟树综合方法 被引量:7
1
作者 石玉龙 张立超 柏璐 《信息通信》 2009年第4期24-26,共3页
以基于Synopsys公司设计流程完成的SMIC0.18um1p6m工艺的DVBC解调芯片BTV2040S03为例,介绍一种以降低时钟树功耗为主要目的,以反相器构建时钟树的方法。通过完成物理设计动态仿真和功耗分析的数据表明,在保证时序收敛的前提下,相比传统... 以基于Synopsys公司设计流程完成的SMIC0.18um1p6m工艺的DVBC解调芯片BTV2040S03为例,介绍一种以降低时钟树功耗为主要目的,以反相器构建时钟树的方法。通过完成物理设计动态仿真和功耗分析的数据表明,在保证时序收敛的前提下,相比传统时钟树综合方法,功耗降低了5.7%。 展开更多
关键词 低功耗设计 时钟树综合 反向器
下载PDF
基于Astro的时钟树综合 被引量:6
2
作者 周凤亭 王胤翔 陆生礼 《电子器件》 EI CAS 2005年第1期192-195,共4页
时钟树综合是芯片后端设计至关重要的一环,时钟偏差成为限制系统时钟频率的主要因素。本文以一款TSMC 0.25μm工艺的RISC微处理器芯片为例,介绍了使用Synopsys公司的 P&R工具Astro进行时钟树综合和优化的方法,并与Silicon Ensemble... 时钟树综合是芯片后端设计至关重要的一环,时钟偏差成为限制系统时钟频率的主要因素。本文以一款TSMC 0.25μm工艺的RISC微处理器芯片为例,介绍了使用Synopsys公司的 P&R工具Astro进行时钟树综合和优化的方法,并与Silicon Ensemble在综合后的时钟偏差上作了对比,结果显示使用前者比后者时钟偏差减小百分之十四以上。 展开更多
关键词 时钟树综合 SOC 时钟偏差
下载PDF
一种快速实现时序收敛的设计方法
3
作者 王虎虎 雷倩倩 +3 位作者 刘露 杨延飞 李连碧 冯松 《微电子学与计算机》 2024年第4期123-131,共9页
为了解决处理器时序收敛困难和设计时间长的问题,本文基于14 nm的定制化处理器(WS_CPU)提出了一种高效可靠的设计方法:(1)基于一种新型的FCHT(Flexible Configurable H-Tree)时钟结构,实现时钟信号均匀分配和减少绕线时间,同时采用CCOPT... 为了解决处理器时序收敛困难和设计时间长的问题,本文基于14 nm的定制化处理器(WS_CPU)提出了一种高效可靠的设计方法:(1)基于一种新型的FCHT(Flexible Configurable H-Tree)时钟结构,实现时钟信号均匀分配和减少绕线时间,同时采用CCOPT(Clock Concurrent Optimization)技术进行时钟树综合优化;(2)在综合阶段采用DCG(Design Compiler Graphical)模式和门控时钟插入技术,提前评估设计风险从而减少布局布线的迭代时间。验证结果表明,当WS_CPU时钟频率为1 GHz时,寄存器之间建立时间的时序余量为108 ps,有效地实现了时序快速收敛,同时FCHT结构相比传统平衡树、柔性H树、3级H树的芯片总功耗分别减少了7.71%、6.18%、7.87%;FCHT时钟结构相比传统平衡树在时序修复上节省了3156 min,相比柔性H树节省了5220 min的时序修复时间,缩短了芯片的设计周期。 展开更多
关键词 时序收敛 设计周期 FCHT时钟结构 柔性H树 时钟树综合
下载PDF
双频双系统导航芯片的时钟树分析和设计 被引量:5
4
作者 童琼 张晓林 +2 位作者 苏琳琳 张帅 杜龙军 《微电子学》 CAS CSCD 北大核心 2011年第2期246-250,共5页
在复杂的超大规模高速集成电路设计中,时钟树的综合与优化是芯片后端设计优化时序过程中至关重要的一环,其中时钟树的设计是最关键的部分。以SMIC 0.13μm工艺双频双系统兼容接收机数字基带导航芯片为例,根据时钟树时序要求和时钟树延... 在复杂的超大规模高速集成电路设计中,时钟树的综合与优化是芯片后端设计优化时序过程中至关重要的一环,其中时钟树的设计是最关键的部分。以SMIC 0.13μm工艺双频双系统兼容接收机数字基带导航芯片为例,根据时钟树时序要求和时钟树延迟模型,基于Synopsys的Astro工具,对芯片进行自动时钟树分析和指定时钟树结构分析,设计和优化了时钟树结构。结果表明,利用此方法得到的时钟树结构能取得更优的结果。 展开更多
关键词 时钟树综合 时钟偏斜 时钟延时 后端设计
下载PDF
一种改进型FBT时钟树结构 被引量:3
5
作者 严伟 范光宇 +1 位作者 朱兆伟 郑永力 《微电子学》 CAS CSCD 北大核心 2017年第1期92-95,共4页
针对混合型鱼骨平衡树(FBT)时钟结构的优缺点,结合宏单元的特性,提出了一种针对触发器与宏单元共存的改进型FBT时钟树结构,并总结出一种快速实现该时钟树的方法。在相同条件下,采用该方法实现的时钟树结构与二叉树型、鱼骨型时钟结构和... 针对混合型鱼骨平衡树(FBT)时钟结构的优缺点,结合宏单元的特性,提出了一种针对触发器与宏单元共存的改进型FBT时钟树结构,并总结出一种快速实现该时钟树的方法。在相同条件下,采用该方法实现的时钟树结构与二叉树型、鱼骨型时钟结构和传统的FBT时钟树结构进行比较,结果显示:鱼骨型时钟结构的时序质量最差;改进型FBT时钟树比二叉树型时钟树减少了15%的时钟延时和35%的时钟偏差,且整个过程的实现时间是传统FBT时钟树的30%。 展开更多
关键词 时钟树综合 鱼骨平衡树 时钟偏斜 鱼骨型时钟树 时钟延迟
下载PDF
百万门系统级芯片的时钟树设计 被引量:5
6
作者 张玲 王澧 《电子与封装》 2014年第12期21-24,共4页
层次化设计是片上集成芯片开发采用的主流方法,它是一种自底向上的流程。但层次化设计也带来了时钟树设计难以掌握的问题。针对一款复杂So C系统芯片时钟树设计,详细分析了层次化时钟树综合需要解决的关键点,并提出有效的解决方案。实... 层次化设计是片上集成芯片开发采用的主流方法,它是一种自底向上的流程。但层次化设计也带来了时钟树设计难以掌握的问题。针对一款复杂So C系统芯片时钟树设计,详细分析了层次化时钟树综合需要解决的关键点,并提出有效的解决方案。实验表明该方案可以迅速实现时钟树收敛,提高设计效率。 展开更多
关键词 SOC 时钟树综合 层次化 信号完整性
下载PDF
同步数字集成电路设计中的时钟树分析 被引量:3
7
作者 殷瑞祥 郭瑢 《汕头大学学报(自然科学版)》 2005年第3期75-80,共6页
研究了同步数字系统的组成和时钟偏移,并结合一个数字集成电路8051的时钟树设计实例,介绍了时钟树的经验结构和设计方法流程.比较了采用Synopsys公司的布局布线工具实现的自动时钟树分析与指定结构时钟树分析,证明结构恰当的时钟树能得... 研究了同步数字系统的组成和时钟偏移,并结合一个数字集成电路8051的时钟树设计实例,介绍了时钟树的经验结构和设计方法流程.比较了采用Synopsys公司的布局布线工具实现的自动时钟树分析与指定结构时钟树分析,证明结构恰当的时钟树能得到比自动时钟树分析更好的结果. 展开更多
关键词 同步数字系统 集成电路设计 时钟树分析 时钟偏移
下载PDF
一种低功耗时钟树综合的寄存器聚类方法
8
作者 唐俊龙 卢英龙 +2 位作者 戴超雄 邹望辉 李振涛 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2023年第8期147-152,共6页
随着集成电路制造工艺的进步与芯片集成度的提升,对于低功耗芯片的需求越来越大.时钟网络功耗占芯片总功耗的40%以上,优化时钟网络的功耗已成为高性能集成电路设计中最重要的目标之一.本文提出了一种新的寄存器聚类方法来生成时钟树的... 随着集成电路制造工艺的进步与芯片集成度的提升,对于低功耗芯片的需求越来越大.时钟网络功耗占芯片总功耗的40%以上,优化时钟网络的功耗已成为高性能集成电路设计中最重要的目标之一.本文提出了一种新的寄存器聚类方法来生成时钟树的叶级拓扑结构,通过限制群组的扇出、负载和范围,对寄存器进行合理分组,减少了缓冲器的插入数目和总布线长度,有效降低时钟网络功耗.将该方法整合到传统的时钟树综合(CTS)流程中,在ISCAS89基准电路上测试并分析其有效性.实验结果表明,该寄存器聚类方法在不影响时钟树最大延时的情况下,有效减少了时钟网络20%以上的功率耗散和20%以上的时钟偏移. 展开更多
关键词 低功耗电子 时钟偏移 寄存器聚类 时钟树综合
下载PDF
Register Clustering Methodology for Low Power Clock Tree Synthesis 被引量:3
9
作者 邓超 蔡懿慈 周强 《Journal of Computer Science & Technology》 SCIE EI CSCD 2015年第2期391-403,共13页
Clock networks dissipate a significant fraction of the entire chip power budget. Therefore, the optimization for power consumption of clock networks has become one of the most important objectives in high performance ... Clock networks dissipate a significant fraction of the entire chip power budget. Therefore, the optimization for power consumption of clock networks has become one of the most important objectives in high performance IC designs. In contrast to most of the traditional studies that handle this problem with clock routing or buffer insertion strategy, this paper proposes a novel register clustering methodology in generating the leaf level topology of the clock tree to reduce the power consumption. Three register clustering algorithms called KMR, KSR and GSR are developed and a comprehensive study of them is discussed in this paper. Meanwhile~ a buffer allocation algorithm is proposed to satisfy the slew constraint within the clusters at a minimum cost of power consumption. We integrate our algorithms into a classical clock tree synthesis (CTS) flow to test the register clustering methodology on ISPD 2010 benchmark circuits. Experimental results show that all the three register clustering algorithms achieve more than 20% reduction in power consumption without affecting the skew and the maximum latency of the clock tree. As the most effective method among the three algorithms, GSR algorithm achieves a 31% reduction in power consumption as well as a 4% reduction in skew and a 5% reduction in maximum latency. Moreover, the total runtime of the CTS flow with our register clustering algorithms is significantly reduced by almost an order of magnitude. 展开更多
关键词 low power register clustering clock tree synthesis
原文传递
基于28nm工艺的芯片时钟树研究 被引量:3
10
作者 刘健 杨雨婷 +1 位作者 江燕 张艳飞 《电子与封装》 2020年第7期44-47,共4页
随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方... 随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方法可以有效地解决绕线拥塞问题,最终short数量从219减少到5,并且当时钟绕线采用双倍宽度、双倍间距,应用useful skew可以将setup最差违例从-0.088 ns优化为0 ns,减少eco迭代过程。 展开更多
关键词 28 nm工艺 useful skew early clock 时钟树综合 布局布线 Innovus工具
下载PDF
3200 Mbps DDR4 PHY的物理设计优化 被引量:3
11
作者 任小敏 苏皆磊 +1 位作者 倪哲勤 王琴 《微电子学与计算机》 北大核心 2019年第7期1-5,共5页
以一款基于TSMC 16nm FinFET工艺的HPC(High Performance Computing)芯片中DDR4PHY模块为研究对象,提出了其物理设计及优化方案,完成了DDR4PHY的布图规划和布局、时钟树综合与优化和时序收敛分析.布图规划时考虑到宏单元和IO单元的特性... 以一款基于TSMC 16nm FinFET工艺的HPC(High Performance Computing)芯片中DDR4PHY模块为研究对象,提出了其物理设计及优化方案,完成了DDR4PHY的布图规划和布局、时钟树综合与优化和时序收敛分析.布图规划时考虑到宏单元和IO单元的特性再结合面积和时序等性能的优化确定了DDR4PHY的布局形状.时钟树综合时,对比分析了传统的时钟树综合CTS和优化设计过的多源时钟树综合MSCTS,设计了针对DDR4PHY模块特点的大型多位缓冲器M2M8,其驱动距离可以达到1200μm.仿真实验结果表明,优化后的时钟树结构级数从65级降到19级,时钟最大延迟最多降低了48.37%,时钟偏差减少了52.33%,功耗降低了17.24%,DDR4PHY的各项性能优化结果显著,达到实验目的. 展开更多
关键词 DDR4PHY 时钟树综合 多源时钟树结构 多位缓冲器
下载PDF
鱼骨型时钟结构的快速实现方法 被引量:4
12
作者 陈菲菲 王振宇 严伟 《微电子学与计算机》 CSCD 北大核心 2014年第2期153-156,共4页
针对CTS和传统鱼骨时钟结构(Fishbone)的优缺点,提出了一种结合两种方式优点的改进型鱼骨型时钟结构.针对传统鱼骨型时钟结构需要较多时间的缺点,提出了一种快速实现的方法.在相同的设计条件下,通过该实现方法与CTS和传统鱼骨型时钟结... 针对CTS和传统鱼骨时钟结构(Fishbone)的优缺点,提出了一种结合两种方式优点的改进型鱼骨型时钟结构.针对传统鱼骨型时钟结构需要较多时间的缺点,提出了一种快速实现的方法.在相同的设计条件下,通过该实现方法与CTS和传统鱼骨型时钟结构加以比较,结果显示改进型鱼骨结构比CTS减少了50%左右的时钟延迟和20%时钟偏差;比传统鱼骨型时钟结构节省了60%以上的实现时间. 展开更多
关键词 时钟树综合 时钟偏斜 时钟延迟 CTS 鱼骨时钟
下载PDF
基于28 nm工艺数字芯片的时钟树设计 被引量:3
13
作者 陈力颖 汤勇 吕英杰 《天津工业大学学报》 CAS 北大核心 2019年第1期76-82,共7页
针对纳米级设计中时钟偏移大、时序不容易收敛等问题,提出了一种有效的时钟树综合(CTS)优化方案。以28 nm工艺的数字芯片为例,根据其时钟结构特点,将CTS过程分成两步完成。利用这种方法,采用Cadence公司的APR工具Encounter对数字模块进... 针对纳米级设计中时钟偏移大、时序不容易收敛等问题,提出了一种有效的时钟树综合(CTS)优化方案。以28 nm工艺的数字芯片为例,根据其时钟结构特点,将CTS过程分成两步完成。利用这种方法,采用Cadence公司的APR工具Encounter对数字模块进行时钟网络的设计;对分步CTS和传统CTS两种方法进行比较。结果表明:使用分步CTS的时钟偏移减小了52%,提高了时钟网络的性能,从而时序得到了很大的改善,芯片泄漏功耗也降低了45%。 展开更多
关键词 数字芯片 时钟树设计 数字集成电路 物理设计 时钟树综合 时钟偏移 插入延迟
下载PDF
ASIC后端设计中的时钟树综合 被引量:3
14
作者 周广 何明华 《现代电子技术》 2011年第8期137-139,共3页
时钟树综合是当今集成电路设计中的重要环节,因此在FFT处理器芯片的版图设计过程中,为了达到良好的布局效果,采用时序驱动布局,同时限制了布局密度;为了使时钟偏移尽可能少,采用了时钟树自动综合和手动修改相结合的优化方法,并提出了关... 时钟树综合是当今集成电路设计中的重要环节,因此在FFT处理器芯片的版图设计过程中,为了达到良好的布局效果,采用时序驱动布局,同时限制了布局密度;为了使时钟偏移尽可能少,采用了时钟树自动综合和手动修改相结合的优化方法,并提出了关于时钟树约束文件的设置、buffer的选型及手动修改时钟树的策略,最终完成了FFT处理器芯片的时钟树综合并满足了设计要求。 展开更多
关键词 FFT处理器芯片 布局布线 时钟树综合 时钟偏移
下载PDF
点接鱼骨型时钟网路设计 被引量:2
15
作者 杨贺 严伟 《微电子学与计算机》 CSCD 北大核心 2016年第7期11-14,共4页
通过分析CTS时钟树与鱼骨型时钟树的特点,基于传统鱼骨型时钟容易出现破坏原有设计的逻辑结构的情况,采取至少保留两级门控时钟的结构,在特定点作鱼骨型时钟网络,结合设计需求,使用两种不同的与CTS时钟树相结合的点接鱼骨型时钟网络设... 通过分析CTS时钟树与鱼骨型时钟树的特点,基于传统鱼骨型时钟容易出现破坏原有设计的逻辑结构的情况,采取至少保留两级门控时钟的结构,在特定点作鱼骨型时钟网络,结合设计需求,使用两种不同的与CTS时钟树相结合的点接鱼骨型时钟网络设计方案.在相同条件下,发现点接鱼骨型时钟网络在时钟延迟上比CTS少了47%,而功耗也降了18%,功能验证方面较于传统鱼骨型时钟更为稳定. 展开更多
关键词 时钟树综合 功耗 时钟延迟 CTS 鱼骨时钟
下载PDF
14 nm工艺下基于H-Tree和clock mesh混合时钟树的研究与实现 被引量:1
16
作者 高华 李辉 《电子技术应用》 北大核心 2017年第11期34-37,42,共5页
在数字集成电路设计中,时钟信号是数据传输的基准,时钟信号作为数字芯片内部转换频率最高和布线距离最长的信号,也是数字芯片功耗的重要组成部分。为了优化数字芯片的功耗、功能和稳定性,在GF14 nm工艺下对时钟树进行优化设计,提出一种H... 在数字集成电路设计中,时钟信号是数据传输的基准,时钟信号作为数字芯片内部转换频率最高和布线距离最长的信号,也是数字芯片功耗的重要组成部分。为了优化数字芯片的功耗、功能和稳定性,在GF14 nm工艺下对时钟树进行优化设计,提出一种H-Tree和clock mesh相结合的混合时钟树结构的设计方法,通过clock mesh和clock spine的布局优化整体时钟树的性能和稳定性。仿真结果表明,该混合时钟树能够结构显著提升时钟树性能,有效减少布线长度、时钟偏移以及传播延迟,降低PVT等环境参数的影响。 展开更多
关键词 14 NM 时钟树综合 clock MESH H-tree
下载PDF
一种UHF RFID标签低功耗物理设计与实现 被引量:3
17
作者 王成龙 张万荣 +2 位作者 万培元 祝雪菲 王树甫 《固体电子学研究与进展》 CAS CSCD 北大核心 2015年第3期253-258,共6页
针对超高频射频识别(UHF RFID)标签低功耗、低成本的要求,本文基于EPC Class-1 Generation-2/ISO18000-6C协议,提出一种采用多电源电压域、新型时钟树综合与局部时钟树构建的物理设计方法。该方法结合广泛应用的门控时钟技术,对芯片时... 针对超高频射频识别(UHF RFID)标签低功耗、低成本的要求,本文基于EPC Class-1 Generation-2/ISO18000-6C协议,提出一种采用多电源电压域、新型时钟树综合与局部时钟树构建的物理设计方法。该方法结合广泛应用的门控时钟技术,对芯片时钟网络进行优化设计。与传统方法相比,该方法大幅度减少时钟缓冲器插入数量,有效降低时钟网络功耗,减小芯片面积。最终验证结果表明,所设计的标签符合协议,芯片总面积为0.72mm2,其中数字逻辑面积0.15mm2,平均功耗为9.76μW,在TSMC 0.18μm的标准CMOS工艺下实现流片。 展开更多
关键词 射频识别 低功耗 多电源电压 时钟树综合 物理设计
下载PDF
高频时钟网络布线拓扑结构的曼哈顿平面切割线生成算法 被引量:3
18
作者 卢婷婷 金剑松 赵文庆 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2005年第5期1068-1073,共6页
在传统的Planar DME拓扑划分算法的基础上,提出一种将欧几里德平面上的拓扑连接线转换成曼哈顿平面上的切割线并建立虚拟通道的算法,来进行连线调整,完成时钟网络的零时滞平面化布线
关键词 时钟树综合 曼哈顿平面布线 切割线生成
下载PDF
优化的ARM总线AXI-AHB-APB架构 被引量:3
19
作者 李剑 《电子科学技术》 2014年第1期7-12,共6页
本文主要介绍了一种总线设计架构:综合考虑SOC芯片设计的前、后端需求,从芯片的物理实现角度倒推,建议在芯片架构设计时如何拆分、以及重新构建ARM总线间(AXI-AHB-APB)的关系。该架构兼顾了前端架构实现,后端物理实现,以及满足项目组的... 本文主要介绍了一种总线设计架构:综合考虑SOC芯片设计的前、后端需求,从芯片的物理实现角度倒推,建议在芯片架构设计时如何拆分、以及重新构建ARM总线间(AXI-AHB-APB)的关系。该架构兼顾了前端架构实现,后端物理实现,以及满足项目组的更高的timing、更低的功耗、更小的芯片面积,和最短的设计周期的苛刻需求。 展开更多
关键词 ARM 总线 架构 AXI AHB APB 子模块 时序 频率 功耗 congestion 时钟综合(CTS)
下载PDF
一种有效的多时钟网络时钟树综合方案 被引量:1
20
作者 江立强 陈朝阳 +1 位作者 沈绪榜 郑兆青 《计算机与数字工程》 2005年第11期91-93,111,共4页
时钟树综合在芯片设计后端物理设计过程中,对于保证数字集成电路的时序是非常重要的。针对设计中存在的分频时钟,在时钟树综合时,将源时钟和分频时钟放在同一个时钟树中,把分频时钟的时钟网络作为源时钟的子树,很好地解决了分频时钟和... 时钟树综合在芯片设计后端物理设计过程中,对于保证数字集成电路的时序是非常重要的。针对设计中存在的分频时钟,在时钟树综合时,将源时钟和分频时钟放在同一个时钟树中,把分频时钟的时钟网络作为源时钟的子树,很好地解决了分频时钟和源时钟之间的时钟偏移,满足了同步时序要求。该方法用于实际设计项目中,取得了非常好的效果。 展开更多
关键词 时钟树综合 时钟偏移 同步设计 时序
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部