期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于温度补偿的对时守时新方案 被引量:15
1
作者 李友军 姜雷 《电力系统自动化》 EI CSCD 北大核心 2014年第5期109-112,121,共5页
目前高精度时钟均采用高精度恒温晶振实现,文中提出使用普通温补晶振实现高精度时钟的新方案。该方案利用外部时钟源的秒脉冲宽度测量晶振频率,减小频率测量误差;通过测量频率及温度计算晶振的温度系数,利用该系数计算秒脉冲宽度,并将... 目前高精度时钟均采用高精度恒温晶振实现,文中提出使用普通温补晶振实现高精度时钟的新方案。该方案利用外部时钟源的秒脉冲宽度测量晶振频率,减小频率测量误差;通过测量频率及温度计算晶振的温度系数,利用该系数计算秒脉冲宽度,并将该宽度和外部时钟源的秒脉冲宽度相比较,将比较结果计入温度系数计算中,进一步降低了误差,提高了温度系数的精度。这些措施为提高时钟的守时精度奠定了基础。同时,文中详细分析了方案的误差源,并给出了工程应用实例。 展开更多
关键词 温度补偿 高精度时钟 温频特性 时钟方案
下载PDF
无线传感器网络基于2阶段聚合的目标跟踪算法 被引量:4
2
作者 任倩倩 刘红阳 +2 位作者 刘勇 李金宝 王楠 《计算机研究与发展》 EI CSCD 北大核心 2017年第9期2001-2010,共10页
研究无线传感器网络中能量有效的移动目标跟踪问题.1)定义了一个基于网格的网络模型,该模型使处于网格顶点附近的节点工作、其他节点睡眠以节省能量,同时保证跟踪质量.2)分析了目标出现位置与网格单元的关系,针对每种位置关系给出了一... 研究无线传感器网络中能量有效的移动目标跟踪问题.1)定义了一个基于网格的网络模型,该模型使处于网格顶点附近的节点工作、其他节点睡眠以节省能量,同时保证跟踪质量.2)分析了目标出现位置与网格单元的关系,针对每种位置关系给出了一个通用的定位算法.在此基础上,设计了一个基于2阶段聚合的目标定位算法,对单个网格内定位结果进行优化.3)提出了一个基于顺?逆时针机制的最短路径选择算法传输目标定位的结果,保证最小化参与传输的节点数目.4)通过大量实验验证了所提出算法在能源节省和跟踪质量方面的有效性. 展开更多
关键词 移动目标跟踪 聚合 网格 定位 时钟规则
下载PDF
数字化变电站对时方案分析 被引量:4
3
作者 李友军 张成彬 《电气自动化》 2016年第1期68-70,74,共4页
详细分析了SNTP、IRIG-B、IEEE1588三种时钟同步方式的原理及特点,并总结了其优点和缺点。在研究了数字化变电站网络拓扑结构的基础上,按照站控层、间隔层和过程层分层讨论数字化变电站的时钟同步网络,结合三种时钟同步方式的特点,为新... 详细分析了SNTP、IRIG-B、IEEE1588三种时钟同步方式的原理及特点,并总结了其优点和缺点。在研究了数字化变电站网络拓扑结构的基础上,按照站控层、间隔层和过程层分层讨论数字化变电站的时钟同步网络,结合三种时钟同步方式的特点,为新建变电站推荐时钟同步网络的建设方案,建议在站控层网络采用NTP协议,在过程层采用点对点连接方式时推荐采用IRIG-B,而组网的情况下建议采用IEEE1588,并建议过程层推广应用IEEE1588时钟同步协议。 展开更多
关键词 时钟同步方式 时钟同步网络 IEEE1588 时钟模式选择 IRIG-B
下载PDF
一种新型铷汽室频标电路方案 被引量:3
4
作者 冯克明 王亮 +1 位作者 郭鹏翔 何磊明 《宇航计测技术》 CSCD 2004年第1期16-19,共4页
铷汽室频标是各种原子钟中发展最为活跃的 ,由于其独特的外在及内在特点 ,在商用通信、军用车、舰、弹、机载、空间星载导航等领域得以最为广泛的应用。本文首先分析了铷汽室频标对电路部分的要求 ,其次总结了各种铷汽室频标电路方案的... 铷汽室频标是各种原子钟中发展最为活跃的 ,由于其独特的外在及内在特点 ,在商用通信、军用车、舰、弹、机载、空间星载导航等领域得以最为广泛的应用。本文首先分析了铷汽室频标对电路部分的要求 ,其次总结了各种铷汽室频标电路方案的特点及发展趋向 ,之后提出了一种新型的电路方案 ,该方案充分利用相关技术的发展 ,克服了传统方案的缺陷 ,是实现高性能铷汽室频标—较佳选择。 展开更多
关键词 铷汽室频标 电路设计 原子钟 频率标准
下载PDF
级联传感器网络的混合时钟同步方案 被引量:1
5
作者 周猛 武杰 《电子测量技术》 2018年第21期115-118,共4页
为了解决级联传感器网络的时钟同步问题,提出了一种基于GPS芯片授时和同步帧协议的混合时钟同步方案。该方案希望减少为每个传感器配备GPS芯片用于时钟频率同步造成的功耗浪费,同时通过同步帧协议尽可能达到类似与为每个传感器都配备GP... 为了解决级联传感器网络的时钟同步问题,提出了一种基于GPS芯片授时和同步帧协议的混合时钟同步方案。该方案希望减少为每个传感器配备GPS芯片用于时钟频率同步造成的功耗浪费,同时通过同步帧协议尽可能达到类似与为每个传感器都配备GPS的同步效果。传感器的上层管理单元简称传感器管理单元,将本地时钟频率与GPS同步,然后通过广播同步帧的方式同步传感器链的时钟。在方案验证模块中,构建了20个级联传感器链路,以测试20个级联传感器同步后的中心频率和时钟稳定性。测试结果显示20个级联传感器的中心频率偏差约为0.037 Hz,稳定度为0.045×10^-6~0.066×10^-6。GPS模块的稳定度为0.06×10^-6,这种方案达到了类似每个传感器都配备GPS芯片用于时钟频率同步的效果。 展开更多
关键词 级联传感器网络 GPS时钟同步 混合时钟同步方案 同步帧
下载PDF
Power-efficient dual-edge implicit pulse-triggered flip-flop with an embedded clock-gating scheme
6
作者 Liang GENG Ji-zhong SHEN Cong-yuan XU 《Frontiers of Information Technology & Electronic Engineering》 SCIE EI CSCD 2016年第9期962-972,共11页
A novel dual-edge implicit pulse-triggered flip-flop with an embedded clock-gating scheme(DIFF-CGS) is proposed, which employs a transmission-gate-logic(TGL) based clock-gating scheme in the pulse generation stage. Th... A novel dual-edge implicit pulse-triggered flip-flop with an embedded clock-gating scheme(DIFF-CGS) is proposed, which employs a transmission-gate-logic(TGL) based clock-gating scheme in the pulse generation stage. This scheme conditionally disables the inverter chain when the input data are kept unchanged, so redundant transitions of delayed clock signals and internal nodes of the latch are all eliminated, leading to low power efficiency. Based on SMIC 65 nm technology, extensive post-layout simulation results show that the proposed DIFF-CGS gains an improvement of 41.39% to 56.21% in terms of power consumption, compared with its counterparts at 10% data-switching activity. Also, full-swing operations in both implicit pulse generation and the static latch improve the robustness of the design. Thus, DIFF-CGS is suitable for low-power applications in very-large-scale integration(VLSI) designs with low data-switching activities. 展开更多
关键词 Low power FLIP-FLOP IMPLICIT clock-gating scheme Dual-edge
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部