期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
1种1.2V供电电压14位的2步增量放大型ADC 被引量:2
1
作者 徐江涛 王鹏 +1 位作者 尹昭杨 姚素英 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2016年第1期42-48,53,共8页
为了降低传统增量型Σ-ΔADC在同精度情况下的量化时钟周期数,提高转换速率,提出了1种采用粗细量化的2步式增量放大型ADC.该ADC采用SAR ADC先进行6位粗量化,再采用增量型Σ-ΔADC进行8位高精度位的细量化,通过数字码拼接完成最终量化结... 为了降低传统增量型Σ-ΔADC在同精度情况下的量化时钟周期数,提高转换速率,提出了1种采用粗细量化的2步式增量放大型ADC.该ADC采用SAR ADC先进行6位粗量化,再采用增量型Σ-ΔADC进行8位高精度位的细量化,通过数字码拼接完成最终量化结果.同时引入了1种增益自举C类反相器技术,有效地降低了供电电压和整体功耗.该ADC使用0.18μm标准CMOS工艺进行了电路实现,在1.2 V供电电压,1 MHz采样频率、10 k S/s的转换速率的情况下,达到了81.26 d B的信噪失真比(SNDR)和13.21位的有效位数(ENOB),最大积分非线性为0.8 LSB.并且该ADC的整体功耗为197μW,可用于低电压低功耗的仪器测量和传感器等领域. 展开更多
关键词 2步式ADc 增量型Σ-Δ调制器 c类反相器 增量放大
原文传递
一种多信号可配置的低功耗AFE电路设计 被引量:1
2
作者 涂家华 殷树娟 《微电子学与计算机》 2021年第3期46-50,共5页
为提高可穿戴式医疗芯片的集成度、降低芯片整体功耗和工艺成本,提出了一种多信号可配置的低功耗模拟前端电路.该电路其主要采用了C类反相器和全互补耗尽区MOS电容技术,设计了集成了带有可配置高通滤波功能的仪表放大器、低功耗可配置... 为提高可穿戴式医疗芯片的集成度、降低芯片整体功耗和工艺成本,提出了一种多信号可配置的低功耗模拟前端电路.该电路其主要采用了C类反相器和全互补耗尽区MOS电容技术,设计了集成了带有可配置高通滤波功能的仪表放大器、低功耗可配置增益放大器和带宽可配置的低功耗低通滤波器等模块.该模拟前端电路采用SMIC 0.18μm CMOS工艺设计,仿真结果表明:功耗为52.8μW,CMRR为76.1 dB,输入参考噪声功率谱密度为3.45μV/sqrt(Hz). 展开更多
关键词 可穿戴式医疗芯片 模拟前端 标准数字工艺 c类反相器
下载PDF
一种低功耗的增益自举型C类反相器及其应用 被引量:1
3
作者 曹天霖 罗豪 +1 位作者 梁国 韩雁 《固体电子学研究与进展》 CAS CSCD 北大核心 2012年第4期392-397,共6页
提出了一种创新的增益自举型C类反相器。这种C类反相器的两输入管大部分时间工作在亚阈值区,使其能够代替传统的运算放大器来实现低功耗。采用增益自举技术显著提高了C类反相器的直流增益,采用片上体偏置技术减小了制造工艺和电源电压对... 提出了一种创新的增益自举型C类反相器。这种C类反相器的两输入管大部分时间工作在亚阈值区,使其能够代替传统的运算放大器来实现低功耗。采用增益自举技术显著提高了C类反相器的直流增益,采用片上体偏置技术减小了制造工艺和电源电压对C类反相器的不利影响。同时在SMIC0.13μm CMOS工艺下实现了基于这种C类反相器的开关电容积分器和音频ΣΔ调制器芯片。 展开更多
关键词 c类反相器 增益自举 片上体偏置 积分器 ΣΔ调制器
下载PDF
一种基于反相器设计的低功耗音频ΣΔ模数转换器
4
作者 罗豪 韩雁 +2 位作者 韩晓霞 刘晓鹏 曹天霖 《新型工业化》 2013年第1期29-37,共9页
本文设计了一种基于创新型增益自举C类反相器的低功耗、高分辨率音频ΣΔ模数转换器(ADC)。这种增益自举型C类反相器用作放大器,因为工作于亚阈值区,所以可以实现极低的功耗。该ADC采用中芯国际65纳米CMOS工艺制造,核心面积为0.63平方... 本文设计了一种基于创新型增益自举C类反相器的低功耗、高分辨率音频ΣΔ模数转换器(ADC)。这种增益自举型C类反相器用作放大器,因为工作于亚阈值区,所以可以实现极低的功耗。该ADC采用中芯国际65纳米CMOS工艺制造,核心面积为0.63平方毫米。经测试,工作电压为1.2V时本ADC芯片在22 KHz音频带宽内,信噪失真比(SNDR)可达92d B,动态范围(DR)97d B,芯片功耗为1.13毫瓦。以上测试结果表明该款ADC非常适合应用于便携式电子设备。 展开更多
关键词 ΣΔ模数转换器 c类反相器 低功耗 高分辨率 增益自举
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部