期刊文献+
共找到44篇文章
< 1 2 3 >
每页显示 20 50 100
半导体集成电路知识产权的法律保护 被引量:20
1
作者 郭禾 《中国人民大学学报》 CSSCI 北大核心 2004年第1期102-110,共9页
 集成电路作为一种工业产品应当受到相关知识产权法的保护。但是,传统的知识产权法律,如专利法、著作权法、商标法等均难以给予其适当的保护。于是有国家提出了特别法保护的模式。本文具体论述了专利法、著作权法、商标法、外观设计法...  集成电路作为一种工业产品应当受到相关知识产权法的保护。但是,传统的知识产权法律,如专利法、著作权法、商标法等均难以给予其适当的保护。于是有国家提出了特别法保护的模式。本文具体论述了专利法、著作权法、商标法、外观设计法等可能给集成电路提供的保护及这些保护方式存在的问题。在此基础上对特别法保护模式和集成电路布图设计权的属性进行了具体分析,进而推定布图设计权在知识产权体系中的地位。布图设计权作为一种独立的知识产权,其专有效力居于专利权与著作权之间。 展开更多
关键词 半导体集成电路 知识产权 法律保护 布图设计权 专利权 著作权
原文传递
基于神经网络的布图设计产业化前景评估 被引量:12
2
作者 冯霞 徐晋 《系统工程与电子技术》 EI CSCD 北大核心 2006年第7期1020-1023,共4页
给出了集成电路布图设计产业化前景的评价指标体系,并通过构建前馈神经网络专家系统,对集成电路布图设计的产业化前景进行综合分析。该指标体系和专家系统较好地解决了对集成电路布图设计的产业化前景进行综合分析的问题。选择17个集成... 给出了集成电路布图设计产业化前景的评价指标体系,并通过构建前馈神经网络专家系统,对集成电路布图设计的产业化前景进行综合分析。该指标体系和专家系统较好地解决了对集成电路布图设计的产业化前景进行综合分析的问题。选择17个集成电路布图进行了实例分析,对比分析的结果表明该系统具有强大的计算与学习能力,能迅速快捷地判断布图设计的产业前景。 展开更多
关键词 集成电路 布图设计 神经网络
下载PDF
论集成电路及其布图设计的法律保护 被引量:5
3
作者 盛大铨 《南京邮电学院学报(社会科学版)》 2002年第4期27-31,35,共6页
探讨了集成电路及其布图设计法律保护的重要性,比较研究了当代世界各国及国际集成电路布图设计的法律保护制度,分析了我国集成电路布图设计的专门立法,指出我国应在进一步强化和完善集成电路的立法基础上,明确集成电路布图设计的法律保... 探讨了集成电路及其布图设计法律保护的重要性,比较研究了当代世界各国及国际集成电路布图设计的法律保护制度,分析了我国集成电路布图设计的专门立法,指出我国应在进一步强化和完善集成电路的立法基础上,明确集成电路布图设计的法律保护体系。 展开更多
关键词 集成电路 布图设计 版权 专利权 商标权 法律保护
下载PDF
GaAs PHEMT开关模型的研究 被引量:1
4
作者 谢媛媛 高学邦 +2 位作者 魏洪涛 王绍东 刘志军 《半导体技术》 CAS CSCD 北大核心 2006年第3期183-185,共3页
论述了GaAs PHEMT开关器件的建模,介绍了利用微波电路设计软件ADS建立GaAs PHEMT 开关模型的方法,给出了模型模拟与器件测量的曲线和模型参数。提取开关模型是研制控制电路的关键, 特别是对于MMIC电路。一种0.5 μm GaAs PHEMT开关器... 论述了GaAs PHEMT开关器件的建模,介绍了利用微波电路设计软件ADS建立GaAs PHEMT 开关模型的方法,给出了模型模拟与器件测量的曲线和模型参数。提取开关模型是研制控制电路的关键, 特别是对于MMIC电路。一种0.5 μm GaAs PHEMT开关器件模型已丌发成功,并集成在ADS环境中, 可为各类开关、衰减器和移相器等微波控制电路提供可靠的器件模型,提高电路设计精度。 展开更多
关键词 GAAS PHEMT开关 等效电路模型 布局设计 建模
下载PDF
中外集成电路知识产权制度比较研究 被引量:5
5
作者 马骏 《科技与法律》 2017年第5期58-66,共9页
集成电路知识产权是伴随着信息时代的来临和集成电路产业的兴起而产生的一种新型、独立的知识产权。由于各国在经济发展水平、制度理念上的差异,决定了保护实践上的差异。西方发达国家崇尚权利的无限保护思想,坚决抵制或严格限制对集成... 集成电路知识产权是伴随着信息时代的来临和集成电路产业的兴起而产生的一种新型、独立的知识产权。由于各国在经济发展水平、制度理念上的差异,决定了保护实践上的差异。西方发达国家崇尚权利的无限保护思想,坚决抵制或严格限制对集成电路知识产权权利范围的种种限制;发展中国家则强调对集成电路知识产权的有限保护,允许为了公共利益而对集成电路知识产权的保护有所限制。作为发展中国家的我国,应立足于当前的时代背景和本国的实际情况,做出理性的选择。 展开更多
关键词 集成电路 布图设计 知识产权 研究
下载PDF
高压大容量柔性直流电网换流站阀厅空气净距计算及紧凑化布局设计 被引量:4
6
作者 傅守强 张立斌 +3 位作者 李红建 陈翔宇 高杨 陈蕾 《中国电力》 CSCD 北大核心 2021年第1期10-18,共9页
高压大容量柔性直流电网工程因设有直流断路器,导致其阀厅空气间隙与空间布局和以往柔性直流工程有显著不同。针对高压大容量柔性直流电网特点,对阀厅空气净距计算及紧凑化布局设计开展研究。采用g参数法对非标准气象条件下空气间隙的... 高压大容量柔性直流电网工程因设有直流断路器,导致其阀厅空气间隙与空间布局和以往柔性直流工程有显著不同。针对高压大容量柔性直流电网特点,对阀厅空气净距计算及紧凑化布局设计开展研究。采用g参数法对非标准气象条件下空气间隙的放电特性进行修正,提出了求取最大空气净距时的阀厅温、湿度取值方法,提出了含直流断路器的高压大容量阀厅紧凑化布局设计方法。以张北±500 kV柔性直流电网试验示范工程张北换流站为例,修正了柔性直流工程阀厅空气净距计算的温、湿度取值条件,求得空气净距值。阀厅布局方案对比分析表明,在满足空气净距和检修空间的要求下,该紧凑化设计显著压缩了阀厅尺寸。 展开更多
关键词 柔性直流电网 换流站阀厅 空气净距 g参数法 换流阀 直流断路器 紧凑化布局
下载PDF
集成电路反向工程知识产权问题探析 被引量:2
7
作者 于鹏 杜娇 +1 位作者 游涛 谢学军 《中国集成电路》 2010年第11期87-91,共5页
集成电路反向工程的行为一直存在知识产权争议。本文通过逐一分析集成电路反向工程所涉及的商业秘密、集成电路布图设计专有权、著作权、专利权等知识产权问题,探讨了反向工程的限制条件,以及如何利用知识产权手段制约他人对自己设计的... 集成电路反向工程的行为一直存在知识产权争议。本文通过逐一分析集成电路反向工程所涉及的商业秘密、集成电路布图设计专有权、著作权、专利权等知识产权问题,探讨了反向工程的限制条件,以及如何利用知识产权手段制约他人对自己设计的模仿。 展开更多
关键词 集成电路 反向工程 知识产权 布图设计
下载PDF
CMOS电路结构中的闩锁效应及其防止措施研究 被引量:3
8
作者 龙恩 陈祝 《电子与封装》 2008年第11期20-23,共4页
CMOS Scaling理论下器件特征尺寸越来越小,这使得CMOS电路结构中的闩锁效应日益突出。闩锁是CMOS电路结构所固有的寄生效应,这种寄生的双极晶体管一旦被外界条件触发,会在电源与地之间形成大电流通路,导致器件失效。文章首先分析了CMOS... CMOS Scaling理论下器件特征尺寸越来越小,这使得CMOS电路结构中的闩锁效应日益突出。闩锁是CMOS电路结构所固有的寄生效应,这种寄生的双极晶体管一旦被外界条件触发,会在电源与地之间形成大电流通路,导致器件失效。文章首先分析了CMOS电路结构中效应的产生机理及其触发方式,得到了避免闩锁效应的条件。然后通过对这些条件进行分析,从版图设计和工艺等方面考虑如何抑制闩锁效应。最后介绍了几种抑制闩锁效应的关键技术方案。 展开更多
关键词 闩锁效应 CMOS电路 版图设计
下载PDF
高速缓冲存储器的设计与实现 被引量:3
9
作者 魏素英 彭洪 林正浩 《现代电子技术》 2005年第18期86-88,共3页
随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高。本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高... 随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高。本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高性能、低功耗嵌入式微处理器中高速缓存的实现方法,从RTL设计到版图设计的各个部分进行了论述,并介绍了该模块全定制部分电路和版图的实现。 展开更多
关键词 32位嵌入式CPU 高速缓存 基本结构 全定制 电路和版图设计
下载PDF
CMOS集成电路ESD保护技术研究 被引量:3
10
作者 董培培 张海涛 《微处理机》 2016年第5期9-12,共4页
介绍了ESD保护原理、测试方法及典型的ESD保护电路,针对2000V的HBM模型ESD保护指标要求,采用CSMC 0.5μm 25V(VGS)/25V(VDS)DPTM工艺模型和GGMOS器件进行了全芯片的ESD保护电路设计,并对ESD保护管的输出驱动级做了探索,在保证输出级ESD... 介绍了ESD保护原理、测试方法及典型的ESD保护电路,针对2000V的HBM模型ESD保护指标要求,采用CSMC 0.5μm 25V(VGS)/25V(VDS)DPTM工艺模型和GGMOS器件进行了全芯片的ESD保护电路设计,并对ESD保护管的输出驱动级做了探索,在保证输出级ESD保护能力的同时,提高了输出端口的带负载能力。鉴于ESD保护结构工艺移植性较差,保护性能与工艺密切相关的特点,结合具体版图设计实践,总结了ESD保护结构版图设计的通用原则。这些原则旨在提高ESD保护结构的抗静电能力或提高ESD保护器件的工作可靠性,与具体的实现工艺无关。流片后的ESD实验表明,设计的ESD保护结构可以承受2000V HBM ESD攻击。 展开更多
关键词 ESD保护 GGMOS器件 电路设计 版图设计 通用原则 工作可靠性
下载PDF
基于实物期权的布图设计价值评估 被引量:1
11
作者 徐晋 张祥建 《系统工程理论与实践》 EI CSCD 北大核心 2004年第9期47-50,共4页
 针对布图设计产业化过程中的不确定性、风险差异性和投资决策的动态序列性,提出了基于实物期权的布图设计价值评估模型,并通过算例分析证明了实物期权方法的客观性和有效性.
关键词 集成电路 布图设计 实物期权 价值评估
原文传递
一种基于厚膜工艺的电路版图设计 被引量:1
12
作者 蒲亚芳 《现代电子技术》 2014年第4期118-120,共3页
在电子线路版图设计中,通常采用印刷线路板技术。如果结合厚膜工艺技术,可以实现元器件数目繁多,电路连接复杂,且安装空间狭小的电路版图设计。通过对3种不同电路版图设计方案的理论分析,确定了惟一能满足要求的设计方案。基于外形尺寸... 在电子线路版图设计中,通常采用印刷线路板技术。如果结合厚膜工艺技术,可以实现元器件数目繁多,电路连接复杂,且安装空间狭小的电路版图设计。通过对3种不同电路版图设计方案的理论分析,确定了惟一能满足要求的设计方案。基于外形尺寸的要求,综合考虑电路的性能和元件的封装形式,通过合理的电路分割和布局设计,验证了设计方案的合理性和可实现性。体现了厚膜工艺技术在电路版图设计中强大的优越性,使一个按常规的方法无法实现的电路版图设计问题迎刃而解。 展开更多
关键词 电路版图设计 电路分割设计 厚膜混合集成电路 厚膜工艺
下载PDF
基于CMOS多功能数字芯片的ESD保护电路设计 被引量:2
13
作者 周子昂 姚遥 +1 位作者 徐坤 张利红 《电子科技》 2012年第4期57-59,共3页
基于CSMC 2P2M 0.6μm CMOS工艺设计了一种ESD保护电路。整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×... 基于CSMC 2P2M 0.6μm CMOS工艺设计了一种ESD保护电路。整体电路采用Hspice和CSMC 2P2M的0.6μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,参与MPW(多项目晶圆)计划流片,流片测试结果表明,芯片满足设计目标。 展开更多
关键词 CMOS工艺 ESD保护电路 版图设计
下载PDF
CMOS模拟集成电路版图设计 被引量:1
14
作者 解放 罗闯 《微处理机》 2012年第3期4-6,共3页
由于模拟集成电路的性能与版图设计密切相关,着重介绍了CMOS模拟电路版图设计的一般思路,优化器件结构和平面布局使寄生效应对电路性能的影响降至最低。
关键词 模拟电路 版图设计 寄生电容
下载PDF
论《集成电路布图设计保护条例》第二十条第三十三条的完善 被引量:2
15
作者 李铁喜 杨云君 《长春大学学报》 2021年第7期90-94,共5页
集成电路布图设计作为集成电路的一个重要组成部分,随着集成电路产业作为国家高端制造战略性产业受到重视而日益受到重视。我国《集成电路布图设计保护条例》第二十条、第三十三条规定均存在制度适用设定错位以及与知识产权法基本原则... 集成电路布图设计作为集成电路的一个重要组成部分,随着集成电路产业作为国家高端制造战略性产业受到重视而日益受到重视。我国《集成电路布图设计保护条例》第二十条、第三十三条规定均存在制度适用设定错位以及与知识产权法基本原则——利益平衡原则相违背等瑕疵。可以参照《专利法》和《商标法》有关规定,构建我国集成电路布图设计专有权无效宣告制度以及善意不赔偿制度对该两条款进行完善。 展开更多
关键词 集成电路 布图设计 无效宣告 善意不赔偿
下载PDF
基于Cadence平台的集成电路专业教学方法研究 被引量:2
16
作者 郑丽霞 吴金 +1 位作者 赵霞 殷缨 《中国现代教育装备》 2017年第19期71-72,共2页
介绍了基于Cadence平台的集成电路专业课程教学体系,并重点对集成电路设计和版图设计与验证两部分重点教学内容进行详细介绍。通过工业级的Cadence软件平台实现集成电路的专业课教学可以让学生获得更加直观的理解,深化学习效果,同时使... 介绍了基于Cadence平台的集成电路专业课程教学体系,并重点对集成电路设计和版图设计与验证两部分重点教学内容进行详细介绍。通过工业级的Cadence软件平台实现集成电路的专业课教学可以让学生获得更加直观的理解,深化学习效果,同时使学生在毕业后能更好地适应企业需求。 展开更多
关键词 CADENCE 集成电路 版图设计
下载PDF
集成电路设计方向“四个一”教学架构设计 被引量:2
17
作者 张德学 郭华 张小军 《教育教学论坛》 2019年第35期167-168,共2页
针对高校集成电路设计方向课程之间联系不够紧密的问题,提出“四个一”教学架构,即一个CPU、一个SoC系统、一个操作系统(移植)和一个集成电路版图,并对它们的具体含义及实践进行详细阐述。
关键词 教学架构 集成电路设计 版图设计
下载PDF
多种保护电路的低压差线性稳压器设计及仿真 被引量:2
18
作者 王凤歌 李宗贤 +2 位作者 曹志容 黄克 马明迪 《西安工业大学学报》 CAS 2014年第8期614-618,共5页
针对电路系统中对低压差线性稳压器高稳定性要求,以及在使用过程中过热及输出电流过大而使电路遭到破坏.提出了一款具有过温保护、短路及限流保护功能的LDO,采用电压与温度成正比的器件感知电路中的温度,将正温度系数电压与恒定电压相... 针对电路系统中对低压差线性稳压器高稳定性要求,以及在使用过程中过热及输出电流过大而使电路遭到破坏.提出了一款具有过温保护、短路及限流保护功能的LDO,采用电压与温度成正比的器件感知电路中的温度,将正温度系数电压与恒定电压相比较作为控制信号,利用将输出电流镜像到某个电阻上,其电压与一个恒定电压相比较,调节流过功率管的电流,以达到限流保护.结果表明:过温保护电路的迟滞温度为30℃;过流保护电路在负载电流达到812mA时开启保护;短路保护电路当输出电压小于0.7V时开启保护.在0.1μF电容负载上进行了仿真验证. 展开更多
关键词 限流保护 过温保护 短路保护 低压差线性稳压器 版图设计
下载PDF
基于CSMC 0.5微米混合信号工艺的ESD保护电路实现
19
作者 李湘君 《微处理机》 2017年第5期8-11,共4页
ESD保护电路已经成为CMOS集成电路不可或缺的组成部分,MOS器件的栅氧化层面积小、厚度薄,因此在测试、封装和应用过程中,来自人体或设备的静电电荷可产生的高达几千伏以上的电压,足以使栅氧化层击穿,造成器件失效。根据选用的CSMC 0.5μ... ESD保护电路已经成为CMOS集成电路不可或缺的组成部分,MOS器件的栅氧化层面积小、厚度薄,因此在测试、封装和应用过程中,来自人体或设备的静电电荷可产生的高达几千伏以上的电压,足以使栅氧化层击穿,造成器件失效。根据选用的CSMC 0.5μm FEOL 0.35μm BEOL_Mixed_Signal工艺推荐的ESD保护结构,完成输入级、输出级及电源地的ESD电路设计,同时根据版图设计规则,完成了芯片端口ESD设计。 展开更多
关键词 ESD保护电路 输入级电路设计 输出级电路设计 电源地电路设计 版图设计 混合信号工艺
下载PDF
埋入式集成无源元件优化设计研究
20
作者 刘勇 邱宇 《现代电子技术》 2023年第2期9-12,共4页
在微波电路集成中,为了满足电路小型化的需求,通常使用埋入式电感等集成无源元件。但电感模型比较复杂,寄生参数较多,在版图设计当中难以一次性建立精准的模型。针对此问题,文中以埋入式集总参数功分器为例,基于ADS仿真软件,在添加可调... 在微波电路集成中,为了满足电路小型化的需求,通常使用埋入式电感等集成无源元件。但电感模型比较复杂,寄生参数较多,在版图设计当中难以一次性建立精准的模型。针对此问题,文中以埋入式集总参数功分器为例,基于ADS仿真软件,在添加可调的理想电感、电容后对功分器进行场路联合优化设计仿真。以功分器设计指标作为优化目标进行优化计算,得出可调的理想电感、电容值,再不断修改版图并循环优化。结果表明,可调的理想电感、电容数值逼近0,3次优化后工作频段9.5~9.9 GHz内的回波损耗S11低于-22 dB,满足-20 dB以下的性能指标,说明功分器的版图符合设计要求。 展开更多
关键词 集成无源元件 电路小型化 版图设计 功分器 场路联合优化 电磁仿真 优化设计
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部