-
题名基于LBlock算法的密码SoC安全存储总线设计
被引量:2
- 1
-
-
作者
张翌维
林霖
赵建
李发君
梁立新
-
机构
深圳技术大学大数据与互联网学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2019年第10期130-133,共4页
-
基金
深圳技术大学新引进高端人才财政补助科研启动项目(2018010801008)
深圳技术大学校企产学研合作项目(2019106401005,2019106401006)
深圳技术大学教学改革研究项目(校教改2018)
-
文摘
密码片上系统(SoC)的数据访存通路是侵入式探针分析的重要目标,为抵御侵入式分析,利用LBlock算法设计一种SoC存储加密总线。将LBlock算法硬件结构每4轮展开为1个时钟周期,使32轮加解密时序压缩到8个时钟周期,同时将数据存储器一般采用的32位总线缓冲至64位,以配合LBlock算法的分组操作。FPGA验证结果表明,该设计方案使得芯片内嵌数据存储器(如RAM、Flash等)的总线即使被探针攻击获取也无法解读,应用64位数据块进行8个时钟周期加密的访存吞吐率达到533 kb/s,且避免了32位分组加密穷举攻击,实现代价低。
-
关键词
密码片上系统
存储总线
总线加密
LBlock算法
侵入式分析
-
Keywords
crypto System on Chip(SoC)
memory bus
bus encryption
LBlock algorithm
invasive analysis
-
分类号
TP336
[自动化与计算机技术—计算机系统结构]
-
-
题名一种适用于DSP的安全模块的设计
被引量:2
- 2
-
-
作者
余国义
李皓
刘国希
邹雪城
付秋
-
机构
华中科技大学电子科学与技术系
-
出处
《微电子学与计算机》
CSCD
北大核心
2009年第7期1-4,共4页
-
基金
国家自然科学基金项目(60776027)
-
文摘
为了提高DSP系统的安全性能,结合AES总线加密和数据完整性检测两种安全方式,设计了一种新的安全机制.然后采用流水线技术对这种安全机制进行了硬件实现.利用Xilinx公司Virtex5系列的xc5vlx30-3ff324FPGA硬件实现结果表明,安全模块的最高频率达到230.265MHz,数据吞吐量可达7.19Gb/s,满足DSP高实时性和大数据吞吐量的应用要求.
-
关键词
DSP
FPGA
AES
总线加密
完整性检测
流水线技术
-
Keywords
DSP
FPGA
AES
bus encryption
integrity checking
pipelining method
-
分类号
TP309
[自动化与计算机技术—计算机系统结构]
-