期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
基于异步计数器的实验探究 被引量:5
1
作者 孙红 《实验科学与技术》 2008年第6期18-21,共4页
计数器是数字系统中必不可少的组成部分,和同步计数器不同,组成异步计数器的触发器不是共用同一个时钟源,所以触发器的翻转是异步的。该文对异步计数器的逻辑功能以及异步计数器的级联扩展进行探讨,旨在使学生掌握应用异步计数器进行电... 计数器是数字系统中必不可少的组成部分,和同步计数器不同,组成异步计数器的触发器不是共用同一个时钟源,所以触发器的翻转是异步的。该文对异步计数器的逻辑功能以及异步计数器的级联扩展进行探讨,旨在使学生掌握应用异步计数器进行电路设计。 展开更多
关键词 计数器 异步计数器 触发器 级联
下载PDF
计数器设计及应用 被引量:4
2
作者 栾云才 《泰山学院学报》 2010年第6期44-48,共5页
本文介绍了由触发器设计异步二进制计数器的工作原理,并探讨利用中规模集成计数器构成任意进制计数器的方法.
关键词 触发器 异步 计数器
下载PDF
两种数字钟电路设计比较 被引量:3
3
作者 刘飞 戴华 《湖北师范学院学报(自然科学版)》 2003年第2期40-43,共4页
数字钟是以不同形式的计数器为基本单元构成的 ,它的用途十分的广泛 ,只要有计时、计数的存在 ,便要用到数字钟的原理及结构 ;同时 ,在日常中 ,它以其小巧 ,价格低廉 ,走时精度高 ,使用方便 ,功能多 ,便于集成化 ,而受到广大消费者的喜爱。
关键词 数字钟 电路设计 异步计数器 集成电路 单片机 振荡器 分秒时计数器 程序设计
下载PDF
基于低功耗双边沿D触发器的任意进制异步计数器设计 被引量:3
4
作者 赵敏笑 苏红富 陈偕雄 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2007年第5期524-528,共5页
从D触发器激励表入手,分别给出了采用单边沿D触发器和双边沿D触发器的2n进制异步加法计数器、减法计数器的设计方法.在此基础上,采用逻辑函数修改技术,通过实例讨论了基于单边沿D触发器和双边沿D触发器的异步任意进制计数器的设计.该设... 从D触发器激励表入手,分别给出了采用单边沿D触发器和双边沿D触发器的2n进制异步加法计数器、减法计数器的设计方法.在此基础上,采用逻辑函数修改技术,通过实例讨论了基于单边沿D触发器和双边沿D触发器的异步任意进制计数器的设计.该设计方法方便,快速,具有一定的实用意义. 展开更多
关键词 低功耗 双边沿触发器 异步计数器 逻辑函数修改技术
下载PDF
基于计数器级联构成大容量计数器研究与实践 被引量:1
5
作者 胡桃生 《现代电子技术》 2013年第18期131-133,共3页
在数字系统中,使用得最多的时序电路是计数器。计数器不仅能用于对时序脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。实际应用时如需大容量计数器,可通过级联的方式进行扩大。对MSI中规模计数器芯片扩大... 在数字系统中,使用得最多的时序电路是计数器。计数器不仅能用于对时序脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。实际应用时如需大容量计数器,可通过级联的方式进行扩大。对MSI中规模计数器芯片扩大的方法主要有两种,一是复位法,二是置位法。无论何种方法,设计的核心是如何写出反馈函数,反馈函数决定着电路的联接。不同的进制,二进制代码反馈函数不同;同步计数器与异步计数器二进制代码反馈函数也不同,因此研究它们的反馈函数对构成大容量计数器是十分重要的。 展开更多
关键词 同步计数器 异步计数器 级联 大容量计数器
下载PDF
抗异步攻击的RFID认证协议 被引量:2
6
作者 王沅 龙桂铃 《计算机应用与软件》 北大核心 2021年第6期318-323,共6页
针对文献[13]提出的RFID认证协议存在无法抗异步攻击的缺陷,在此协议基础上,设计一种能抵抗异步攻击的认证协议。该协议摒弃原协议采用的哈希函数加密策略,选择超轻量级的字合成运算对传送消息进行加密;设计协议为能够抵抗异步攻击,前... 针对文献[13]提出的RFID认证协议存在无法抗异步攻击的缺陷,在此协议基础上,设计一种能抵抗异步攻击的认证协议。该协议摒弃原协议采用的哈希函数加密策略,选择超轻量级的字合成运算对传送消息进行加密;设计协议为能够抵抗异步攻击,前后两次通信认证用到的共享密钥均存放于读写器中,标签一端引入计数器Q对最后一轮读写器发送给标签的消息进行计数。基于逻辑BAN形式化分析协议,给出严谨的推理过程;基于安全性分析,表明该协议具备一定的安全性;基于性能对比,说明其能够适用于当前低成本的系统中。 展开更多
关键词 物联网 射频识别系统 异步攻击 认证协议 计数器 BAN逻辑
下载PDF
异步计数器的设计难点浅析 被引量:1
7
作者 周教生 雷桂林 《甘肃科学学报》 2006年第2期70-72,共3页
和同步计数器相比,异步计数器的设计面临2个突出的难点:一个是各触发器时钟信号的选取,一个是从状态转换图化简整理各触发器的状态方程时卡诺图的正确获取.对此进行了分析并提出了具体的解决方法.
关键词 异步计数器 时钟信号 状态方程 驱动方程
下载PDF
PIC16F87X单片机异步计数器的应用
8
作者 廖晓东 《福建师范大学学报(自然科学版)》 CAS CSCD 2004年第2期45-48,共4页
分析PIC16F87X单片机的异步计数器的硬件工作原理及其优点,从硬件和软件角度讨论其应用及应注意的问题.
关键词 单片机 定时器 计数器 异步计数器
下载PDF
一种基于延时优化的异步计数器设计
9
作者 王江舟 《电脑知识与技术(过刊)》 2010年第9X期7398-7399,共2页
在数字电路设计中异步计数器常常会遇到延时的困扰;介绍了一种异步计数器的设计方法,可以减少延时,使异步计数器能在高频电路中工作。
关键词 异步计数器 时钟延时 低功耗 卡诺图 触发器
下载PDF
数字指示式调速搅拌仪的研制
10
作者 房毅卓 白延峰 夏树屏 《盐湖研究》 CSCD 1997年第1期55-58,共4页
采用调速稳速集成电路通过电位调节买现自反馈电子稳速,克服了实验过程中溶液阻尼变化对电机转速的影响,并利用高精度时钟信号与十进制记数器完成光电测速过程。
关键词 调速搅拌仪 光电藕 传感器 搅拌仪 制盐工业
下载PDF
数字钟——数字系统的一个逻辑设计
11
作者 凌树涛 《杭州师范学院学报》 1991年第6期31-34,共4页
本文介绍了数字电路系统的逻辑设计过程,并且着重阐明异步计数器和译码器的功能,数字钟是这方面应用的一个实例。本文对大规模集成电路的设计也有一定参考价值。
关键词 数字钟 异步计数器 译码器
下载PDF
对异步计数器电路设计的讨论
12
作者 李正发 《湖北教育学院学报》 2007年第2期26-27,31,共3页
本文讨论了在异步计数器的电路设计过程中,当某级电路的时钟CP不满足,求该级电路状态方程时,将此时刻的状态作为任意项处理,从而使设计出的电路达到更简。并以设计8421BCD码十进制计数器为例,说明了设计方法和步骤。
关键词 逻辑电路 异步计数器 触发器 自启动
下载PDF
异步N进制计数器的简便设计方法
13
作者 刘景琳 《广东职业技术师范学院学报》 2001年第4期59-62,共4页
本文介绍的异步N进制计数器简便设计方法的原理及其推论,并给出了两个应用实例。
关键词 异步N进制 计数器 设计方法 设计原理 触发器 控制逻辑表达式
下载PDF
异步六十进制计数器的设计与实现
14
作者 史占花 《河南科技》 2024年第9期5-8,共4页
【目的】在数字电子技术的教学中,集成计数器的设计是教学的重点和难点。为了便于学生快速准确地完成计数器的设计,加强设计思维的训练,设计了六十进制异步级联加计数器。【方法】选用集成计数器74LS161D,采用反馈预置法和组合逻辑电路... 【目的】在数字电子技术的教学中,集成计数器的设计是教学的重点和难点。为了便于学生快速准确地完成计数器的设计,加强设计思维的训练,设计了六十进制异步级联加计数器。【方法】选用集成计数器74LS161D,采用反馈预置法和组合逻辑电路的设计方法。首先,按照时序电路设计步骤获得异步六十进制电路图;其次,利用Multisim10.0软件进行仿真,并对运行结果记录和分析;最后,在实验室的数字电子技术实验台上进行实物操作,进一步验证该设计在实践中运行的稳定性、正确性、可靠性。【结果】实验结果表明,该六十进制计数器电路符合设计要求,运行稳定可靠。【结论】通过Multisim10.0进行仿真分析并设计电路,保证了实物实验顺利进行,提高了设计效率,降低了故障发生概率,加强了学生对设计过程的理解,激发了学生对设计计数器的兴趣。 展开更多
关键词 集成计数器74LS161 设计 六十进制异步计数器 仿真 实践
下载PDF
异步二进制可逆计数器的设计 被引量:2
15
作者 刘振来 张志荣 +1 位作者 李守义 石玉军 《河西学院学报》 2003年第5期26-27,共2页
通过对异步二进制加法,减法计数器的分析,进一步设计出既能完成加法计数又能完成减法计数的逻辑电路即可逆计数器。并对它进行实验验证。
关键词 异步二进制 可逆计数器 设计 加法 减法 逻辑电路 数字电路教学
下载PDF
异步任意值计数器的设计 被引量:1
16
作者 陈书开 宋立良 王朋朋 《长沙电力学院学报(自然科学版)》 2003年第1期44-47,共4页
多值计数器是构成多值数字系统的重要功能部件.多值计数器的设计与二值计数器的设计不同,因为一般多值触发器本身并不具有多值计数功能.所以多值计数器的设计首先必须要解决如何实现一位多值计数器的计数问题;另外还要解决如何实现多位... 多值计数器是构成多值数字系统的重要功能部件.多值计数器的设计与二值计数器的设计不同,因为一般多值触发器本身并不具有多值计数功能.所以多值计数器的设计首先必须要解决如何实现一位多值计数器的计数问题;另外还要解决如何实现多位计数器的低位向高位的进位问题.除了讨论如何解决这两个问题外,还介绍了几种具有代表性的四值计数器的设计,其方法可适用于任意值计数器的设计. 展开更多
关键词 异步四值计数器 计数 进位 多值逻辑
下载PDF
采用组合时钟的异步时序电路分析和设计 被引量:1
17
作者 沈继忠 陈晓莉 《杭州大学学报(自然科学版)》 CSCD 1993年第2期174-180,共7页
本文根据电路中采用的触发器的不同敏感沿,提出采用组合时钟的异步时序电路的设计和分析方法.
关键词 异步时序电路 触发器 组合时钟
下载PDF
浅析一个实验电路的错误 被引量:1
18
作者 王接枝 《上饶师范学院学报》 2002年第6期30-32,共3页
分析了一个异步十进制加法计数器实验电路的错误 ,介绍了异步十进制加法计数器典型电路。
关键词 异步十进制加法计数器 实验电路 错误
下载PDF
基于Node.js的JavaScript并发控制流框架
19
作者 李轶 《江汉大学学报(自然科学版)》 2015年第2期170-176,共7页
Node.js因其异步I/O的特性,非常适合于服务器端的Java Script开发。然而为实现此环境下异步I/O的并发控制,开发者不得不手工编写繁琐的代码,因而给开发者造成了障碍。以并发计数器为基础,可以设计一个并发控制流框架。该框架以直观的调... Node.js因其异步I/O的特性,非常适合于服务器端的Java Script开发。然而为实现此环境下异步I/O的并发控制,开发者不得不手工编写繁琐的代码,因而给开发者造成了障碍。以并发计数器为基础,可以设计一个并发控制流框架。该框架以直观的调用形式,实现了异步I/O间的并发控制;其不仅有助于Node.js环境下的JavaScript开发,更提高了开发者的开发效率。 展开更多
关键词 异步I/O 并发 同步 并发计数器 JAVASCRIPT
下载PDF
异步FIFO控制器的设计
20
作者 邬春学 华乐 《微型机与应用》 2012年第4期23-25,共3页
异步FIFO是一种先进先出电路,可以有效解决异步时钟之间的数据传递。通过分析异步FIFO设计中的难点,以降低电路中亚稳态出现的概率为主要目的,提出了一种格雷码计数器的技术,通过仿真验证,有效地实现了异步FIFO控制器的设计。该设计将... 异步FIFO是一种先进先出电路,可以有效解决异步时钟之间的数据传递。通过分析异步FIFO设计中的难点,以降低电路中亚稳态出现的概率为主要目的,提出了一种格雷码计数器的技术,通过仿真验证,有效地实现了异步FIFO控制器的设计。该设计将大大提高工作频率和资源利用率。 展开更多
关键词 异步FIFO 亚稳态 格雷码计数器
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部