期刊文献+
共找到20篇文章
< 1 >
每页显示 20 50 100
自采样比例积分控制全数字锁相环的性能分析和实现 被引量:42
1
作者 李亚斌 彭咏龙 李和明 《中国电机工程学报》 EI CSCD 北大核心 2005年第18期64-69,共6页
提出了一种基于自采样比例积分(PI)控制的全数字锁相环(ADPLL),并对该锁相环进行了详细的理论分析和仿真验证,最后用现场可编程逻辑器件(FPGA)予以实现。由于采用了自采样比例积分控制策略,使该锁相环在不同的锁频点具有几乎相同形式的... 提出了一种基于自采样比例积分(PI)控制的全数字锁相环(ADPLL),并对该锁相环进行了详细的理论分析和仿真验证,最后用现场可编程逻辑器件(FPGA)予以实现。由于采用了自采样比例积分控制策略,使该锁相环在不同的锁频点具有几乎相同形式的传递函数,有利于理论分析和环路设计。理论分析、仿真验证和试验结果都表明该全数字锁相环具有环路参数设计简单、跟踪范围广、跟踪速度快、系统稳定性好、控制灵活等优点。该设计方案可以作为一个子系统或功能模块用来构成片上系统(SoC),用以提高控制系统的可靠性、简化系统的硬件结构。 展开更多
关键词 全数字锁相环 自采样 比例积分控制 现场可编程逻辑器件 片上系统
下载PDF
一种改进的全数字锁相环设计 被引量:20
2
作者 李肃刚 杨志家 《微计算机信息》 北大核心 2005年第09S期42-43,125,共3页
本文在介绍了经典全数字锁相环(all digital PLL,AD-PLL)的基础上,提出了具有捕获锁定未知输入信号频率功能的ADPLL,使用方便,应用广泛。本文详尽的描述了系统的工作原理和关键部件的设计,通过计算机进行了仿真验证,并在可编程逻辑器件(... 本文在介绍了经典全数字锁相环(all digital PLL,AD-PLL)的基础上,提出了具有捕获锁定未知输入信号频率功能的ADPLL,使用方便,应用广泛。本文详尽的描述了系统的工作原理和关键部件的设计,通过计算机进行了仿真验证,并在可编程逻辑器件(FPGA)中予以实现。 展开更多
关键词 全数字锁相环(adpll)鉴频器异或门鉴相器(XORPD)鉴频鉴相器(PFD)
下载PDF
应用于全数字锁相环的时间数字转换器设计 被引量:6
3
作者 张陆 张长春 +2 位作者 李卫 郭宇锋 方玉明 《南京邮电大学学报(自然科学版)》 北大核心 2014年第1期47-52,共6页
采用标准0.18μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC)。针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准... 采用标准0.18μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC)。针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准确性,扩大了测量范围。该设计完成了RTL级建模、仿真、综合及布局布线等整个流程。仿真结果表明,该TDC电路工作正常,在1.8 V电源电压下,功耗为10 mW,能达到的分辨率约为0.3 ns,版图尺寸为255μm×265μm。 展开更多
关键词 专用集成电路 全数字锁相环 时间数字转换器 相位检测
下载PDF
基于FPGA的改进型全数字锁相环的设计 被引量:6
4
作者 彭咏龙 路智斌 李亚斌 《电源技术》 CAS CSCD 北大核心 2015年第2期410-412,共3页
针对脉冲密度调制技术调节谐振逆变器输出功率时系统易失锁的问题,提出了一种改进型全数字锁相环,详细分析了这种全数字锁相环的工作原理。利用通用的现场可编程门阵列器件(FPGA)实现改进型全数字锁相环的片上系统设计。最后通过仿真... 针对脉冲密度调制技术调节谐振逆变器输出功率时系统易失锁的问题,提出了一种改进型全数字锁相环,详细分析了这种全数字锁相环的工作原理。利用通用的现场可编程门阵列器件(FPGA)实现改进型全数字锁相环的片上系统设计。最后通过仿真和实验证明,对于不同频率的跟踪信号,当起始相位误差约为最大值180°时经过10-11个输入信号周期系统就可以快速而准确的锁定。而当负载电流降至很小的值时改进锁相环的采样保持电路能够保证逆变器工作在谐振频率点附近,从而避免失锁。 展开更多
关键词 谐振逆变器 脉冲密度调制 全数字锁相环 现场可编程门阵列器件
下载PDF
基于新型全数字锁相环的SVG系统 被引量:4
5
作者 张志文 申建强 +2 位作者 曾志兵 李高龙 吴兴阳 《电气传动》 北大核心 2010年第10期36-39,共4页
新型全数字锁相环(AADPLL)技术在SVG系统中的运用,能实时跟踪电网频率的变化,对采样电压进行同步6倍频,实现6相同步触发脉冲,对采样电压进行同步240倍频,保证ad在每周期采样240个点,从而减少了采样误差和触发误差,使SVG实验运行系统的... 新型全数字锁相环(AADPLL)技术在SVG系统中的运用,能实时跟踪电网频率的变化,对采样电压进行同步6倍频,实现6相同步触发脉冲,对采样电压进行同步240倍频,保证ad在每周期采样240个点,从而减少了采样误差和触发误差,使SVG实验运行系统的功率因数比未使用这项新技术之前的SVG实验系统的功率因数提高了1.5%。从而证明其有效性。 展开更多
关键词 全数字锁相环 无功发生器 频率跟踪
下载PDF
高频感应加热全数字锁相环的分析与FPGA实现 被引量:5
6
作者 马莽原 石新春 +2 位作者 付超 王慧 孟建辉 《电气传动》 北大核心 2019年第1期39-41,52,共4页
全数字锁相环存在非线性部件,传递函数难以表达。通过Z域分析法选择合适的参数,分析了触发器型全数字锁相环的工作原理,得出Z域闭环传递函数,并以此研究了锁相环的全局稳定性和稳态误差,提出了各参数的约束条件。采用Xilinx ISim仿真与F... 全数字锁相环存在非线性部件,传递函数难以表达。通过Z域分析法选择合适的参数,分析了触发器型全数字锁相环的工作原理,得出Z域闭环传递函数,并以此研究了锁相环的全局稳定性和稳态误差,提出了各参数的约束条件。采用Xilinx ISim仿真与FPGA逻辑器件验证相结合的方法实现了一种单相全数字锁相环,并给出实验结果。结果表明,该锁相环具有锁相范围宽、动态响应快和稳态误差小的特点,具有一定的应用价值。 展开更多
关键词 高频感应加热 全数字锁相环 现场可编程门列阵逻辑器件 Z域分析
下载PDF
基于CPLD的高精度全数字锁相环 被引量:3
7
作者 熊学海 付志红 +1 位作者 李胜芳 林伟 《电子技术应用》 北大核心 2010年第12期58-61,共4页
针对由电力系统工频信号频率波动导致的不能同步采样从而影响电参量测量精度的问题,提出以74HC297为核心设计高精度的全数字锁相环(ADPLL)电路,实现精密跟踪锁定待测信号频率和相位,并在CPLD中实现。本文推导ADPLL在频率跳变时的锁定时... 针对由电力系统工频信号频率波动导致的不能同步采样从而影响电参量测量精度的问题,提出以74HC297为核心设计高精度的全数字锁相环(ADPLL)电路,实现精密跟踪锁定待测信号频率和相位,并在CPLD中实现。本文推导ADPLL在频率跳变时的锁定时间表达式,分析影响锁定速度和精度的相关因素。给出实验波形和数据,实验结果表明,该ADPLL的锁定精度至少达到0.000 2 Hz以上。 展开更多
关键词 全数字锁相环(adpll) 锁定时间 锁定精度 频率跟踪
下载PDF
新型全数字锁相环在无功补偿系统中的应用 被引量:2
8
作者 张志文 吴浩 +1 位作者 曾志兵 罗隆福 《计算机测量与控制》 CSCD 北大核心 2010年第4期920-922,926,共4页
在无功补偿控制系统中,采用了新型全数字锁相环技术,其在传统全数字锁相环的基础上加入了自适应模值控制模块;该系统在采样中采用该新技术进行倍频锁相,对采样电压设计了同步6倍频,提供6相触发脉冲,同时设计了同步128倍频,以保证ad在每... 在无功补偿控制系统中,采用了新型全数字锁相环技术,其在传统全数字锁相环的基础上加入了自适应模值控制模块;该系统在采样中采用该新技术进行倍频锁相,对采样电压设计了同步6倍频,提供6相触发脉冲,同时设计了同步128倍频,以保证ad在每周期采样128点;给出了该装置的硬件实现方法,同时给出了软件设计的程序流程;仿真与试验结果表明新型全数字锁相环技术可以大大提高锁相速度和精度,进一步提高无功补偿系统的功率因数。 展开更多
关键词 全数字锁相环 频率跟踪 倍频锁相
下载PDF
基于FPGA实现的变PI参数全数字锁相环 被引量:3
9
作者 彭咏龙 朱劲波 李亚斌 《电源技术》 CAS CSCD 北大核心 2016年第4期906-909,共4页
提出了一种变比例积分(PI)参数的全数字锁相环。与传统数字锁相环相比,该锁相环可根据相位误差的大小,自动调整PI参数,在保证系统稳定的前提下,提高了锁相的速度;同时由于环路采用比例积分控制,锁相环稳态无静差,输出抖动小。对提出的... 提出了一种变比例积分(PI)参数的全数字锁相环。与传统数字锁相环相比,该锁相环可根据相位误差的大小,自动调整PI参数,在保证系统稳定的前提下,提高了锁相的速度;同时由于环路采用比例积分控制,锁相环稳态无静差,输出抖动小。对提出的全数字锁相环进行了理论分析,并通过Quartus II软件仿真和现场可编程门阵列(FPGA)的硬件实验对该锁相环的性能进行了验证。实验表明,该数字锁相环锁相范围大、速度快、精度高,可用于有快速同步需求的场合,如新能源并网控制、脉宽调制整流器(PWM)。 展开更多
关键词 全数字锁相环 变PI参数控制 FPGA 同步信号
下载PDF
A LOW POWER TIME-TO-DIGITAL CONVERTER FOR ALL-DIGITAL PHASE-LOCKED LOOP 被引量:1
10
作者 Yu Guangming Wang Yu Yang Huazhong 《Journal of Electronics(China)》 2011年第3期402-408,共7页
Time-to-Digital Converter (TDC) is a key block used as the phase/frequency detector in an All-Digital Phase-Locked Loop (ADPLL). Usually, it occupies a large proportion of ADPLL's total power consumption up to abo... Time-to-Digital Converter (TDC) is a key block used as the phase/frequency detector in an All-Digital Phase-Locked Loop (ADPLL). Usually, it occupies a large proportion of ADPLL's total power consumption up to about 30% to 40%. In this paper, the detailed power consumption of different components in the TDC is analyzed. A Power Management Block (PMB) is presented for the TDC to reduce its power consumption. A 24-bits TDC core with the proposed PMB is implemented in HJTC 0.18 μm CMOS technology. Simulation results show that up to 84% power reduction is achieved using our proposed technique. 展开更多
关键词 Low power Power management all-digital phase-locked loop (adpll) Time-to-digital Converter (TDC)
下载PDF
一种可编程全数字锁相环的设计与实现 被引量:3
11
作者 李凤华 刘丹丹 单长虹 《计算机测量与控制》 2016年第1期243-245,248,共4页
针对传统的全数字锁相环电路参数不可调、锁相速度慢及锁相范围窄的缺点,提出了一种可编程全数字锁相环。采用电子设计自动化技术完成了该系统设计,并对所设计的电路进行了计算机仿真与分析,最后,采用FPGA予以硬件电路的实现;系统仿真... 针对传统的全数字锁相环电路参数不可调、锁相速度慢及锁相范围窄的缺点,提出了一种可编程全数字锁相环。采用电子设计自动化技术完成了该系统设计,并对所设计的电路进行了计算机仿真与分析,最后,采用FPGA予以硬件电路的实现;系统仿真与硬件实验证明,该锁相环中数字滤波器和数控振荡器的参数可以自主设定,改变数字滤波器的参数可加快锁相速度,改变数控振荡器的参数可扩大锁相范围;该锁相环具有锁相速度快、锁相范围宽、电路结构简单、参数设计灵活和易于集成等优点,可适用于许多不同用途的领域。 展开更多
关键词 全数字锁相环 电子设计自动化 计算机仿真 可编程
下载PDF
一种基于FPGA的任意锁相倍频算法 被引量:2
12
作者 孙文胜 俞辉煌 刘玮 《电讯技术》 2007年第6期148-151,共4页
提出了一种基于FPGA的任意锁相倍频算法。通过对倍频系统总体结构的分析,提出了实现该算法的原理及其具体的设计方法,同时提供了一个基于FPGA器件完成的设计实例。仿真和实测结果表明了该算法的正确性及可实现性,并在实际的项目中验证... 提出了一种基于FPGA的任意锁相倍频算法。通过对倍频系统总体结构的分析,提出了实现该算法的原理及其具体的设计方法,同时提供了一个基于FPGA器件完成的设计实例。仿真和实测结果表明了该算法的正确性及可实现性,并在实际的项目中验证了该算法的良好性能。 展开更多
关键词 全数字锁相环 FPGA 倍频 分频
下载PDF
基于全数字锁相环的步进电机控制系统 被引量:2
13
作者 肖金凤 单长虹 +1 位作者 陈忠泽 柳兰 《计算机仿真》 CSCD 北大核心 2012年第9期208-211,共4页
研究步进电机优化控制问题,步进电机控制系统存在着控制功能单一和控制精度不高的缺陷。针对上述问题,提出了一种用全数字锁相环的控制系统设计方案。锁相环能够在较大的频率范围内快速跟踪和锁定输入信号的频率和相位,应用脉冲分配控制... 研究步进电机优化控制问题,步进电机控制系统存在着控制功能单一和控制精度不高的缺陷。针对上述问题,提出了一种用全数字锁相环的控制系统设计方案。锁相环能够在较大的频率范围内快速跟踪和锁定输入信号的频率和相位,应用脉冲分配控制器,可提高整个系统的同步性能,增强步进脉冲信号频率的稳定性。采用超高速集成电路硬件描述语言(VHDL)进行电路系统设计,利用计算机仿真技术对该系统进行了仿真验证,并给出了布局布线后时序仿真的结果。仿真结果表明,该系统具有控制灵活、响应速度快、稳定性能好等特点,改进的设计方案可实现对步进电机转速、转向和定位的一体化控制,能够显著提高系统的控制精度,并可应用于其它不同工作方式的步进电机控制系统设计。 展开更多
关键词 全数字锁相环 自适应 步进电机 现场可编程逻辑门阵列 计算机仿真
下载PDF
一种电力专用SOC的低功耗小面积ADPLL设计
14
作者 陶伟 汤文凯 +2 位作者 蒋小文 张培勇 黄凯 《半导体技术》 CAS 北大核心 2021年第4期269-273,309,共6页
智能电网电弧检测片上系统(SOC)芯片需要高性能的锁相环为其提供各种频率的时钟。设计了一种面积小、功耗低、输出频率范围大且锁定精度高的全部基于数字标准单元的全数字锁相环(ADPLL)。该ADPLL基于环形结构的全新的数控振荡器(DCO)设... 智能电网电弧检测片上系统(SOC)芯片需要高性能的锁相环为其提供各种频率的时钟。设计了一种面积小、功耗低、输出频率范围大且锁定精度高的全部基于数字标准单元的全数字锁相环(ADPLL)。该ADPLL基于环形结构的全新的数控振荡器(DCO)设计,通过控制与反相器并联的三态缓冲器的导通数量控制反相器电流进行频率粗调,使DCO具有1.2~2.6 GHz的调节范围。通过控制与反相器输出端并联逻辑门的导通数量控制其负载电容进行频率细调,并通过基于夹逼原理的控制字搜索算法找到DCO的最佳控制字。仿真结果表明,ADPLL锁定后输出时钟的均方根周期抖动控制在3 ps以内,并且其在55 nm CMOS工艺下的面积仅为60μm×60μm,功耗为1 m W左右。 展开更多
关键词 全数字锁相环(adpll) 数控振荡器(DCO) 小面积 周期抖动 功耗
下载PDF
一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环
15
作者 王子轩 张聪 +4 位作者 耿鑫 丁浩 徐浩 郭宇锋 王嵘 《南京邮电大学学报(自然科学版)》 北大核心 2017年第6期44-49,共6页
提出了一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环。提出的pipeline-ΔΣ时间-数字转换器采用脉冲链结构的时间放大器实现了两级时间量化以及1.6ps的高分辨率。其中,MASH1-1-1结构的ΔΣ调制器实现了三阶噪声整形的效果。该... 提出了一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环。提出的pipeline-ΔΣ时间-数字转换器采用脉冲链结构的时间放大器实现了两级时间量化以及1.6ps的高分辨率。其中,MASH1-1-1结构的ΔΣ调制器实现了三阶噪声整形的效果。该全数字锁相环电路采用0.13μm CMOS工艺进行了流片,测试结果显示:芯片总功耗为12mW,带内和带外相位噪声分别为-91dBc/Hz@10kHz和-128dBc/Hz@1MHz,RMS抖动和峰峰抖动值分别为2.9ps和21.5ps。 展开更多
关键词 ΔΣ时间-数字转换器 流水线型时间-数字转换器 噪声整形 全数字锁相环
下载PDF
J-TEXT动态扰动场交流电源控制系统设计
16
作者 郑茂岳 饶波 +1 位作者 易斌 丁永华 《核聚变与等离子体物理》 CAS CSCD 北大核心 2014年第3期259-264,共6页
对J-TEXT动态扰动场交流电源及其控制系统进行了介绍,重点对基于FPGA全数字锁相环的逆变控制单元进行了分析、设计和优化。给出了动态扰动场交流电源及其逆变控制单元的测试和实验结果。结果表明该设计的交流电源控制系统能够满足物理... 对J-TEXT动态扰动场交流电源及其控制系统进行了介绍,重点对基于FPGA全数字锁相环的逆变控制单元进行了分析、设计和优化。给出了动态扰动场交流电源及其逆变控制单元的测试和实验结果。结果表明该设计的交流电源控制系统能够满足物理实验对电源输出电流频率、相位调节的需求,能够保证电源的可靠、稳定运行。 展开更多
关键词 扰动场 交流电源 控制系统 全数字锁相环 现场可编程逻辑器件(FPGA)
下载PDF
频率分辨率改进型数控振荡器的设计
17
作者 戴煊 金晶 +1 位作者 张微成 周健军 《上海交通大学学报》 EI CAS CSCD 北大核心 2010年第2期218-222,共5页
设计了一个应用于四频带全球移动通信系统(GSM)收发机的频率分辨率改进型数控振荡器.提出了一种新型串联开关变容管模型并进行理论分析,将其应用在振荡器的精确调谐电容阵列中,验证了其对频率分辨率增强的性能.设计采用90 nm互补金属氧... 设计了一个应用于四频带全球移动通信系统(GSM)收发机的频率分辨率改进型数控振荡器.提出了一种新型串联开关变容管模型并进行理论分析,将其应用在振荡器的精确调谐电容阵列中,验证了其对频率分辨率增强的性能.设计采用90 nm互补金属氧化物半导体工艺,当谐振在3.1 GHz时,数字加抖前的频率分辨率达到1.6 kHz,距中心频率20 MHz处的相位噪声为-152dBc/Hz,功耗8.16 mW.仿真表明,该频率分辨率改进型数控振荡器满足四频带GSM收发机的要求,适于应用在全数字锁相环中. 展开更多
关键词 数控振荡器 全数字锁相环 频率分辨率 金属氧化物半导体变容管
下载PDF
用于SVC数控系统的数字锁相环的设计与实现 被引量:4
18
作者 张志文 郭斌 +2 位作者 罗隆福 曾志兵 王伟 《电力系统及其自动化学报》 CSCD 北大核心 2011年第1期103-107,共5页
为减少在静止无功补偿(SVC)装置中晶闸管的触发误差,设计了一种基于FPGA(现场可编程门阵列)的全数字锁相环(ADPLL),并进行硬件电路测试。同时分析了全数字锁相环的各模块工作原理并进行了参数设计和电路仿真。最后在实验平台上进行了测... 为减少在静止无功补偿(SVC)装置中晶闸管的触发误差,设计了一种基于FPGA(现场可编程门阵列)的全数字锁相环(ADPLL),并进行硬件电路测试。同时分析了全数字锁相环的各模块工作原理并进行了参数设计和电路仿真。最后在实验平台上进行了测试。结果显示,该环路可稳定跟踪电网信号,可为SVC数字控制系统提供快速、稳定、高精度的同步信号。 展开更多
关键词 全数字锁相环 静止无功补偿装置 触发误差 现场可编程门阵列 同步信号
下载PDF
一种全数字锁相环的设计与应用 被引量:3
19
作者 薛建刚 唐石平 林孝康 《微计算机信息》 北大核心 2007年第05Z期181-183,共3页
介绍一种采用FPGA设计实现的ADPLL的结构及特点,并用该锁相环产生SDH设备的外同步时钟。由于该锁相环的负反馈时钟采用了初始受控分频设计、并采用了合理的环路滤波算法,该ADPLL同传统的数字锁相环(DPLL)一样,在参考源切换过程中输出时... 介绍一种采用FPGA设计实现的ADPLL的结构及特点,并用该锁相环产生SDH设备的外同步时钟。由于该锁相环的负反馈时钟采用了初始受控分频设计、并采用了合理的环路滤波算法,该ADPLL同传统的数字锁相环(DPLL)一样,在参考源切换过程中输出时钟平滑稳定;同时也和传统的模拟锁相环(APLL)一样,在锁定状态下有稳态相差。对输出时钟的测试表明,该ADPLL产生的SDH外同步输出时钟满足系统的应用要求。 展开更多
关键词 现场可编程逻辑阵列(FPGA) 全数字式锁相环(adpll) 平滑源切换 稳态相差 锁定时间
下载PDF
全数字锁相环实现的自适应低通滤波电路 被引量:2
20
作者 马胜前 杨阳 刘娟芳 《计算机工程与应用》 CSCD 2014年第3期181-184,共4页
提出了一种新的基于全数字锁相环的自适应低通滤波系统的结构和实现方法。输入信号经整形后产生方波信号,方波信号经FPGA实现的全数字锁相环锁相同步倍频后,再将同步倍频信号输入到开关电容滤波器MAX295的时钟输入端,通过该时钟信号来... 提出了一种新的基于全数字锁相环的自适应低通滤波系统的结构和实现方法。输入信号经整形后产生方波信号,方波信号经FPGA实现的全数字锁相环锁相同步倍频后,再将同步倍频信号输入到开关电容滤波器MAX295的时钟输入端,通过该时钟信号来控制滤波器的截止频率,从而实现滤波器频率的自动跟踪。介绍了系统设计原理,详细分析了FPGA实现全数字锁相环和锁相倍频的设计方法。通过实验验证了该系统的可行性和有效性,能够实现1 kHz至50 kHz的频率自跟踪倍频和滤波。 展开更多
关键词 现场可编程门阵列(FPGA) 全数字锁相环 自适应 开关电容滤波 低通滤波器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部