期刊文献+
共找到39篇文章
< 1 2 >
每页显示 20 50 100
时差法超声波流量计的几点改进 被引量:14
1
作者 刘存 黄建军 《沈阳工业大学学报》 EI CAS 2002年第2期113-115,共3页
介绍了时差法超声波流量计的测量原理和硬件构成;采用高性能的ispLSI(在系统可编程大规模芯片)代替分立器件实现了计数器功能和复杂的逻辑控制,简化了系统的设计,提高了系统的稳定性和可靠性;使用锁相环(PLL)和压控振荡器(VCO),实现了... 介绍了时差法超声波流量计的测量原理和硬件构成;采用高性能的ispLSI(在系统可编程大规模芯片)代替分立器件实现了计数器功能和复杂的逻辑控制,简化了系统的设计,提高了系统的稳定性和可靠性;使用锁相环(PLL)和压控振荡器(VCO),实现了高精度的时间测量;利用对数放大电路、延迟窗口和脉宽检测等技术,进一步提高了系统可靠性.扩大了系统的测量口经范围. 展开更多
关键词 时差法超声波流量计 锁相环 对数放大电路 测量原理 硬件构成
下载PDF
软件锁相环的设计与应用 被引量:6
2
作者 屈强 刘东华 +1 位作者 杨君 杜汪洋 《遥测遥控》 2007年第1期10-14,共5页
根据虚拟无线电技术的特点和锁相环的基本原理,提出一种适于计算机软件化实现的锁相环数学模型,分析不同参数对锁相环捕获和跟踪性能的影响,得出不同情况下参数设定的基本准则。计算机仿真结果表明,软件锁相环在加性高斯白噪声信道下具... 根据虚拟无线电技术的特点和锁相环的基本原理,提出一种适于计算机软件化实现的锁相环数学模型,分析不同参数对锁相环捕获和跟踪性能的影响,得出不同情况下参数设定的基本准则。计算机仿真结果表明,软件锁相环在加性高斯白噪声信道下具有较好的捕获与跟踪性能。最后提出软件锁相环在测控系统中实现信号实时处理的优化方法。 展开更多
关键词 虚拟无线电 软件锁相环 鉴相器 环路滤波器 压控振荡器
下载PDF
基于改进开关可调电容的宽调谐太赫兹频率源设计
3
作者 徐雷钧 芦哲涵 +1 位作者 白雪 陈建锋 《固体电子学研究与进展》 CAS 2024年第2期119-124,共6页
针对太赫兹频率源调谐范围窄的问题,基于普通PMOS可变电容设计了一种改进的开关可调电容,实现了电容变化的单调性,并基于该电容结合衬底调谐方式设计了一种宽调谐范围、高输出功率的压控振荡器(Voltage-controlled oscillator, VCO)。... 针对太赫兹频率源调谐范围窄的问题,基于普通PMOS可变电容设计了一种改进的开关可调电容,实现了电容变化的单调性,并基于该电容结合衬底调谐方式设计了一种宽调谐范围、高输出功率的压控振荡器(Voltage-controlled oscillator, VCO)。将设计的VCO结合二倍频器实现了一种工作在太赫兹频段的,具有较宽调谐范围及较高输出功率的太赫兹频率源。使用40 nm CMOS工艺设计的太赫兹频率源输出频率为146.3~168.5 GHz,调谐范围14.1%,并同时具有最高1.3 dBm的输出功率,其在10 MHz频偏处的相位噪声最优为-105.52 dBc/Hz。 展开更多
关键词 太赫兹 压控振荡器 倍频器 开关电容 衬底调谐
下载PDF
16.384MHz压控恒温晶体振荡器设计 被引量:4
4
作者 曾健平 章兢 +2 位作者 晏敏 张红南 文剑 《压电与声光》 CSCD 北大核心 2004年第4期293-295,共3页
设计了16.384MHz小型压控恒温晶体振荡器,通过修正变容二极管的非线性,改善了压控线性度,满足了用户要求。通过对恒温电路的零点漂移补偿,提高了温度稳定度,并通过对恒温槽结构的改进,提高了振荡器的温度特性和频率稳定度。
关键词 压控 恒温 振荡器
下载PDF
软件锁相环的设计与仿真 被引量:1
5
作者 高广军 梁俊明 尤永祥 《中国新通信》 2008年第19期63-66,共4页
根据软件无线电技术的特点和锁相环的基本原理,提出了一种适于计算机软件实现的锁相环数学模型,并分析了不同参数对锁相环捕获和跟踪性能的影响,得出不同情况下参数设定的基本准则。计算机仿真结果表明,软件锁相环在加性高斯白噪声信道... 根据软件无线电技术的特点和锁相环的基本原理,提出了一种适于计算机软件实现的锁相环数学模型,并分析了不同参数对锁相环捕获和跟踪性能的影响,得出不同情况下参数设定的基本准则。计算机仿真结果表明,软件锁相环在加性高斯白噪声信道下具有较好的捕获与跟踪性能。 展开更多
关键词 软件无线电 软件锁相环 鉴相器 环路滤波器 压控振荡器
下载PDF
Digitally controlled oscillator design with a variable capacitance XOR gate 被引量:2
6
作者 Manoj Kumar Sandeep K.Arya Sujata Pandey 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第10期86-92,共7页
A digitally controlled oscillator(DCO) using a three-transistor XOR gate as the variable load has been presented.A delay cell using an inverter and a three-transistor XOR gate as the variable capacitance is also pro... A digitally controlled oscillator(DCO) using a three-transistor XOR gate as the variable load has been presented.A delay cell using an inverter and a three-transistor XOR gate as the variable capacitance is also proposed. Three-,five- and seven-stage DCO circuits have been designed using the proposed delay cell.The output frequency is controlled digitally with bits applied to the delay cells.The three-bit DCO shows output frequency and power consumption variation in the range of 3.2486-4.0267 GHz and 0.6121-0.3901 mW,respectively,with a change in the control word 111-000.The five-bit DCO achieves frequency and power of 1.8553-2.3506 GHz and 1.0202-0.6501 mW,respectively,with a change in the control word 11111-00000.Moreover,the seven-bit DCO shows a frequency and power consumption variation of 1.3239-1.6817 GHz and 1.4282-0.9102 mW,respectively, with a varying control word 1111111-0000000.The power consumption and output frequency of the proposed circuits have been compared with earlier reported circuits and the present approaches show significant improvements. 展开更多
关键词 digital control oscillator delay cell power consumption variable capacitance voltage controlled oscillators XOR gate
原文传递
一种新型的用于高速串行接口电路的单片锁相环电路设计 被引量:2
7
作者 孙振国 何乐年 +1 位作者 温显光 严晓浪 《电路与系统学报》 CSCD 北大核心 2006年第2期42-45,共4页
本文提出了一种新型的适用于USB2.0高速模式480MHz时钟产生的单片锁相环(PLL)电路。该PLL电路由一个鉴频鉴相器电路、一个电荷泵、一个低通滤波器、一个压控振荡器和分频器组成。论文着重对由环型差分对组成的压控振荡器电路进行了优化... 本文提出了一种新型的适用于USB2.0高速模式480MHz时钟产生的单片锁相环(PLL)电路。该PLL电路由一个鉴频鉴相器电路、一个电荷泵、一个低通滤波器、一个压控振荡器和分频器组成。论文着重对由环型差分对组成的压控振荡器电路进行了优化。电路的设计基于TSMC的0.25μmCMOS混合信号模型,电路的前后仿真结果表明该电路不仅能产生频率为480MHz的时钟信号,并且抖动(jitter)只有2psrms,锁定时间(locktime)是1.8μs,完全满足USB2.0接口芯片对PLL的要求。 展开更多
关键词 锁相环 鉴频箍相器 低通滤波器 压控振荡器
下载PDF
基于锁相环的混沌同步 被引量:3
8
作者 贺利芳 张刚 +1 位作者 张德民 田增山 《通信技术》 2008年第3期98-100,共3页
由一个通用混沌信号驱动的两个相似的锁相环来实现混沌同步,从而达到保密通信目的。文中给出了这方面的实验验证。通过计算机仿真以及电路仿真的结果来看,两个锁相环的同步能很好地与和Pecora、Carrol提出的同步关键条件一致。且两个锁... 由一个通用混沌信号驱动的两个相似的锁相环来实现混沌同步,从而达到保密通信目的。文中给出了这方面的实验验证。通过计算机仿真以及电路仿真的结果来看,两个锁相环的同步能很好地与和Pecora、Carrol提出的同步关键条件一致。且两个锁相环的同步在电路参数的一定范围内可实现,说明这个同步方案具有一定的鲁棒性,这样就使得混沌作为不规则码或者扩频通信成为可能。 展开更多
关键词 锁相环 同步 鉴相器 压控振荡器
原文传递
一种实现快速锁定的锁相环的研究 被引量:3
9
作者 王觅 余建军 汪东旭 《微计算机信息》 北大核心 2007年第32期286-288,共3页
本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经... 本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。 展开更多
关键词 模拟集成电路 鉴频鉴相器 电荷泵 压控振荡器(VCO) 锁相环(PLL) 快速锁定
下载PDF
A 0.8 V low power low phase-noise PLL
10
作者 韩雁 梁筱 +2 位作者 周海峰 谢银芳 黄威森 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第8期150-154,共5页
A low power and low phase noise phase-locked loop(PLL) design for low voltage(0.8 V) applications is presented.The voltage controlled oscillator(VCO) operates from a 0.5 V voltage supply,while the other blocks o... A low power and low phase noise phase-locked loop(PLL) design for low voltage(0.8 V) applications is presented.The voltage controlled oscillator(VCO) operates from a 0.5 V voltage supply,while the other blocks operate from a 0.8 V supply.A differential NMOS-only topology is adopted for the oscillator,a modified precharge topology is applied in the phase-frequency detector(PFD),and a new feedback structure is utilized in the charge pump(CP) for ultra-low voltage applications.The divider adopts the extended true single phase clock DFF in order to operate in the high frequency region and save circuit area and power.In addition,several novel design techniques,such as removing the tail current source,are demonstrated to cut down the phase noise.Implemented in the SMIC 0.13μm RF CMOS process and operated at 0.8 V supply voltage,the PLL measures a phase noise of-112.4 dBc/Hz at an offset frequency of 1 MHz from the carrier and a frequency range of 3.166-3.383 GHz.The improved PFD and the novel CP dissipate 0.39 mW power from a 0.8 V supply.The occupied chip area of the PFD and CP is 100×100μm^2.The chip occupies 0.63 mm^2,and draws less than 6.54 mW from a 0.8 V supply. 展开更多
关键词 phase-locked loop voltage control oscillator low voltage low power low phase noise
原文传递
Low power digitally controlled oscillator designs with a novel 3-transistor XNOR gate
11
作者 Manoj Kumar Sandeep K.Arya Sujata Pandey 《Journal of Semiconductors》 EI CAS CSCD 2012年第3期52-59,共8页
Digital controlled oscillators(DCOs) are the core of all digital phase locked loop(ADPLL) circuits. Here,DCO structures with reduced hardware and power consumption having full digital control have been proposed. T... Digital controlled oscillators(DCOs) are the core of all digital phase locked loop(ADPLL) circuits. Here,DCO structures with reduced hardware and power consumption having full digital control have been proposed. Three different DCO architectures have been proposed based on ring based topology.Three,four and five bit controlled DCO with NMOS,PMOS and NMOS PMOS transistor switching networks are presented.A three-transistor XNOR gate has been used as the inverter which is used as the delay cell.Delay has been controlled digitally with a switch network of NMOS and PMOS transistors.The three bit DCO with one NMOS network shows frequency variations of 1.6141-1.8790 GHz with power consumption variations 251.9224-276.8591μW. The four bit DCO with one NMOS network shows frequency variation of 1.6229-1.8868 GHz with varying power consumption of 251.9225-278.0740μW.A six bit DCO with one NMOS switching network gave an output frequency of 1.7237-1.8962 GHz with power consumption of 251.928-278.998μW.Output frequency and power consumption results for 4 6 bit DCO circuits with one PMOS and NMOS PMOS switching network have also been presented.The phase noise parameter with an offset frequency of 1 MHz has also been reported for the proposed circuits.Comparisons with earlier reported circuits have been made and the present approach shows advantages over previous circuits. 展开更多
关键词 digital control oscillator delay cell power consumption voltage controlled oscillators
原文传递
无线收、发信机的设计 被引量:1
12
作者 易龙强 周春临 《包装工程》 CAS CSCD 北大核心 2002年第B05期36-37,共2页
主要讲述移动通信中收、发信机的工作原理、基本结构和组成。在给出收、发信机原理框图的同时 。
关键词 发信机 设计 锁相环 频率合成器 压控振荡器 低通滤波器 收信机 移动通信 工作原理
下载PDF
微封装微波集成电路(MPMIC) 被引量:1
13
作者 要志宏 冯英 +2 位作者 李国军 刘晓红 岳维山 《半导体情报》 1992年第2期48-56,共9页
本文介绍了微封装微波集成电路的特点及国内外发展概况。重点叙述了集成压控振荡器、集成宽带放大器和集成电控衰减器国外及13所的发展水平以及MPMIC的工艺和封装。
关键词 微波 集成电路 压控振荡器 衰减器
下载PDF
2.7-4.0 GHz PLL with dual-mode auto frequency calibration for navigation system on chip 被引量:1
14
作者 CHEN Zhi-jian CAI Min +1 位作者 HE Xiao-yong XU Ken 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第9期2242-2253,共12页
A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system contr... A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system control parts. In the proposed AFC block, both analog and digital modes were designed to complete the AFC process. In analog mode, the analog part sampled and detected the charge pump output tuning voltage, which would give the indicator to digital part to adjust the voltage control oscillator(VCO) capacitor bank. In digital mode, the digital part counted the phase lock loop(PLL) divided clock to judge whether VCO frequency was fast or slow. The analog and digital modes completed the auto frequency calibration function independently by internal switch. By designing a special switching algorithm, the switch of the digital and analog mode could be realized anytime during the lock and unlock detecting process for faster and more stable locking. This chip is fabricated in 0.13 μm RF complementary metal oxide semiconductor(CMOS) process, and the VCO supports the frequency range from 2.7 to 4.0 GHz. Tested 3.96 GHz frequency phase noise is -90 d Bc/Hz@100 k Hz frequency offset and -120 d Bc/Hz@1 MHz frequency offset. By using the analog mode in lock detection and digital mode in unlock detection, tested AFC time is less than 9 μs and the total PLL lock time is less than 19 μs. The SoC acquisition and tracking sensitivity are about-142 d Bm and-155 d Bm, respectively. The area of the proposed PLL is 0.35 mm^2 and the total SoC area is about 9.6 mm^2. 展开更多
关键词 auto frequency calibration phase lock loop voltage control oscillator lock time
下载PDF
基于输出电压摆幅提高的超低相位噪声电压控制振荡器设计
15
作者 戚玉华 何如龙 《科学技术与工程》 北大核心 2016年第11期194-197,共4页
提出了一种新型的超低相位噪声电压控制振荡器(Voltage contral oscillator,VCO)结构,该结构能够在不增加额外电感、不增大芯片面积的前提下,实现输出电压摆幅的大幅度提高,使得摆幅可以高于供电电压且低于地电位,进而改进VCO的相位... 提出了一种新型的超低相位噪声电压控制振荡器(Voltage contral oscillator,VCO)结构,该结构能够在不增加额外电感、不增大芯片面积的前提下,实现输出电压摆幅的大幅度提高,使得摆幅可以高于供电电压且低于地电位,进而改进VCO的相位噪声。采用TSMC 0.13μm CMOS工艺对该VCO进行设计。芯片测试结果表明,该VCO的振荡频率为5.5~6.2 GHz,在5.8 GHz振荡频率处,相位噪声达到-126.26 d Bc/Hz@1 MHz,消耗的功耗为2.5 m W。归一化FOM指标达到-197.5d Bc/Hz。 展开更多
关键词 压控振荡器 相位噪声 输出电压摆幅
下载PDF
车载雷达用恒温石英晶体振荡器设计
16
作者 熊琦 晏敏 《湖南电力》 2004年第5期21-22,共2页
根据车载雷达的需要 ,利用 AT切石英晶体谐振器从主振电路、辐度放大电路、波形变换电路、自动增益电路和压控电路等诸多因素综合考虑 ,设计了车载雷达用的小型单层恒温高稳晶振 。
关键词 石英晶体 恒温 压控 振荡器
下载PDF
54Mb/s NRZ时钟数据恢复电路的设计与实现
17
作者 段吉海 秦志杰 +2 位作者 古鸽 归发弟 杨坤 《电子技术应用》 北大核心 2009年第5期55-57,61,共4页
提出一种采用双环路的时钟数据恢复电路,电路采用改进型Hogge鉴相器;鉴相环电荷泵充放电电流为13.06μA,改善了输出时钟的抖动影响;压控振荡器采用四级环型振荡结构,由伪差分结构延迟单元组成,降低了系统电路设计难度,减小了VCO的增益... 提出一种采用双环路的时钟数据恢复电路,电路采用改进型Hogge鉴相器;鉴相环电荷泵充放电电流为13.06μA,改善了输出时钟的抖动影响;压控振荡器采用四级环型振荡结构,由伪差分结构延迟单元组成,降低了系统电路设计难度,减小了VCO的增益。通过Cadence软件的Spectre工具仿真,能够顺利地从54Mb/s的非归零码数据中提取出54MHz的同步时钟,时钟占空比为50%,满足设计要求。 展开更多
关键词 时钟恢复 Hogge型鉴相器 电荷泵 压控振荡器
下载PDF
锁相环在广播通讯中的应用
18
作者 李玉冰 《陕西师范大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第S1期58-60,共3页
锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。... 锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。锁相环已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。随着广播通讯技术的发展,锁相环技术被广泛应用于载频,本振电路。 展开更多
关键词 锁相环 电压控制振荡器 本振 载频
下载PDF
25MHz带宽、1GHz声表面波压控振荡器
19
作者 周卫 《压电与声光》 CSCD 北大核心 2002年第3期178-179,共2页
叙述了用铌酸锂压电晶片制作的声表面横波 (STW)滤波器为频控元件为源 ,研制出了电压控制带宽大于 2 5 MHz,工作频率为 1GHz,谐波抑制达 37d B,相位噪声低于 - 80 d Bc/ Hz@1k Hz,尺寸不到 5 0 mm× 2 5 mm× 10 mm的高性能宽... 叙述了用铌酸锂压电晶片制作的声表面横波 (STW)滤波器为频控元件为源 ,研制出了电压控制带宽大于 2 5 MHz,工作频率为 1GHz,谐波抑制达 37d B,相位噪声低于 - 80 d Bc/ Hz@1k Hz,尺寸不到 5 0 mm× 2 5 mm× 10 mm的高性能宽带声表面波压控振荡器。 展开更多
关键词 压控振荡器 表面横波 宽频带宽
下载PDF
改进超声波流量计性能的研究 被引量:11
20
作者 黄建军 刘存 《仪器仪表学报》 EI CAS CSCD 北大核心 2001年第z1期87-88,共2页
介绍了时差法超声波流量计的结构原理和实现方法 ;采用锁相环路 (PL L)技术 ,提高了系统的测时分辨率 ;在接收信号处理上 ,采用了对数放大电器、窗口、脉宽检测等技术 ,有效地提高了系统的稳定性和可靠性 ;模块化的软件设计方便了用户... 介绍了时差法超声波流量计的结构原理和实现方法 ;采用锁相环路 (PL L)技术 ,提高了系统的测时分辨率 ;在接收信号处理上 ,采用了对数放大电器、窗口、脉宽检测等技术 ,有效地提高了系统的稳定性和可靠性 ;模块化的软件设计方便了用户的操作 。 展开更多
关键词 超声波流量计 时差 锁相环(PLL) 压控振荡器(VCO) 窗口 脉宽检测
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部