-
题名密码算法在同步数据触发体系结构上的实现
- 1
-
-
作者
庞峥元
姜晶菲
戴葵
-
机构
国防科学技术大学计算机学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2007年第5期129-131,共3页
-
基金
国家自然科学基金资助项目(90407022)
-
文摘
研究了同步数据触发体系结构(SDTA)在密码处理中的应用。SDTA是一种基于数据传输触发的体系结构,与传统的操作触发体系结构相比具有更好的灵活性。性能测试的结果表明密码算法和单向散列算法在SDTA结构上获得了较好的性能。
-
关键词
同步数据触发体系结构
密码算法
单同散步列算怯
-
Keywords
synchronous data triggered architecture
Encryption algorithms
One-way hash algorithms
-
分类号
TP309
[自动化与计算机技术—计算机系统结构]
-
-
题名OpenVG算法在SDTA上的优化实现
被引量:1
- 2
-
-
作者
马胜
戴葵
黄立波
王志英
-
机构
国防科技大学计算机学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2010年第4期236-238,共3页
-
基金
国家自然科学基金资助项目(60773024
60873015)
国防科技大学优秀研究生创新基金资助项目(S070606)
-
文摘
针对同步数据触发体系结构(SDTA)及其编程模型的特点,提出循环展开、计算方式转换、函数内联、向量化以及地址赋值等多种有效的程序设计优化方法,并在这些方法的指导下,对OpenVG关键算法进行优化实现和评测。评测结果显示,该算法在SDTA结构上获得较好的性能,取得相对于原始程序3倍~9倍的加速比。
-
关键词
OpenVG规范
同步数据触发体系结构
优化方法
-
Keywords
OpenVG standard
synchronous data triggered architecture(SDTA)
optimal method
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
-
-
题名基于指令Cache作废的多核处理器同步技术
- 3
-
-
作者
郭建军
戴葵
王志英
-
机构
国防科技大学计算机学院
-
出处
《计算机工程与应用》
CSCD
北大核心
2009年第4期1-3,63,共4页
-
基金
国家自然科学基金No.60773024
国家高技术研究发展计划(863)No.2007AA012101
国家重点基础研究发展规划(973)No.2007CB310901~~
-
文摘
共享存储多核处理器中"忙-等待"技术常用来实现锁或栅栏等同步操作,这些典型的同步机制通常受限于较长的同步延迟和资源竞争等问题,导致扩展性较差,且需要不时进行访存操作,影响正常存储器访问操作,加剧对存储系统的带宽需求。提出了一种用于同步数据触发结构多核处理器的基于指令Cache作废的同步技术,同步时作废将执行的指令Cache行导致取指失效,向L2Cache发送取指请求,L2Cache中设置相应的过滤机制,不服务不满足同步条件的处理器核的取指请求,使相应处理器核暂停,达到同步目的。测试表明,该方法在可扩展性和同步性能方面均具有一定的优势。
-
关键词
同步数据触发结构
多核处理器
作废
同步技术
-
Keywords
synchronous data triggered architecture(SDTA)
multi-core processor
invalidation
synchronization
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
-
-
题名SDTA:一种适合密码处理的处理器结构
- 4
-
-
作者
郭建军
王志刚
-
机构
海军计算技术研究所
-
出处
《计算机工程》
CAS
CSCD
北大核心
2011年第6期110-112,115,共4页
-
文摘
提出一种基于同步数据触发结构(SDTA)的密码处理技术。利用SDTA的高并行、广谱适应和多态易用等特点,满足密码处理的高性能、强适应性和抗攻击性等要求。基于该结构的设计优化流程进行应用分析,得出瓶颈操作,通过设计相应的计算加速单元实现应用加速,且新单元可以方便地加入该结构内核中,从而减少处理器的设计时间。
-
关键词
密码处理
同步数据触发结构
设计流程
异构多核
-
Keywords
cipher processing
synchronous data triggered architecture(SDTA)
design flow
heterogeneous multi-core
-
分类号
TP303
[自动化与计算机技术—计算机系统结构]
-