期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
高速SpaceWire路由器的设计研究 被引量:2
1
作者 万书芹 于宗光 +2 位作者 黄召军 虞致国 阮圆 《中国电子科学研究院学报》 2010年第1期24-28,共5页
SpaceWire是由欧航局所提出的高速高可靠性的航空总线标准。首先论述了基于SpaceWire标准的航空总线路由器IP核的设计与实现。SpaceWire路由器由SpaceWire接口和SpaceWire路由开关组成,文中分别介绍了这两部份的设计,并对SpaceWire路由... SpaceWire是由欧航局所提出的高速高可靠性的航空总线标准。首先论述了基于SpaceWire标准的航空总线路由器IP核的设计与实现。SpaceWire路由器由SpaceWire接口和SpaceWire路由开关组成,文中分别介绍了这两部份的设计,并对SpaceWire路由开关的设计提出了新的架构,最后的实验结果说明了所设计的8端路由器的速度达到了200 Mb/s。 展开更多
关键词 spacewire spacewire路由器 LVDS
下载PDF
使用FPGA设计高可靠SpaceWire路由器 被引量:4
2
作者 姚睿 王梅群 +2 位作者 吴军 胡杰 李明莉 《国防科技大学学报》 EI CAS CSCD 北大核心 2019年第4期86-93,共8页
为了提高系统的可靠性和可用性,提出一种基于静态随机存取存储器(Static Random-Access Memory,SRAM)型现场可编程门阵列(Field-Programmable Gate Array,FPGA)的SpaceWire路由器设计方法。路由器通过系统级三模冗余技术加固,采用基于... 为了提高系统的可靠性和可用性,提出一种基于静态随机存取存储器(Static Random-Access Memory,SRAM)型现场可编程门阵列(Field-Programmable Gate Array,FPGA)的SpaceWire路由器设计方法。路由器通过系统级三模冗余技术加固,采用基于位流重定位的动态部分刷新技术修复系统中发生的软故障,并提出一种基于工作输入和健康现态的实时状态同步方法,以确保故障模块修复后的状态与其他模块同步。因此,该系统能够进行错误掩蔽和自我修复。在Xilinx Virtex-5 FPGA开发板ML507上对所提出的路由器系统结构和设计方法进行实现和验证。实验结果表明,路由器的可靠性和可用性显著增加,且系统的实时性很好,能保证路由器在整个工作过程中提供正常服务而不会引起系统功能中断或延迟;位流重定位技术的采用将所需存储空间减少三分之二,同时也降低了原始位流本身故障的可能性。 展开更多
关键词 spacewire路由器 现场可编程门阵列 三模冗余 自修复 状态同步 位流重定位
下载PDF
SpaceWire路由器动态加权轮询仲裁器的设计与实现 被引量:4
3
作者 李硕佳 王剑峰 王竹平 《微电子学与计算机》 CSCD 北大核心 2010年第11期124-127,共4页
研究了SpaceWire路由器中使用的仲裁机制,提出了一种动态加权轮询仲裁算法,并且依据这一算法设计了仲裁器模块.动态加权轮询仲裁算法是基于优先级算法和轮询算法混合的仲裁策略,它的特点是避免了优先级算法中,高优先级的端口在提出数据... 研究了SpaceWire路由器中使用的仲裁机制,提出了一种动态加权轮询仲裁算法,并且依据这一算法设计了仲裁器模块.动态加权轮询仲裁算法是基于优先级算法和轮询算法混合的仲裁策略,它的特点是避免了优先级算法中,高优先级的端口在提出数据转发请求后独占输出端口的情况,同时也解决了轮询算法中各个端口获取服务的权重过于平均的问题,路由器可以根据与之连接的不同有效载荷的性能要求,分配基础权重,具有较高实时性要求的有效载荷能及时转发数据,降低延迟时间.最后介绍了仲裁器模块的设计与实现. 展开更多
关键词 spacewire路由器 动态加权 轮询 仲裁
下载PDF
一种基于流水线的Space Wire路由器研究 被引量:2
4
作者 李潇 龚龙庆 +1 位作者 田卫 南希 《现代电子技术》 2009年第3期90-92,96,共4页
SpaceWire路由器是面向Spacewire总线网路互联的设计,它解决了SpaceWire总线只能点对点连接的问题,并提供了通用标准接口和规范进行SpaceWire网络的建立。提出了一种基于流水线技术的SpaceWire路由器,它是利用FP-GA设计来实现无阻塞的... SpaceWire路由器是面向Spacewire总线网路互联的设计,它解决了SpaceWire总线只能点对点连接的问题,并提供了通用标准接口和规范进行SpaceWire网络的建立。提出了一种基于流水线技术的SpaceWire路由器,它是利用FP-GA设计来实现无阻塞的交换矩阵,并且利用流水线原理提高系统的并行工作速度,以提高SpaceWire路由器的交换速度。目前经过验证的速度已达200 Mb/s,且正在不断改进中。 展开更多
关键词 spacewire路由器 流水线 FPGA 无阻塞交换网络 传输速度
下载PDF
一种应用于SpaceWire路由器动态部分重构的容错技术 被引量:3
5
作者 钟雪燕 姚睿 鲍小胜 《计算机应用研究》 CSCD 北大核心 2013年第3期703-705,共3页
为满足航天器有效载荷间高速数据多路传输未来发展和空间抗辐射的需求,研究了一种应用于SpaceWire路由器动态部分重构的容错技术。在SpaceWire总线标准网络层分析的基础上,对cell矩阵无阻塞路由增添HanMing编码实现纠一检二,当检测出大... 为满足航天器有效载荷间高速数据多路传输未来发展和空间抗辐射的需求,研究了一种应用于SpaceWire路由器动态部分重构的容错技术。在SpaceWire总线标准网络层分析的基础上,对cell矩阵无阻塞路由增添HanMing编码实现纠一检二,当检测出大于一个错误不能纠正时,采用局部重构的方式对有误的单个cell单元进行三重冗余重构,同时采用Partition Pin来代替传统的总线宏作为静态模块和动态模块的传输枢纽,并对容错前后路由器的资源和延时时间进行了评估和比较。实验结果表明,比将整个路由cell矩阵三模冗余,该方法能够节约硬件资源和减少延迟时间。 展开更多
关键词 三模冗余 部分重构 spacewire路由器 PARTITION PIN
下载PDF
基于FPGA的SpaceWire路由器设计 被引量:1
6
作者 张毅刚 刘伟伟 赵光权 《电子测量技术》 2011年第6期64-67,104,共5页
针对SpaceWire的应用需求,在对SpaceWire标准协议及其路由机制介绍的基础上,设计并实现了1种SpaceWire路由器。路由器以FPGA为核心,带有8个SpaceWire链路接口、2个USB总线接口以及1个Time_Code接口,采用Verilog HDL硬件描述语言设计开发... 针对SpaceWire的应用需求,在对SpaceWire标准协议及其路由机制介绍的基础上,设计并实现了1种SpaceWire路由器。路由器以FPGA为核心,带有8个SpaceWire链路接口、2个USB总线接口以及1个Time_Code接口,采用Verilog HDL硬件描述语言设计开发SpaceWire路由器IP核。经过对SpaceWire路由器数据传输的可靠性和实时性测试,结果表明SpaceWire路由器通信速率可达200 Mb/s,数据传输具有较高的可靠性和实时性。 展开更多
关键词 FPGA spacewire路由器 路由矩阵
下载PDF
SpaceWire冗余热备份网络设计及分析
7
作者 伊小素 陶聪凌 +1 位作者 曾华菘 刘文莉 《导航与控制》 2017年第2期6-11,共6页
SpaceWire是由欧空局专门面向航天应用提出的新一代高速数据总线技术,在链路故障检测、故障恢复等方面得到了加强。为了解决链路拥堵和减少网络传输延时,SpaceWire-D提出了在网络中流通时间码、调度表的运作机制。由于航天领域对网络可... SpaceWire是由欧空局专门面向航天应用提出的新一代高速数据总线技术,在链路故障检测、故障恢复等方面得到了加强。为了解决链路拥堵和减少网络传输延时,SpaceWire-D提出了在网络中流通时间码、调度表的运作机制。由于航天领域对网络可靠性有着严格要求,路由器作为网络中不可缺少的组成部分,基于路由器的网络可靠性设计具有重要价值。本文通过对SpaceWire路由器和SpaceWire-D标准的研究,提出将SpaceWire-D标准时间码保留位的其中一位与路由器转发时间码模式切换有机结合的方法,实现SpaceWire网络冗余热备份功能,从而提高SpaceWire网络的可靠性。 展开更多
关键词 spacewire路由器 时间码保留位 可靠性 热备份保留位 模式切换
原文传递
基于Cell矩阵的SpaceWire无阻塞路由器设计及验证
8
作者 钟雪燕 姚睿 鲍小胜 《计算机测量与控制》 北大核心 2013年第3期690-693,共4页
为满足航天器有效载荷间高速数据多路传输的未来发展需求,对基于SpaceWire总线协议的星载数据路由的设计方案进行了研究;在SpaceWire总线标准网络层分析的基础上,提出了基于输出端口错位和时间片循环调度的cell矩阵的无阻塞路由,通过Cel... 为满足航天器有效载荷间高速数据多路传输的未来发展需求,对基于SpaceWire总线协议的星载数据路由的设计方案进行了研究;在SpaceWire总线标准网络层分析的基础上,提出了基于输出端口错位和时间片循环调度的cell矩阵的无阻塞路由,通过Cell矩阵输出端错位以及时间片循环调度的方法来避免输入端口和输出端口优先级的判别,以此简化算法,减少硬件开支和缩短时间延时,同时在Virtex-5FX开发板上搭建了硬件平台,进行了整个系统的验证,软核的频率能够达到75MHz。 展开更多
关键词 星载网络 路由算法 spacewire路由器 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部