期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于SiP技术的多片DDR3高速动态存储器设计 被引量:6
1
作者 张小蝶 邱颖霞 +1 位作者 许聪 邢正伟 《电子与封装》 2022年第1期39-44,共6页
基于系统级封装(System in Package,SiP)技术,结合自研自主可控DSP处理器“魂芯”II-A和多片DDR3颗粒,详细介绍了一款高速动态存储控制一体化SiP设备的设计方案和仿真验证分析结果。重点介绍了此款SiP的电路拓扑设计、版图设计,并从拓... 基于系统级封装(System in Package,SiP)技术,结合自研自主可控DSP处理器“魂芯”II-A和多片DDR3颗粒,详细介绍了一款高速动态存储控制一体化SiP设备的设计方案和仿真验证分析结果。重点介绍了此款SiP的电路拓扑设计、版图设计,并从拓扑结构波形仿真、DDR3时序裕量计算、与板级实现方案对比三方面对其PCB后仿进行了分析和验证,仿真结果符合规范要求,证明了所采用的Fly-By拓扑适用于CPU与多片DDR3颗粒所组成的一体化SiP设备,且SiP设备性能优于板级实现方案。 展开更多
关键词 DDR3 高速电路 SIP 信号完整性 sigrity仿真
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部