期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
高速PCB的仿真技术 被引量:5
1
作者 胡海欣 曹跃胜 《计算机工程与设计》 CSCD 北大核心 2005年第3期711-713,共3页
利用IBIS 模型进行板级信号完整性分析是一种简单、易用的分析方法。结合PCB 设计的SI 模型,介绍了几种板级信号完整性分析的方法,讨论了各种分析方法的利弊,确定了使用IBIS模型进行信号完整性分析和EMC分析。通过加载IBIS 模型对P4 主... 利用IBIS 模型进行板级信号完整性分析是一种简单、易用的分析方法。结合PCB 设计的SI 模型,介绍了几种板级信号完整性分析的方法,讨论了各种分析方法的利弊,确定了使用IBIS模型进行信号完整性分析和EMC分析。通过加载IBIS 模型对P4 主板的DDR 信号线进行了仿真,并对仿真结果进行了分析,达到了验证设计规范的目的。 展开更多
关键词 IBIS模型 信号完整性 PCB设计 信号线 EMC 仿真结果 高速 P4主板 DDR 仿真技术
下载PDF
基于VME总线SHARC并行处理系统的设计与实现 被引量:7
2
作者 王宏伟 高梅国 韩月秋 《北京理工大学学报》 EI CAS CSCD 2000年第4期480-484,共5页
研究基于 VME总线 SHARC并行处理系统的设计与实现 .系统采用 SHARC处理器的 L INK口组成网状并行处理结构 ;VME总线接口采用芯片 VIC6 4和 EPLD实现 ;信号互连采用传输线结构 ,用适当的端接技术与合理的布局抑制信号反射和串扰 ,并进... 研究基于 VME总线 SHARC并行处理系统的设计与实现 .系统采用 SHARC处理器的 L INK口组成网状并行处理结构 ;VME总线接口采用芯片 VIC6 4和 EPLD实现 ;信号互连采用传输线结构 ,用适当的端接技术与合理的布局抑制信号反射和串扰 ,并进行了信号完整性分析和仿真 .单块 SHARC信号处理板具有 9.6× 10 8次 /s浮点运算 ,32 0 MB/s数据传输能力和 VME总线主 /从操作能力 ,并支持中断管理和总线仲裁 ,可组成1.0× 10 10 次 /s浮点运算能力的信号处理系统 . 展开更多
关键词 VME总线 并行处理 SHARC处理器 雷达 信号处理
下载PDF
高速数字电路的信号完整性分析 被引量:9
3
作者 李静 孙懋珩 《信息技术》 2004年第7期53-55,共3页
随着高频电路器件越来越广泛的应用,高频电路的信号完整性问题受到设计人员的关注。详细介绍了PROTEL公司最新版本电路图绘制软件PROTELDXP的信号完整性分析功能及其实际操作步骤,并对高频率下电路布局布线、提高电路信号完整性能的有... 随着高频电路器件越来越广泛的应用,高频电路的信号完整性问题受到设计人员的关注。详细介绍了PROTEL公司最新版本电路图绘制软件PROTELDXP的信号完整性分析功能及其实际操作步骤,并对高频率下电路布局布线、提高电路信号完整性能的有关措施等方面提出了改进建议,并给出了利用信号完整性分析改进前后的波形图。 展开更多
关键词 信号完整性分析 SI PROTEL DXP 高速数字电路
下载PDF
VXI总线超高速数据采集系统的设计与实现 被引量:2
4
作者 于波 韩月秋 《北京理工大学学报》 EI CAS CSCD 1999年第6期729-733,共5页
目的 研究 VME计算机总线扩展的仪器标准总线 ( VXI)超高速数据采集与DSP系统的设计与实现 .方法 采用 VXI总线 C尺寸双插槽宽模块及 I,Q支路双通道设计 ,通道采样率均为 5 0 0 MHz,系统存储深度为 2 MB,中央处理器采用高速浮点 DSPTM... 目的 研究 VME计算机总线扩展的仪器标准总线 ( VXI)超高速数据采集与DSP系统的设计与实现 .方法 采用 VXI总线 C尺寸双插槽宽模块及 I,Q支路双通道设计 ,通道采样率均为 5 0 0 MHz,系统存储深度为 2 MB,中央处理器采用高速浮点 DSPTMS3 2 0 C3 1 ,时序和逻辑电路由 CPL D实现 .系统实现采用微带传输线和带状传输线进行高速线迹互连 ,高频信号线采用端接匹配优化策略 ,并对整个设计进行了信号完整性分析及软件仿真 .结果 给出了实际电路中不同电平高频信号的软件仿真结果 .结论 实际测试结果表明 ,系统工作正常 。 展开更多
关键词 超高速数据采集 VXI总线 信号完整性 数据采集
下载PDF
基于信号完整性分析的高速电路设计 被引量:6
5
作者 黄菁 杜田 《仪表技术》 2012年第6期16-19,共4页
随着电子系统时钟频率的日益提高,确定和解决信号完整性问题越来越关键。文章以设计一种高速高精度数据采集系统为例,通过信号完整性分析,解决高速电路中的反射、串扰和时序错误的问题。
关键词 信号完整性分析 高速电路 数据采集
下载PDF
信号完整性分析技术及其在工控机主板设计中的应用 被引量:2
6
作者 刘鑫 《工业控制计算机》 2005年第11期8-10,共3页
随着数字电路工作速度的不断提高,信号完整性问题已经成为制约数字电路设计成功与否的关键因素。对高速数字信号完整性分析技术和时序分析技术进行了详细论述,并介绍了在工控机主机板设计中的具体应用。
关键词 高速数字信号 信号完整性分析 时序分析 阻抗匹配 信号完整性分析 主板设计 工控机 技术 应用 数字电路 时序分析 主机板
下载PDF
一种高频时钟源的设计与实现 被引量:1
7
作者 于波 韩月秋 《北京理工大学学报》 EI CAS CSCD 1999年第6期747-749,共3页
目的 研究一种用于高速数据采集的高频时钟源的设计与实现 .方法 在其物理实现中采用微带传输线的连接方式及多种抗干扰设计 ,进行了基于输入 /输出缓冲参数特性 ( IBIS)模型的信号完整性分析及软件仿真 .结果 给出了示波器实测的高... 目的 研究一种用于高速数据采集的高频时钟源的设计与实现 .方法 在其物理实现中采用微带传输线的连接方式及多种抗干扰设计 ,进行了基于输入 /输出缓冲参数特性 ( IBIS)模型的信号完整性分析及软件仿真 .结果 给出了示波器实测的高频时钟源输出结果 .该时钟源可输出 5 0 0 MHz或外接信号源频率的两路正交差分 ECL 时钟信号 .结论 系统工作稳定可靠 。 展开更多
关键词 高频时钟源 数据采集 设计 微带传输线 IBIS模型
下载PDF
抗物理攻击的TPM芯片改进设计 被引量:1
8
作者 陈曦 杜海涛 +1 位作者 李光松 马建峰 《武汉大学学报(理学版)》 CAS CSCD 北大核心 2010年第2期143-146,共4页
分析了目前可信计算平台中的设计缺陷,提出了一种简单有效的物理攻击.该攻击能绕过完整性度量对可信计算平台进行攻击.针对这种物理攻击,提出了基于信号完整性分析的TPM(trusted platform module)芯片改进设计方案.在TPM中增加模拟参数... 分析了目前可信计算平台中的设计缺陷,提出了一种简单有效的物理攻击.该攻击能绕过完整性度量对可信计算平台进行攻击.针对这种物理攻击,提出了基于信号完整性分析的TPM(trusted platform module)芯片改进设计方案.在TPM中增加模拟参数度量子模块TPM-APM(TPM-analog parameter measurement),TP-APM子模块通过对可信硬件平台特定网络的模拟参数进行度量与验证,进而保证整个可信硬件平台系统的完整性. 展开更多
关键词 可信计算 TPM 物理攻击 信号完整性分析
原文传递
基于数字电路系统的高速PCB信号完整性分析 被引量:1
9
作者 柴林峰 蒋留兵 +1 位作者 柳政枝 黄韬 《桂林电子科技大学学报》 2012年第2期101-104,共4页
信号缺失、信号串扰等问题要求电路板设计初期考虑信号完整性。为此,基于高速通用信号处理平台在设计中所遇到的信号完整性的阻抗匹配问题进行探讨,并对阻抗匹配进行仿真,通过调整端接匹配电阻,得出优化结果。结果表明,实验结果与实际... 信号缺失、信号串扰等问题要求电路板设计初期考虑信号完整性。为此,基于高速通用信号处理平台在设计中所遇到的信号完整性的阻抗匹配问题进行探讨,并对阻抗匹配进行仿真,通过调整端接匹配电阻,得出优化结果。结果表明,实验结果与实际情况相符合。 展开更多
关键词 信号完整性分析 高速数字电路 传输线系统 阻抗匹配
下载PDF
超高频化合物数模混合电路研究报告
10
作者 郝跃 张玉明 +2 位作者 吕红亮 武锦 于伟华 《科技资讯》 2016年第8期167-168,共2页
由于化合物半导体材料自身优良的特性,化合物半导体超高速集成电路成为引领超高频、大功率领域的一支重要的力量。但随着工作频率的升高和输出功率的不断增大,电路和系统的电磁耦合与热问题越来越突出。只有正确理解电、磁、热传输机理... 由于化合物半导体材料自身优良的特性,化合物半导体超高速集成电路成为引领超高频、大功率领域的一支重要的力量。但随着工作频率的升高和输出功率的不断增大,电路和系统的电磁耦合与热问题越来越突出。只有正确理解电、磁、热传输机理和耦合机制,解决信号完整性和电磁热兼容问题,才能突破超高频、大功率模块的瓶颈。该研究以超高频数混合电路信号完整性分析以及热效应的电磁场分析方法为研究重点,从超高频化合物数模混合电路的分析方法、设计方法和电路验证等方面入手,研究了化合物超高速电路信号完整性问题和系统的电磁兼容问题,提出了优化设计的理论与方法,建立了电路、电磁场、热场一体化的设计平台;提出了超高速数模混合电路"自顶而下"的设计流程,开发了超高速数模混合电路的体系结构,总结了时钟分布电路等关键路径及关键电路模块的物理分析和实现方法,设计实现了具有国际先进水平的超高速数模混合集成电路实例;研究了化合物半导体超高速器件和电路的辐照损伤机理和抗辐照性能,建立了可用于器件和电路分析的实用化模型。这些成果标志着我国化合物超高速半导体集成电路在本研究中实现了重要的突破,同时为我国相关领域的进一步发展提供了重要的理论指导和技术支持。 展开更多
关键词 化合物半导体 数模混合集成电路 信号完整性
下载PDF
一种改进的空间信号完好性监测算法 被引量:1
11
作者 汪冬瑾 张英 +1 位作者 刘建敬 李晓东 《计算机测量与控制》 2016年第7期62-64,71,共4页
针对Galileo系统空间信号完好性监测方案中两项关键技术点做出改进,首先提出改进临界圆法,从坐标系转换角度解决最坏用户位置方位角转换的复杂度问题;其次引入"截尾概率包络"概念,改善原模型对非零均值空间信号误差值高斯分... 针对Galileo系统空间信号完好性监测方案中两项关键技术点做出改进,首先提出改进临界圆法,从坐标系转换角度解决最坏用户位置方位角转换的复杂度问题;其次引入"截尾概率包络"概念,改善原模型对非零均值空间信号误差值高斯分布的过分包络问题;最后在无故障、阶跃类故障、斜坡类故障3种模式下,对比分析改进方案前后系统的完好性性能;结果表明,完好性阈值对实时空间信号误差估计值的平均包络紧度由3.89米改善至2.62米,对斜坡类故障的告警更加及时。 展开更多
关键词 空间信号完好性 改进临界圆法 截尾概率包络 阈值包络紧度 告警性能
下载PDF
液晶T-CON板信号完整性设计
12
作者 贾庆生 马天羿 伍璇 《通信与广播电视》 2012年第2期57-62,共6页
信号完整性(SI)是高速电路设计面临的一个主要问题。本文对50MHz以上高速信号的信号完整性问题从原理上进行了详细分析,并针对损耗、串扰、反射等因素提出了信号完整性设计验证方法。从液晶T-CON中LVDS信号探索出一套利用HyperLynx工... 信号完整性(SI)是高速电路设计面临的一个主要问题。本文对50MHz以上高速信号的信号完整性问题从原理上进行了详细分析,并针对损耗、串扰、反射等因素提出了信号完整性设计验证方法。从液晶T-CON中LVDS信号探索出一套利用HyperLynx工具进行仿真分析和设计验证的方法,即利用前仿真工具LineSim对影响信号完整性的主要参数进行评估,形成设计指导数据来辅助后续设计;利用后仿真工具BoardSim对布线后的高速T-CON进行验证,从理论上提供了液晶T-CON中高速信号LVDS在Layout设计中的可靠依据。 展开更多
关键词 液晶T-CON 信号完整性 模型分析 HYPERLYNX
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部