期刊文献+
共找到38篇文章
< 1 2 >
每页显示 20 50 100
LED照明调光装置设计与实现 被引量:9
1
作者 王蔚 贾文超 《照明工程学报》 北大核心 2010年第2期74-76,共3页
采用单片机控制三路D\A转换输出,对LED红、绿、蓝三基色进行调节,实现对半导体照明色彩和亮度宽范围、高精度的调节,同时通过串并转换扫描方式使一套系统可对多个LED分别控制,实现其在高精度控光和控色的基础上可组成任意的静、动态图... 采用单片机控制三路D\A转换输出,对LED红、绿、蓝三基色进行调节,实现对半导体照明色彩和亮度宽范围、高精度的调节,同时通过串并转换扫描方式使一套系统可对多个LED分别控制,实现其在高精度控光和控色的基础上可组成任意的静、动态图案或画面。 展开更多
关键词 调光 LED照明 串并转换
下载PDF
遥测PCM码流解码系统的设计 被引量:6
2
作者 闫晓燕 武锦辉 《现代电子技术》 2008年第15期135-136,139,共3页
介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解... 介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解码系统硬件电路的设计,并分别介绍了422方式和±2.5 V方式的PCM码流的解调办法。该电路设计已用于某遥测系统的地面测试台,具有工作稳定,抗干扰能力强的特点。 展开更多
关键词 PCM解码 帧同步 码同步 串并转换
下载PDF
基于FPGA的多路磁共振信号采集设计 被引量:7
3
作者 毛雨阳 刘一清 《电子测量技术》 2018年第14期128-133,共6页
随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加... 随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加优越的传输性能,并在高速通信上普遍应用。而FPGA的灵活多变以及可重复编程的特性也决定着它更适合多路磁共振信号采集的设计。基于Xilinx公司spartan-6的ISERDES接口的多路串并转换器,实现了多路磁共振信号的采集,设计简单,开发周期短。 展开更多
关键词 ISERDES 磁共振 FPGA XILINX 串并转换
下载PDF
ISO/IEC7816-3串行通信协议的FPGA实现 被引量:5
4
作者 张子武 丁晓明 沈超 《现代电子技术》 2008年第3期164-165,共2页
为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并... 为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并转换以及回传到DSP。此方案不仅解决了DSP与SIM卡间串行通信问题而且与软件实现方案相比,大大减少了通信时间。 展开更多
关键词 ISO/IEC7816—3通信协议 SIM卡 串/并转换 导航定位
下载PDF
利用CPLD实现多路数据采集 被引量:2
5
作者 刘卓夫 桑恩方 《电子工程师》 2003年第1期55-56,共2页
设计了以 CPL D为核心处理芯片的多路数据采集系统 ,整个数据采集系统可实现最大采集频率为 80 0 k Hz,通道数为 4 8路的模拟信号的采集。系统中采用了 TI公司最新推出的高速低功耗 A/ D芯片 THS12 0 6,大大降低了系统功耗 ,还采用了 A... 设计了以 CPL D为核心处理芯片的多路数据采集系统 ,整个数据采集系统可实现最大采集频率为 80 0 k Hz,通道数为 4 8路的模拟信号的采集。系统中采用了 TI公司最新推出的高速低功耗 A/ D芯片 THS12 0 6,大大降低了系统功耗 ,还采用了 AD公司的 ADμC812实现采集器与 展开更多
关键词 CPLD 多路数据采集 串并转换 低功耗 复杂可编程逻辑器件
下载PDF
一种基于FPGA的LVDS数据串并转换设计
6
作者 霍海龙 张广阔 曾祥忠 《长江信息通信》 2023年第4期113-117,共5页
LVDS传输方式越来越多地应用在高速的信息传输中,而基于FPGA的LVDS数据接收也得到了更广泛的应用。文章介绍了一种基于FPGA的LVDS数据接收的实现方案,对LVDS串行数据进行了串行到并行的转换。通过实际验证,该方法实现了LVDS串行数据的... LVDS传输方式越来越多地应用在高速的信息传输中,而基于FPGA的LVDS数据接收也得到了更广泛的应用。文章介绍了一种基于FPGA的LVDS数据接收的实现方案,对LVDS串行数据进行了串行到并行的转换。通过实际验证,该方法实现了LVDS串行数据的并行处理,保证了转换过程中数据的实时传输。 展开更多
关键词 LVDS 串并转换 FPGA
下载PDF
基于FPGA的QDPSK调制器的设计与实现 被引量:3
7
作者 刘国华 李二喜 《电子设计工程》 2011年第9期22-25,共4页
介绍了QDPSK信号的优点,并分析了其实现原理,提出一种QDPSK高性能数字调制器的FPGA实现方案。采用自顶向下的设计思想,将系统分成串/并变换器、差分编码器、逻辑选相电路、四相载波发生器等4大模块,用原理图输入、VHDL语言设计和调用PL... 介绍了QDPSK信号的优点,并分析了其实现原理,提出一种QDPSK高性能数字调制器的FPGA实现方案。采用自顶向下的设计思想,将系统分成串/并变换器、差分编码器、逻辑选相电路、四相载波发生器等4大模块,用原理图输入、VHDL语言设计和调用PLL核相结合的多种设计方法,分别实现了各模块的具体设计,并给出了其在Quar-tusⅡ环境下的仿真结果。结果表明,基于PLL的QDPSK调制器,设计简单,便于修改和调试,性能稳定。 展开更多
关键词 QDPSK 串/并变换 数字调制器 FPGA
下载PDF
多个传感器输出信号的传递方法
8
作者 苑玮琦 臧岐 刘晓 《沈阳建筑大学学报(自然科学版)》 CAS 1994年第2期151-154,共4页
介绍一种通过同一条多芯电缆线将在一条工业生产线上的所有传感器输出信号传递给控制计算机的方法,并具体介绍两种控制电路的工作原理及其在实际应用中应注意的问题.
关键词 传感器 信号传输 串行-并行变换 窗比较器
下载PDF
基于LM3S608的现场监控器设计 被引量:1
9
作者 张美琪 胡国文 《微计算机信息》 2010年第11期108-109,151,共3页
设计了一种现场监控器。系统硬件以ARMCortex-M3内核的LM3S608ARM微控制器为核心,简化了系统的硬件结构。软件采用模块化设计思想,利用中断技术实现了A/D转换和远程通信。现场监控器设计结构简单,性价比高,现场测试表明,系统运行稳定可靠。
关键词 现场监控器 LM3S608 串行-并行转换器 RS 485通信
下载PDF
1GSPS高速数据采集系统的设计与实现
10
作者 幸羿南 田书林 《自动化信息》 2005年第12期39-41,共3页
交替采样技术是一种理想的提高采样率的方法,但所伴随的高速输出数据对存储也带来了一定的困难。本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为500Msps的A/D转换器,实现了1Gsps的采样率,并利用FPGA... 交替采样技术是一种理想的提高采样率的方法,但所伴随的高速输出数据对存储也带来了一定的困难。本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为500Msps的A/D转换器,实现了1Gsps的采样率,并利用FPGA对A/D转换器的输出数据进行转换和缓存。本文着重介绍了该数据采集系统的数据转换和数据存储,并给出了仿真波形。 展开更多
关键词 交替采样 串并转换 A/D FPGA 高速数据采集系统
下载PDF
基于FPGA的两种PPM调制对比分析
11
作者 杨湲 《成都工业学院学报》 2019年第2期38-42,共5页
为了分析调制系统效率与资源耗费的矛盾问题,设计了两种PPM调制系统,即系统A与系统B。系统A每次对两位二进制进行PPM调制,即先对输入的数据进行串并转换,每次并行输出两位数据,将输出的数据与时隙计数值进行比较,相等时输出一个脉冲。系... 为了分析调制系统效率与资源耗费的矛盾问题,设计了两种PPM调制系统,即系统A与系统B。系统A每次对两位二进制进行PPM调制,即先对输入的数据进行串并转换,每次并行输出两位数据,将输出的数据与时隙计数值进行比较,相等时输出一个脉冲。系统B则是对每位二进制进行独立的PPM调制,即先进行数值变换,用两位二进制代表一位数据信息,然后将转换后的两位二进制与时隙值进行比较,相等时输出一个脉冲。从时序仿真、功耗与资源占用结果对比可得:在50MHz的时钟下,本设计的两种调制系统均能对输入数据进行PPM调制,且系统B比系统A的总功耗少0.26mW,总逻辑单元少占用95个,但效率下降50%。 展开更多
关键词 效率 资源占用 脉位调制 串并转换 时隙值
下载PDF
Camera Link图像数据接口的FPGA实现 被引量:5
12
作者 甄国涌 何方城 单彦虎 《仪表技术与传感器》 CSCD 北大核心 2020年第11期36-39,共4页
针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像... 针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像接收逻辑进行设计,为FPGA内部IP核进行模块化配置,直接利用主控制器FPGA来实现Camera Link接口,使LVDS图像数据不通过转接芯片,也能够进行解串接收和数据处理。经时序信号仿真和误码率测试,验证了该接口方案设计的正确性,具有高可靠性和实际利用价值。 展开更多
关键词 Camera Link接口 FPGA LVDS 图像数据 串并转换
下载PDF
基于ADS1256的静态试验数据采集板卡开发 被引量:4
13
作者 韩巍 陈刚 +3 位作者 王伟 郭家齐 宿建乐 卢宪雨 《工程与试验》 2010年第2期56-58,共3页
ADS1256是TI公司最新推出的微功耗、高精度、超低噪声的24位A/D转换器。本文主要介绍ADS1256在基于ISA总线的静态试验机数据采集卡中的典型应用,其主要内容包括A/D转换数据采集板卡的结构组成、采样数据的串并行转换、板卡的抗干扰措施。
关键词 静态试验机 ADS1256 数据串并行转换
下载PDF
隔离技术及其应用 被引量:2
14
作者 王换文 段富 《电脑开发与应用》 2002年第5期4-6,共3页
分析了当前的防火墙、物理隔离、串并口隔离、双网卡隔离、包过滤等几种隔离技术 。
关键词 隔离技术 物理隔离 防火墙 包过滤 网络地址转换 计算机网络 证券交易系统
下载PDF
一种面向3D-IC中TSV阵列的动态双重自修复方法 被引量:1
15
作者 邝艳梅 赵凯 +2 位作者 缪旻 陈兢 罗昌浩 《半导体技术》 CAS 北大核心 2019年第2期121-128,共8页
硅通孔(TSV)是三维集成电路(3D-IC)的关键技术之一,缺陷TSV的片上自修复对于提升3D-IC的可靠性具有重要意义。针对现有片上缺陷TSV自修复方式对冗余TSV数量依赖性较高、可靠性较低等问题,提出了一种包含硬修复和软修复的双重自修复方法... 硅通孔(TSV)是三维集成电路(3D-IC)的关键技术之一,缺陷TSV的片上自修复对于提升3D-IC的可靠性具有重要意义。针对现有片上缺陷TSV自修复方式对冗余TSV数量依赖性较高、可靠性较低等问题,提出了一种包含硬修复和软修复的双重自修复方法。该方法既可以对随机出现的缺陷TSV进行冗余TSV替换,从而实现硬修复;也可以在冗余TSV数量不足时,通过两种不同的软修复策略,对信号进行"并串-串并"转换,实现局部范围内的软修复。该方法能有效减少由大量冗余TSV造成的面积开销,降低缺陷TSV修复率对冗余TSV数量的依赖性,提高缺陷TSV的修复率和3D-IC的可靠性。 展开更多
关键词 三维集成电路(3D-IC) 硅通孔(TSV) 双重自修复 并串-串并转换 高可靠性
下载PDF
基于FPGA的高速串并/并串转换器设计 被引量:11
16
作者 孙志雄 谢海霞 《现代电子技术》 2014年第8期151-152,共2页
在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并... 在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并串转换器基本原理,并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片EP1K30QC208-2实现了串并/并串转换器的设计,仿真及实验结果表明采用此设计方案是可行的。 展开更多
关键词 串并转换 并串转换
下载PDF
基于CPLD的AOTV单光纤传输方案 被引量:5
17
作者 贺志容 叶妙元 +1 位作者 肖霞 赵玉富 《高电压技术》 EI CAS CSCD 北大核心 2004年第10期32-33,共2页
提出了一种以电容分压器为传感单元 ,用光纤作为一、二次侧电路间信号传输媒介的有源光电电压互感器单光纤传输方案 ;论述了对该方案用CPLD实现数据解调的原理及过程 ;给出了数据解调的仿真波形及系统采集模拟量的一组实验数据 。
关键词 光纤传输 数据解调 CPLD 信号传输 仿真波形 方案 传感 电容分压器 光电电压互感器 有源
下载PDF
基于Spartan-6的16路高速串行传输的设计与实现 被引量:7
18
作者 李明 周轶男 李霞 《电子技术(上海)》 2011年第3期83-86,共4页
高速串行传输的设计是FPGA设计的一个重要方面。在串行传输的设计中摒弃了采用FPGA内部逻辑资源实现从而限制了串并转换速度的传统设计方法,SelectIO^(TM)接口技术给FPGA实现高速串行传输提供了良好的舞台,本文详细阐述了1:8 DDR模式下1... 高速串行传输的设计是FPGA设计的一个重要方面。在串行传输的设计中摒弃了采用FPGA内部逻辑资源实现从而限制了串并转换速度的传统设计方法,SelectIO^(TM)接口技术给FPGA实现高速串行传输提供了良好的舞台,本文详细阐述了1:8 DDR模式下16路高速串行传输的实现,并通过了16路高速串行传输达到12.8Gbit/s传输速率的板级试验。 展开更多
关键词 低电压差分信号 串并转换 现场可编程门阵列 串化器/解串器
原文传递
片间高速图像传输系统的设计与实现 被引量:6
19
作者 任强 姚远程 秦明伟 《自动化仪表》 CAS 2018年第9期34-39,共6页
针对图像采集与处理系统研发中的现场可编程门阵列(FPGA)之间的高速图像数据传输问题,设计了一种全双工、高吞吐率、高稳定性和高抗干扰能力的高速图像数据传输方案。设计的片间高速图像传输系统提供了通用的图像传输接口,可兼容不同的... 针对图像采集与处理系统研发中的现场可编程门阵列(FPGA)之间的高速图像数据传输问题,设计了一种全双工、高吞吐率、高稳定性和高抗干扰能力的高速图像数据传输方案。设计的片间高速图像传输系统提供了通用的图像传输接口,可兼容不同的数据位宽和用户时钟频率。高速图像传输模块分为协议层和物理层。协议层包括跨时钟域电路和CXP图像传输协议编译码电路,完成跨时钟域和图像数据流编译码处理;物理层基于Aurora 8B/10B core,完成数据流的串并转换以及多通道绑定等处理,并采用GTH收发器实现高速串行数据的收发。仿真测试表明,图像数据传输正确,图像数据流同步时钟最高可达250 MHz,传输位宽达128 bit,最高吞吐率可达32 Gbit/s,平均吞吐率为20 Gbit/s,并且还有很大的提升潜力。该高速图像传输系统能够实现高吞吐率、高抗干扰、低错误率的图像数据传输,有助于各种不同视觉测量系统和图像处理系统的开发,具有广泛的应用价值。 展开更多
关键词 图像处理系统 高速图像数据传输 AURORA 8B/10B CORE 串并转换 图像传输协议 收发器 高速串行 FPGA
下载PDF
基于FPGA的高速收发器研究与设计 被引量:4
20
作者 李晓昌 翟正军 黄梦玲 《测控技术》 CSCD 2015年第4期28-31,共4页
在数字系统设计领域,对带宽的需求在不断增长,数据的并行传输已经成为高速数据传输的瓶颈,新一代高速串行总线技术如PCI Express、USB3.0、SATA等技术日臻成熟,而高速收发器是实现串行高速数据传输系统的重要组成部分。解析高速收发器... 在数字系统设计领域,对带宽的需求在不断增长,数据的并行传输已经成为高速数据传输的瓶颈,新一代高速串行总线技术如PCI Express、USB3.0、SATA等技术日臻成熟,而高速收发器是实现串行高速数据传输系统的重要组成部分。解析高速收发器的基本结构、工作原理,分析了总体设计、各模块的详细设计以及在FPGA中的集成,并进行了仿真和验证,研究表明采用高速收发器可以实现FPGA串并转换数据的功能。 展开更多
关键词 FPGA 串并转换 高速收发器
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部