期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
SDL PUF:高可靠自适应偏差锁定PUF电路
1
作者
张源
罗静茹
张吉良
《电子与信息学报》
EI
CAS
CSCD
北大核心
2024年第5期2274-2280,共7页
物理不可克隆函数(Physical Unclonable Function, PUF)作为一种新的硬件安全原语,通过提取工艺偏差产生唯一的响应序列为计算系统提供可信根。然而现有基于现场可编辑门阵列(Field Programmable Gate Array, FPGA)的PUF难以在较宽的温...
物理不可克隆函数(Physical Unclonable Function, PUF)作为一种新的硬件安全原语,通过提取工艺偏差产生唯一的响应序列为计算系统提供可信根。然而现有基于现场可编辑门阵列(Field Programmable Gate Array, FPGA)的PUF难以在较宽的温度和电压范围内实现高可靠性。该文提出一种基于自定时环(Self-Timed Ring,STR)的自适应偏差锁定PUF(Self-adaption Deviation Locking PUF, SDL PUF),首先利用STR延迟引起的振荡频率差产生PUF响应;然后通过在初始化阶段自适应配置,有效扩大STR环内的事件到达时间偏差,从而显著提高PUF的可靠性;最后进一步提出一种对比混淆策略,通过提取工艺偏差自动生成随机比特配置并混淆比较器,以抵抗侧信道攻击。在Xilinx Virtex-6 FPGA上实验结果表明,SDL PUF在0~80°C的温度范围和0.85~1.15V的电压范围内误码率为0,唯一性和均匀性分别为49.29%和49.84%。
展开更多
关键词
物理不可克隆函数
自定时环
FPGA
可靠性
下载PDF
职称材料
基于多相位自定时振荡环的真随机数发生器
2
作者
陈杨兵
吴帆
蒋剑飞
《传感器与微系统》
CSCD
北大核心
2022年第6期61-64,69,共5页
针对传统的真随机数发生器(TRNG)的频率随级数线性减小,对工作环境、电压和工艺变化非常敏感,鲁棒性不强等问题,提出一种新型的真随机数发生器结构,通过使用多相位自定时振荡环作为熵源,重新设计熵源采样电路以配合熵源结构,实现高采样...
针对传统的真随机数发生器(TRNG)的频率随级数线性减小,对工作环境、电压和工艺变化非常敏感,鲁棒性不强等问题,提出一种新型的真随机数发生器结构,通过使用多相位自定时振荡环作为熵源,重新设计熵源采样电路以配合熵源结构,实现高采样输出的要求。本文提出的真随机数发生器运行在Xilinx KCU116平台上拥有高达250 Mbps的产生速率,消耗资源低至32 slice。通过对产生数据进行了统计检验分析,其统计结果以高P值通过了美国国家标准与技术研究院(NIST)测试套件的检测。
展开更多
关键词
真随机数发生器
高吞吐率
自定时环
边缘采样
多相位
下载PDF
职称材料
一种用于异步流水线环性能分析的排队网络近似分析算法
3
作者
王蕾
王志英
戴葵
《计算机工程与科学》
CSCD
2007年第2期82-85,共4页
异步电路的性能评测一直是异步电路设计技术研究的难点所在。本文提出了异步流水线环的一种排队网络近似分析算法。首先将异步流水线环建模为闭合阻塞排队网络,再使用近似分析算法分析阻塞排队网络的性能,包括吞吐率、响应时间等,进而...
异步电路的性能评测一直是异步电路设计技术研究的难点所在。本文提出了异步流水线环的一种排队网络近似分析算法。首先将异步流水线环建模为闭合阻塞排队网络,再使用近似分析算法分析阻塞排队网络的性能,包括吞吐率、响应时间等,进而得到异步流水线的吞吐率、周期时间和延迟等性能参数。通过将本文算法的计算结果和数值计算得到的精确结果进行比较,证明了该算法的正确性和有效性。
展开更多
关键词
异步流水线环
闭合阻塞排队网络
近似分析方法
下载PDF
职称材料
题名
SDL PUF:高可靠自适应偏差锁定PUF电路
1
作者
张源
罗静茹
张吉良
机构
湖南大学半导体学院(集成电路学院)
出处
《电子与信息学报》
EI
CAS
CSCD
北大核心
2024年第5期2274-2280,共7页
基金
国家自然科学基金(U20A20202,62122023)。
文摘
物理不可克隆函数(Physical Unclonable Function, PUF)作为一种新的硬件安全原语,通过提取工艺偏差产生唯一的响应序列为计算系统提供可信根。然而现有基于现场可编辑门阵列(Field Programmable Gate Array, FPGA)的PUF难以在较宽的温度和电压范围内实现高可靠性。该文提出一种基于自定时环(Self-Timed Ring,STR)的自适应偏差锁定PUF(Self-adaption Deviation Locking PUF, SDL PUF),首先利用STR延迟引起的振荡频率差产生PUF响应;然后通过在初始化阶段自适应配置,有效扩大STR环内的事件到达时间偏差,从而显著提高PUF的可靠性;最后进一步提出一种对比混淆策略,通过提取工艺偏差自动生成随机比特配置并混淆比较器,以抵抗侧信道攻击。在Xilinx Virtex-6 FPGA上实验结果表明,SDL PUF在0~80°C的温度范围和0.85~1.15V的电压范围内误码率为0,唯一性和均匀性分别为49.29%和49.84%。
关键词
物理不可克隆函数
自定时环
FPGA
可靠性
Keywords
Physical
unclonable
function
self
-
timed
ring
FPGA
Reliability
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于多相位自定时振荡环的真随机数发生器
2
作者
陈杨兵
吴帆
蒋剑飞
机构
上海交通大学电子信息与电气工程学院
中国船舶重工集团公司第七一一研究所
出处
《传感器与微系统》
CSCD
北大核心
2022年第6期61-64,69,共5页
基金
国家重点研发计划资助项目(2019YFB2204500)。
文摘
针对传统的真随机数发生器(TRNG)的频率随级数线性减小,对工作环境、电压和工艺变化非常敏感,鲁棒性不强等问题,提出一种新型的真随机数发生器结构,通过使用多相位自定时振荡环作为熵源,重新设计熵源采样电路以配合熵源结构,实现高采样输出的要求。本文提出的真随机数发生器运行在Xilinx KCU116平台上拥有高达250 Mbps的产生速率,消耗资源低至32 slice。通过对产生数据进行了统计检验分析,其统计结果以高P值通过了美国国家标准与技术研究院(NIST)测试套件的检测。
关键词
真随机数发生器
高吞吐率
自定时环
边缘采样
多相位
Keywords
true
random
number
generator(TRNG)
high
throughput
self
-
timed
ring
edge
sampling
multi-phase
分类号
TN791 [电子电信—电路与系统]
下载PDF
职称材料
题名
一种用于异步流水线环性能分析的排队网络近似分析算法
3
作者
王蕾
王志英
戴葵
机构
国防科技大学计算机学院
出处
《计算机工程与科学》
CSCD
2007年第2期82-85,共4页
基金
国家自然科学基金资助项目(90407022)
文摘
异步电路的性能评测一直是异步电路设计技术研究的难点所在。本文提出了异步流水线环的一种排队网络近似分析算法。首先将异步流水线环建模为闭合阻塞排队网络,再使用近似分析算法分析阻塞排队网络的性能,包括吞吐率、响应时间等,进而得到异步流水线的吞吐率、周期时间和延迟等性能参数。通过将本文算法的计算结果和数值计算得到的精确结果进行比较,证明了该算法的正确性和有效性。
关键词
异步流水线环
闭合阻塞排队网络
近似分析方法
Keywords
self
-
timed
ring
,closed
queueing
network
with
transfer
blocking,approximate
analysis
method
分类号
TP301.6 [自动化与计算机技术—计算机系统结构]
TN402 [自动化与计算机技术—计算机科学与技术]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
SDL PUF:高可靠自适应偏差锁定PUF电路
张源
罗静茹
张吉良
《电子与信息学报》
EI
CAS
CSCD
北大核心
2024
0
下载PDF
职称材料
2
基于多相位自定时振荡环的真随机数发生器
陈杨兵
吴帆
蒋剑飞
《传感器与微系统》
CSCD
北大核心
2022
0
下载PDF
职称材料
3
一种用于异步流水线环性能分析的排队网络近似分析算法
王蕾
王志英
戴葵
《计算机工程与科学》
CSCD
2007
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部