期刊文献+
共找到134篇文章
< 1 2 7 >
每页显示 20 50 100
基于FPGA的TFT大屏幕液晶显示控制器设计 被引量:5
1
作者 陈俊 唐小琦 周会成 《组合机床与自动化加工技术》 北大核心 2014年第3期13-15,共3页
目前普通MCU由于其运行速度,以及屏驱动接口能力不足,使得其无法胜任大尺寸,高分辨率,丰富色彩的液晶显示器。论文采用了ARM+FPGA的架构实现由FPGA来驱动TFT液晶屏幕,大大的减轻ARM的数据处理负担。同时针对由于显示所需显存容量大,而S... 目前普通MCU由于其运行速度,以及屏驱动接口能力不足,使得其无法胜任大尺寸,高分辨率,丰富色彩的液晶显示器。论文采用了ARM+FPGA的架构实现由FPGA来驱动TFT液晶屏幕,大大的减轻ARM的数据处理负担。同时针对由于显示所需显存容量大,而SRAM价格高昂的问题,采用单片SDARM读写切换控制的功能,大大的减少了成本开支,并且已经成功应用于嵌入式系统。经验证,该方法能够在不增加成本的情况下,稳定的实现TFT大屏幕的显示。 展开更多
关键词 FPGA TFT液晶屏 显示技术 sdram控制
下载PDF
基于FPGA和USB的图像传输平台 被引量:3
2
作者 杨帆 杨晓慧 黄勇 《长春工业大学学报》 CAS 2013年第4期397-400,共4页
在基于FPGA和USB的图像传输平台中,数据存储在FPGA外挂的SDRAM,采用DMA技术将数据通过USB总线送到上位机,并通过LabView显示,实现了硬件并行和流水线结构。
关键词 FPGA sdram控制 图像传输 LABVIEW
下载PDF
HDTV SoC平台中存储器控制及其VLSI优化 被引量:2
3
作者 邱琳 郑世宝 +1 位作者 王涛 王峰 《电视技术》 北大核心 2005年第11期41-44,共4页
在分析视频解码标准硬件实现要求的基础上,提出了SoC系统结构和SDRAM接口控制器的设计策略,包括冲突调度和面向提升带宽利用率的优化设计,并配置了一个二级请求缓冲池,配合固定优先级策略,解决了共享设备总线冲突问题;提出bank交叠方法... 在分析视频解码标准硬件实现要求的基础上,提出了SoC系统结构和SDRAM接口控制器的设计策略,包括冲突调度和面向提升带宽利用率的优化设计,并配置了一个二级请求缓冲池,配合固定优先级策略,解决了共享设备总线冲突问题;提出bank交叠方法隐藏读写等待时间,以达到提高带宽利用率的目的;另外,还用合并空闲状态的方法实现硬件可重用。 展开更多
关键词 片上系统 视频解码 sdram控制 调度策略 超大规模集成电路
下载PDF
多通道电离层探测系统数据传输设计
4
作者 张启安 杨国斌 +1 位作者 刘桐辛 姜春华 《现代电子技术》 2022年第20期11-16,共6页
武汉大学多通道电离层探测系统是一套基于电离层地基探测的多通道探测系统,不仅可以用于常规的电离层观测,还可以用于闪电、流星的科学监测。该探测系统被大量应用于收发共站的探测场景中,并在不同的探测场景下具有不同的硬件配置。对... 武汉大学多通道电离层探测系统是一套基于电离层地基探测的多通道探测系统,不仅可以用于常规的电离层观测,还可以用于闪电、流星的科学监测。该探测系统被大量应用于收发共站的探测场景中,并在不同的探测场景下具有不同的硬件配置。对于常规的电离层探测,发射机的功率较小;而在一些探测场景中,特别是在进行电离层斜返探测、流星探测、闪电探测时,需要功率较大的发射机(≥2 kW),在这种情况下,天线的耦合与地杂波增大,不仅会造成回波质量的下降,同时还会导致USB总线传输电路受到干扰,产生数据传输的误码与缺失。为了提高数据传输的可靠性,文中设计一套基于SDRAM和千兆以太网的多通道探测数据传输系统,实现数据的缓存与高速可靠传输,通过现场可编程逻辑门阵列(FPGA)与硬件描述语言Verilog实现SDRAM的控制与千兆以太网的数据发送,以达到提升系统的数据传输正确率的目的。实验探测结果表明,所设计系统的传输链路具有实用性和可靠性。 展开更多
关键词 电离层探测 多通道探测系统 sdram控制 数据传输 数据缓存 系统测试
下载PDF
一种UWB的MAC缓存设计
5
作者 陈泽 傅忠谦 黄鲁 《微型机与应用》 2013年第13期30-32,36,共4页
实现了一个脉冲超宽带、高速、短距离无线通信组网工程的MAC缓存设计,使用片外SDRAM与MAC芯片电路中优先级最高的FIFO进行数据交互,并在SMIC 0.18μm CMOS工艺下进行了流片。测试结果证明其在125MHz下能正常工作。
关键词 MAC 缓存 sdram控制 FIFO
下载PDF
高速图像存储系统中SDRAM控制器的实现 被引量:35
6
作者 王骞 丁铁夫 《液晶与显示》 CAS CSCD 北大核心 2006年第1期48-52,共5页
SDRAM作为大容量存储器在高速图像处理中具有很大的应用价值。但由于SDRAM的结构和SRAM不同,其控制比较复杂。文章详细介绍了SDRAM存储器的结构、接口信号和操作方法,以及SDRAM控制器的设计方法。结合实际系统,设计给出了使用FPGA实现SD... SDRAM作为大容量存储器在高速图像处理中具有很大的应用价值。但由于SDRAM的结构和SRAM不同,其控制比较复杂。文章详细介绍了SDRAM存储器的结构、接口信号和操作方法,以及SDRAM控制器的设计方法。结合实际系统,设计给出了使用FPGA实现SDRAM控制器的硬件接口,在Altera公司的主流FPGA芯片EP1C6Q240C8上,通过增加流水级数和将输出触发器布置在IO单元中,该控制器可达到185MHz的频率。 展开更多
关键词 FPGA sdram sdram控制
下载PDF
大面阵CCD图像实时显示系统的设计 被引量:38
7
作者 王明富 杨世洪 吴钦章 《光学精密工程》 EI CAS CSCD 北大核心 2010年第9期2053-2059,共7页
为解决基于CameraLink接口的相机必须使用专用采集卡和系统机才能显示的问题,设计了一种结构简单、携带方便的图像实时显示系统。该系统采用2片SDRAM对图像进行交替缓存,并在Xilinx公司的Spatan3系列现场可编程门阵列(FPGA)中完成了较... 为解决基于CameraLink接口的相机必须使用专用采集卡和系统机才能显示的问题,设计了一种结构简单、携带方便的图像实时显示系统。该系统采用2片SDRAM对图像进行交替缓存,并在Xilinx公司的Spatan3系列现场可编程门阵列(FPGA)中完成了较为复杂的主要控制逻辑。将CameraLink输入的图像经过拼接、BIN等预处理后缓存到1片SDRAM,同时按照一定格式以25frame(50field)/s的速度读出另1片SDRAM中的图像,经ADV7300转换成模拟电视信号后送到模拟显示器显示。结果表明,在相机帧频为3.6frame/s时,该系统可以实时显示大面阵CCD数字航测相机拍摄的图像,能观察不同分辨率的图像以及原图像任何部位的细节,并能根据天气条件调整显示亮度以更好地观察图像。该系统只包含1块电路板和1个模拟显示器,已成功应用于4008×5344面阵的CCD数字航测相机中。 展开更多
关键词 CCD图像 实时显示 CameraLink接口 现场可编程门阵列(FPGA) Bin操作 sdram控制
下载PDF
基于FPGA的SDRAM控制器的设计和实现 被引量:25
8
作者 杨海涛 苏涛 巫幪 《电子科技》 2007年第1期8-12,共5页
为扩展TS-101处理器的外部SDRAM存储空间,提出一种基于FPGA的SDRAM控制器的实现方法。分析了所用SDRAM的特点、原理,介绍了SDRAM控制器的组成框图及各模块功能,给出了读写SDRAM的时序图以及SDRAM存储板的性能参数。FPGA中采用了模块化... 为扩展TS-101处理器的外部SDRAM存储空间,提出一种基于FPGA的SDRAM控制器的实现方法。分析了所用SDRAM的特点、原理,介绍了SDRAM控制器的组成框图及各模块功能,给出了读写SDRAM的时序图以及SDRAM存储板的性能参数。FPGA中采用了模块化设计方式,该设计将TS-101处理器的外部SDRAM存储空间扩展至512Mbyte。 展开更多
关键词 大容量存储器 sdram控制 时序分析
下载PDF
SDRAM控制器的设计与VHDL实现 被引量:19
9
作者 田丰 邓建国 +1 位作者 李巍 贾治华 《电子技术应用》 北大核心 2005年第2期74-77,共4页
介绍了SDRAM的存储体结构、主要控制时序和基本操作命令,并且结合实际系统,给出了一种用FPGA实现的通用SDRAM控制器的方案。
关键词 sdram控制 VHDL 命令 FPGA实现 通用 存储 时序 方案 基本操作
下载PDF
DDR2 SDRAM控制器的设计与实现 被引量:15
10
作者 赵天云 王洪迅 +1 位作者 郭雷 毕笃彦 《微电子学与计算机》 CSCD 北大核心 2005年第3期203-207,共5页
本文介绍了DDR2SDR AM的基本特征,并给出了一种DD R2SDRAM控制器的设计方法,详述了其基本结构和设计思想,并使用Altera公司的FPGA器件Stratix EP2S30F672C3进行了实现和验证,同时给出了设计与实现中应注意的若干问题。
关键词 DDR2 sdram控制 FPGA 锁相环 状态机
下载PDF
高速SDRAM控制器设计的FPGA实现 被引量:21
11
作者 张林 何春 《电子科技大学学报》 EI CAS CSCD 北大核心 2008年第S1期109-112,共4页
同步动态存储器(SDRAM)控制器通常用有限状态机实现,对于一般的设计方法,由于状态数量多,状态转换通常伴随大的组合逻辑而影响运行速度,因此,SDRAM控制器的速度限制了SDRAM存储器的访问速度。该文从结构优化入手来优化方法,利用状态机... 同步动态存储器(SDRAM)控制器通常用有限状态机实现,对于一般的设计方法,由于状态数量多,状态转换通常伴随大的组合逻辑而影响运行速度,因此,SDRAM控制器的速度限制了SDRAM存储器的访问速度。该文从结构优化入手来优化方法,利用状态机分解的思想将大型SDRAM控制状态机用若干小的子状态机实现,达到简化逻辑的目的,不仅提高了速度还节省了资源,对该类大型SDRAM控制器的实现有一定参考意义。 展开更多
关键词 现场可编程门阵列 高速状态机 sdram控制 状态机分解
下载PDF
基于FPGA的DDR3 SDRAM控制器设计及实现 被引量:23
12
作者 张刚 贾建超 赵龙 《电子科技》 2014年第1期70-73,共4页
DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试... DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试。验证了DDS3控制器的可行性,其工作稳定、占用资源少、可植性强等。 展开更多
关键词 FPGA DDR3 sdram控制 MIG
下载PDF
使用Verilog实现基于FPGA的SDRAM控制器 被引量:16
13
作者 曹华 邓彬 《今日电子》 2005年第1期53-55,60,共4页
介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。
关键词 sdram控制 FPGA 使用 设计方法 工作原理
下载PDF
基于FPGA的DDR SDRAM控制器的实现 被引量:19
14
作者 吴健军 初建朋 赖宗声 《微计算机信息》 北大核心 2006年第01Z期156-157,共2页
随着现在各种处理器的工作频率越来越快,存储器的读写速度以及外围的控制电路的性能成为直接制约系统的性能的瓶颈。介绍了一种基于FPGA的DDRSDRAM控制器的设计。
关键词 DDR sdram控制 FPGA tcac DLL
下载PDF
利用FPGA实现SDRAM控制器的设计 被引量:9
15
作者 刘云清 佟首峰 姜会林 《长春理工大学学报(自然科学版)》 2005年第4期47-50,共4页
介绍了SDRAM的工作原理和使用方法。以一个数据通信中实际使用的SDRAM控制器为例,设计了用可编程逻辑器件(FPGA)实现SDRAM控制器的方法,给出了具体实现时需要注意的地方。
关键词 VHDL sdram(Synchorous DRAM) sdram控制
下载PDF
高速图像处理系统中DDR2-SDRAM接口的设计 被引量:15
16
作者 陈雨 陈科 安涛 《现代电子技术》 2011年第12期104-107,110,共5页
为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理... 为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理系统平台并进行了连续读/写标准VGA格式图像数据的实验,在显示端得到了清晰不掉帧的图像结果,具有结构简单和高速存取图像的特点。 展开更多
关键词 图像处理 DDR2-sdram控制 FPGA 缓存设计
下载PDF
基于FPGA的视频图像采集与显示系统设计 被引量:14
17
作者 杨钦 周云飞 胡永兵 《计算机工程与设计》 CSCD 北大核心 2013年第6期1988-1992,共5页
针对CCD摄像头输出的模拟CVBS信号数据量大和现场可编程门阵列FPGA并行处理能力强的特点,提出了一种CCD摄像头+FPGA+SDRAM+视频编解码芯片的采集与VGA显示系统设计方案。按照视频信号的处理过程,在FP-GA中设计了I2 C控制器,ITU656解码... 针对CCD摄像头输出的模拟CVBS信号数据量大和现场可编程门阵列FPGA并行处理能力强的特点,提出了一种CCD摄像头+FPGA+SDRAM+视频编解码芯片的采集与VGA显示系统设计方案。按照视频信号的处理过程,在FP-GA中设计了I2 C控制器,ITU656解码器、视频处理器、SDRAM控制器、色度空间转换模块和VGA显示模块,实现了对视频解码芯片的工作配置,视频数据的解析、处理、存储和显示。硬件验证结果符合设计要求。 展开更多
关键词 CCD摄像头 FPGA sdram控制 视频处理 视频显示
下载PDF
单片SDRAM的数据读写乒乓操作设计 被引量:14
18
作者 项力领 刘智 +1 位作者 杨阳 胡智慧 《长春理工大学学报(自然科学版)》 2013年第5期140-143,共4页
针对数字视频图像采集及其显示系统中高速实时的数据需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计。在研究SDRAM的逻辑结构的基础上,利用Verilog语言实现了SDRAM的初始化以及读写操作,同时提出一种仅使用一块SDRAM进行数据写入和... 针对数字视频图像采集及其显示系统中高速实时的数据需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计。在研究SDRAM的逻辑结构的基础上,利用Verilog语言实现了SDRAM的初始化以及读写操作,同时提出一种仅使用一块SDRAM进行数据写入和读出的乒乓操作的方法,并且使用FIFO实现了异步时钟数据的交换。实验仿真波形图表明该设计能很好的实现SDRAM控制器的数据缓存以及数据读写的乒乓操作。 展开更多
关键词 FPGA sdram控制 分时复用 乒乓操作 FIFO
下载PDF
基于CameraLink的实时显示技术研究 被引量:7
19
作者 何中翔 杨世洪 《现代显示》 2008年第10期31-35,共5页
由于目前基于CameraLink接口的各种相机都不能直接显示,因此本文基于Xilinx公司的Spartan3系列FPGA XC3S1000-6FG456I设计了一套实时显示系统,该系统可以在不通过系统机的情况下,完成对相机CameraLink信号的接收、缓存、读取并显示。系... 由于目前基于CameraLink接口的各种相机都不能直接显示,因此本文基于Xilinx公司的Spartan3系列FPGA XC3S1000-6FG456I设计了一套实时显示系统,该系统可以在不通过系统机的情况下,完成对相机CameraLink信号的接收、缓存、读取并显示。系统采用两片SDRAM作为帧缓存,将输入的CameraLink信号转换成帧频为75Hz,分辨率为1,024×768的XGA格式信号,并采用ADV7123JST芯片实现数模转换,将芯片输出的信号送到VGA接口,通过VGA显示器显示出来。设计的系统可以应用于各种基于CameraLink接口的相机输出信号的实时显示。 展开更多
关键词 CAMERALINK FPGA sdram控制 实时显示
下载PDF
用于HDTV视频解码器的高性能SDRAM控制器 被引量:11
20
作者 赵强 罗嵘 +1 位作者 汪蕙 杨华中 《电子与信息学报》 EI CSCD 北大核心 2007年第6期1332-1337,共6页
该文提出了一种适用于HDTV视频解码器的高性能SDRAM控制器。通过为SDRAM控制器设置多个端口并集成仲裁功能,该SDRAM控制器可以取代传统的总线+DMA结构,为解码器中的功能单元有效地分配存储器的带宽资源。该文提出的SDRAM控制器内建流水... 该文提出了一种适用于HDTV视频解码器的高性能SDRAM控制器。通过为SDRAM控制器设置多个端口并集成仲裁功能,该SDRAM控制器可以取代传统的总线+DMA结构,为解码器中的功能单元有效地分配存储器的带宽资源。该文提出的SDRAM控制器内建流水线式的地址和数据路径,配合SDRAM本身流水处理指令的特性,能够无延时地处理各个端口上的存储器访问请求,从而降低了对片上缓存的需求。仿真综合结果表明,该文设计的SDRAM控制器满足HDTV解码的性能要求,且与总线+DMA结构相比,片上缓存容量减少了约70%。 展开更多
关键词 HDTV sdram控制 视频 解码
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部