-
题名基于正弦数据压缩算法的DDS研究及FPGA实现
- 1
-
-
作者
闵令辉
曹晓东
程凯
王哲
-
机构
聊城大学山东省光通信科学与技术重点实验室
中国科学院大学高速电路与神经网络实验室
中国科院半导体研究所
-
出处
《计算机测量与控制》
2023年第2期269-276,283,共9页
-
文摘
针对直接数字频率合成器(DDS)芯片因存储空间开销大导致功耗增加,可靠性降低的问题,设计了一种将改进sunderland算法与QE-ROM技术相结合的一种用于直接数字频率合成器(DDS)的紧凑型16位精度正弦查找表(ROM);对所设计的正弦查表算法进行了系统级仿真与硬件描述语言(Verilog HDL)实现,并最终在FPGA上进行了整体算法功能与性能的验证;基于AD5360芯片制作了一款多通道16位输出数模转换器(DAC),并搭载降压稳压芯片LM317和LM337实现了一款可以将220 V工频转换为DAC所需的±9 V和3.75 V的供电电源;测试结果显示,设计的正弦查找表算法在达到16位精度的同时,只占据8576 bit的存储空间;所使用的正弦数据优化算法相比较传统的DDS正弦波形发生器资源节省99.2%,实现了122:1的压缩比,有效降低了DDS的芯片面积和功耗。
-
关键词
直接数字频率合成器
存储空间压缩
Sunderland算法
qe-rom算法
数模转换器
-
Keywords
DDS
storage space compression
sunderland algorithms
qe-rom algorithm
DAC
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-