期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于PCIE总线的DMA引擎研究
被引量:
7
1
作者
孙欣欣
李娟
+1 位作者
田粉仙
杨军
《云南大学学报(自然科学版)》
CAS
CSCD
北大核心
2021年第3期444-450,共7页
针对目前卡板与主机系统之间存在数据传输过程中吞吐量过小,导致系统处理器速率慢的不足,提出了一种高性能的直接存储器访问(Direct Memory Access,DMA)引擎架构设计方案.首先,就改进后的分散聚集DMA传输模式提出了DMA单核引擎构架;然后...
针对目前卡板与主机系统之间存在数据传输过程中吞吐量过小,导致系统处理器速率慢的不足,提出了一种高性能的直接存储器访问(Direct Memory Access,DMA)引擎架构设计方案.首先,就改进后的分散聚集DMA传输模式提出了DMA单核引擎构架;然后,在兼容Xilinx FPGA 6、7系列的DMA单核引擎构架基础上提出了由两个PCIE IP核通过x8通道与PCIE桥并行使用的双核DMA引擎设计方案;最后,用Virtex-6 FPGA开发板对Xilinx PCIE Gen2进行DMA引擎性能测试.经测试,DMA单核引擎的吞吐量最高可达3721 MB/s,与此同时,双核引擎能达到6925 MB/s,约为单核引擎的2倍,达到了设计要求.该设计具有良好的稳定性,可广泛应用于卫星遥测、无人机入侵数据获取、雷达系统等高速数据采集系统.
展开更多
关键词
pcie
FPGA
直接存储器访问
高速数据传输
下载PDF
职称材料
基于PCIe的高精度低杂散信号源设计
被引量:
2
2
作者
段雄风
张鹏
《自动化仪表》
CAS
2023年第1期12-17,共6页
为了在动态压力测试系统中提供1种精度高、便携式与可靠性强的信号源以完成校准测试工作,通过采用现场可编程门阵列(FPGA)芯片作为控制核心,设计了1种高精度、低杂散的信号源。基于直接数字式频率合成器(DDS)基本原理,利用高速串行计算...
为了在动态压力测试系统中提供1种精度高、便携式与可靠性强的信号源以完成校准测试工作,通过采用现场可编程门阵列(FPGA)芯片作为控制核心,设计了1种高精度、低杂散的信号源。基于直接数字式频率合成器(DDS)基本原理,利用高速串行计算机扩展总线(PCIe)标准发送上位机指令及大量波形数据,通过16位的4通道模数转换芯片DAC8544输出各类型信号。采用Xilinx提供的DDS Compiler知识产权(IP)核与Block Memory Generator知识产权(IP)核实现任意信号及调制信号的输出,以减少设计电路体积。此外,提出引用有限长单位冲激响应(FIR)滤波器插值滤波与相位抖动技术,对输出杂散进行了处理。试验结果表明,信号源频率范围为10 Hz~10 MHz,幅值±5 V可调,无杂散动态范围优于60 dB,频率误差在0.05%以内。该信号源输出信号精度高、杂散低,具有实际的应用价值,也可用于航空发动机、汽轮机等其他动态测试领域。
展开更多
关键词
现场可编程门阵列
信号源
直接数字式频率合成器
高速串行计算机扩展总线
DAC8544
知识产权核
有限长单位冲激响应滤波器
下载PDF
职称材料
中标麒麟下基于PCIe总线的时统板驱动实现
3
作者
刘丽霞
孙昆
+1 位作者
张力
李之乾
《计算机应用》
CSCD
北大核心
2023年第S02期130-134,共5页
时统板作为保证时间同步的板卡在装备系统上有着重要的应用,具有高精度、小型化特点。外设部件互连高速串行标准(PCIe)总线有效提高了数据传输的速率和质量,因此基于PCIe总线的时统板能保证时间同步的可靠性。在中标麒麟操作系统下实现P...
时统板作为保证时间同步的板卡在装备系统上有着重要的应用,具有高精度、小型化特点。外设部件互连高速串行标准(PCIe)总线有效提高了数据传输的速率和质量,因此基于PCIe总线的时统板能保证时间同步的可靠性。在中标麒麟操作系统下实现PCIe时统板驱动,设计了使用时统板定时给本地时间校时的服务。通过对比直接读取时统板时间与读取被时统板定时校准的本地时间的误差,说明了所设计的时统板驱动稳定和有效;同时,拓展了时统板应用。
展开更多
关键词
外设部件互连高速串行标准
中标麒麟
LINUX
时统板
驱动
下载PDF
职称材料
基于PCIe的无线电数据传输接口实现
被引量:
2
4
作者
刘鹏
常振杰
《西安邮电大学学报》
2018年第6期68-73,共6页
基于快速外围设备互连(peripheral component interconnect express,PCIe)设计一种无线电数据传输接口,以提高无线电宽带记录仪的数据传输速率。分析PCIe总线协议的时序关系,以赛灵思公司的现场可编程门阵列(field programmable gate ar...
基于快速外围设备互连(peripheral component interconnect express,PCIe)设计一种无线电数据传输接口,以提高无线电宽带记录仪的数据传输速率。分析PCIe总线协议的时序关系,以赛灵思公司的现场可编程门阵列(field programmable gate array,FPGA)为载体,采用其内部的PCIe核,设计PCIe数据传输接口中的直接存储器读取(derect memery access,DMA)控制模块、寄存器控制模块、数据发送模块和数据接收模块程序。在Vavido平台上,利用在线逻辑分析仪抓取波形,时序分析结果显示,接口程序设计合理,传输系统稳定可靠,可以实现无线电数据的高速传输。
展开更多
关键词
无线电宽带记录仪
现场可编程门阵列
快速外围设备互连
直接存储器读取
下载PDF
职称材料
题名
一种基于PCIE总线的DMA引擎研究
被引量:
7
1
作者
孙欣欣
李娟
田粉仙
杨军
机构
云南大学信息学院
出处
《云南大学学报(自然科学版)》
CAS
CSCD
北大核心
2021年第3期444-450,共7页
基金
国家自然科学基金(11663007).
文摘
针对目前卡板与主机系统之间存在数据传输过程中吞吐量过小,导致系统处理器速率慢的不足,提出了一种高性能的直接存储器访问(Direct Memory Access,DMA)引擎架构设计方案.首先,就改进后的分散聚集DMA传输模式提出了DMA单核引擎构架;然后,在兼容Xilinx FPGA 6、7系列的DMA单核引擎构架基础上提出了由两个PCIE IP核通过x8通道与PCIE桥并行使用的双核DMA引擎设计方案;最后,用Virtex-6 FPGA开发板对Xilinx PCIE Gen2进行DMA引擎性能测试.经测试,DMA单核引擎的吞吐量最高可达3721 MB/s,与此同时,双核引擎能达到6925 MB/s,约为单核引擎的2倍,达到了设计要求.该设计具有良好的稳定性,可广泛应用于卫星遥测、无人机入侵数据获取、雷达系统等高速数据采集系统.
关键词
pcie
FPGA
直接存储器访问
高速数据传输
Keywords
peripheral
component
interconnect
express
(
pcie
)
Field
Programmable
Gate
Array(FPGA)
Direct
Memory
Access(DMA)
high
speed
data
transmission
分类号
TP391 [自动化与计算机技术—计算机应用技术]
下载PDF
职称材料
题名
基于PCIe的高精度低杂散信号源设计
被引量:
2
2
作者
段雄风
张鹏
机构
中北大学仪器与电子学院
中北大学电子测试技术国家重点实验室
出处
《自动化仪表》
CAS
2023年第1期12-17,共6页
基金
国家级技术领域基金资助项目(2021-JCJQ-JJ-0726)。
文摘
为了在动态压力测试系统中提供1种精度高、便携式与可靠性强的信号源以完成校准测试工作,通过采用现场可编程门阵列(FPGA)芯片作为控制核心,设计了1种高精度、低杂散的信号源。基于直接数字式频率合成器(DDS)基本原理,利用高速串行计算机扩展总线(PCIe)标准发送上位机指令及大量波形数据,通过16位的4通道模数转换芯片DAC8544输出各类型信号。采用Xilinx提供的DDS Compiler知识产权(IP)核与Block Memory Generator知识产权(IP)核实现任意信号及调制信号的输出,以减少设计电路体积。此外,提出引用有限长单位冲激响应(FIR)滤波器插值滤波与相位抖动技术,对输出杂散进行了处理。试验结果表明,信号源频率范围为10 Hz~10 MHz,幅值±5 V可调,无杂散动态范围优于60 dB,频率误差在0.05%以内。该信号源输出信号精度高、杂散低,具有实际的应用价值,也可用于航空发动机、汽轮机等其他动态测试领域。
关键词
现场可编程门阵列
信号源
直接数字式频率合成器
高速串行计算机扩展总线
DAC8544
知识产权核
有限长单位冲激响应滤波器
Keywords
Field
programmable
gate
array(FPGA)
Signal
source
Direct
digital
synthesis(DDS)
peripheral
component
interconnect
express
(
pcie
)
DAC8544
Intellectual
property(IP)core
Finite
impulse
response(FIR)filter
分类号
TH81 [机械工程—仪器科学与技术]
下载PDF
职称材料
题名
中标麒麟下基于PCIe总线的时统板驱动实现
3
作者
刘丽霞
孙昆
张力
李之乾
机构
北京计算机技术及应用研究所
出处
《计算机应用》
CSCD
北大核心
2023年第S02期130-134,共5页
文摘
时统板作为保证时间同步的板卡在装备系统上有着重要的应用,具有高精度、小型化特点。外设部件互连高速串行标准(PCIe)总线有效提高了数据传输的速率和质量,因此基于PCIe总线的时统板能保证时间同步的可靠性。在中标麒麟操作系统下实现PCIe时统板驱动,设计了使用时统板定时给本地时间校时的服务。通过对比直接读取时统板时间与读取被时统板定时校准的本地时间的误差,说明了所设计的时统板驱动稳定和有效;同时,拓展了时统板应用。
关键词
外设部件互连高速串行标准
中标麒麟
LINUX
时统板
驱动
Keywords
peripheral
component
interconnect
express
(
pcie
)
Neokylin
Linux
timing
board
driver
分类号
TP311 [自动化与计算机技术—计算机软件与理论]
下载PDF
职称材料
题名
基于PCIe的无线电数据传输接口实现
被引量:
2
4
作者
刘鹏
常振杰
机构
陕西省无线电监测站
国家无线电频谱管理研究所有限公司陕西省信息通信网络及安全重点实验室
出处
《西安邮电大学学报》
2018年第6期68-73,共6页
基金
陕西省重点科技创新团队计划资助项目(2017KCT-30-02)
文摘
基于快速外围设备互连(peripheral component interconnect express,PCIe)设计一种无线电数据传输接口,以提高无线电宽带记录仪的数据传输速率。分析PCIe总线协议的时序关系,以赛灵思公司的现场可编程门阵列(field programmable gate array,FPGA)为载体,采用其内部的PCIe核,设计PCIe数据传输接口中的直接存储器读取(derect memery access,DMA)控制模块、寄存器控制模块、数据发送模块和数据接收模块程序。在Vavido平台上,利用在线逻辑分析仪抓取波形,时序分析结果显示,接口程序设计合理,传输系统稳定可靠,可以实现无线电数据的高速传输。
关键词
无线电宽带记录仪
现场可编程门阵列
快速外围设备互连
直接存储器读取
Keywords
radio
broadband
recorder
field
programmable
gate
array(FPGA)
peripheral
component
interconnect
express
(
pcie
)
derect
memery
access(DMA)
分类号
TN851.6 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于PCIE总线的DMA引擎研究
孙欣欣
李娟
田粉仙
杨军
《云南大学学报(自然科学版)》
CAS
CSCD
北大核心
2021
7
下载PDF
职称材料
2
基于PCIe的高精度低杂散信号源设计
段雄风
张鹏
《自动化仪表》
CAS
2023
2
下载PDF
职称材料
3
中标麒麟下基于PCIe总线的时统板驱动实现
刘丽霞
孙昆
张力
李之乾
《计算机应用》
CSCD
北大核心
2023
0
下载PDF
职称材料
4
基于PCIe的无线电数据传输接口实现
刘鹏
常振杰
《西安邮电大学学报》
2018
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部