期刊文献+
共找到322篇文章
< 1 2 17 >
每页显示 20 50 100
基于FPGA的高速多路数据采集系统的设计 被引量:49
1
作者 杨林楠 李红刚 +1 位作者 张丽莲 彭琳 《计算机工程》 CAS CSCD 北大核心 2007年第7期246-248,共3页
介绍了基于FPGA的高速多路数据采集系统的设计和实现过程。将该系统应用于电力机车可控硅整流装置实时监测系统中,该系统作为电力机车可控硅整流装置实时监测系统的数据采集前端,在实际运行过程中能够对可控硅的技术状态进行确认,检测... 介绍了基于FPGA的高速多路数据采集系统的设计和实现过程。将该系统应用于电力机车可控硅整流装置实时监测系统中,该系统作为电力机车可控硅整流装置实时监测系统的数据采集前端,在实际运行过程中能够对可控硅的技术状态进行确认,检测效果良好。 展开更多
关键词 FPGA VHDL 数据采集 高速多路 并行151 EPP模式
下载PDF
并行实时时钟芯片DS12887及其应用 被引量:9
2
作者 王祖强 葛敏 王照军 《电测与仪表》 北大核心 2001年第6期53-54,39,共3页
介绍了并行实时时钟芯片DS12887的内部结构及使用方法,并给出了DS12887应用于智能电量测量仪设计中的实例。
关键词 并行接口 DS12887 实时时钟芯片 电量测量仪
下载PDF
VC++实现计算机并口的直接输入/输出 被引量:8
3
作者 侯整风 胡军 《淮南工业学院学报》 CAS 2002年第2期33-37,共5页
在计算机的各种外部接口中 ,并口的速度最快 ,通常 CCD、视频采集、扫描仪等都使用了并口 ,并口边信的最大缺点是抗干扰差、传送距离短。计算机的并口有 SPP、PS/2、EPP和 ECP等工作模式 ,每种工作模式的工作寄存器各不相同。在 VC+ +... 在计算机的各种外部接口中 ,并口的速度最快 ,通常 CCD、视频采集、扫描仪等都使用了并口 ,并口边信的最大缺点是抗干扰差、传送距离短。计算机的并口有 SPP、PS/2、EPP和 ECP等工作模式 ,每种工作模式的工作寄存器各不相同。在 VC+ +中 ,提供了 — inp( )和—outp( ) 展开更多
关键词 VC++ 计算机 直接输入/输出 并行端口 外围设备 控制口 状态口
下载PDF
多通道同步高速数据采集系统研制 被引量:12
4
作者 何浩 杨俊峰 +1 位作者 武杰 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2003年第2期179-181,共3页
介绍了一个最高采样率为100MHz,采样精度为8bit,基于PCI总线和计算机并口的8通道同步高速数据采集系统的设计,整套系统具有同步误差小、触发方式多样、操作灵活等特点。
关键词 高速A/D变换 PCI 并口 WINDOWS98 WINDRIVER
下载PDF
Windows2000下并口数据采集的驱动设计和实现 被引量:5
5
作者 王静 薛武军 +2 位作者 任钊 张新 肖振中 《电子工程师》 2003年第3期6-9,共4页
根据现在工程数据采集的需求 ,结合并口及增强型并口 (Enhanced Parallel Port,EPP)工作方式的特点 ,设计了以并口作为外设和主机的通讯接口的数据采集方案 ,并在现有主流桌面操作系统 Windows2 0 0 0下 ,以系统原有的并口驱动为基础 ,... 根据现在工程数据采集的需求 ,结合并口及增强型并口 (Enhanced Parallel Port,EPP)工作方式的特点 ,设计了以并口作为外设和主机的通讯接口的数据采集方案 ,并在现有主流桌面操作系统 Windows2 0 0 0下 ,以系统原有的并口驱动为基础 ,采用新的窗口驱动模式 (Windows DriverMode,WDM)实现了该数据采集驱动软件。系统运行稳定 ,速度可以满足需求。 展开更多
关键词 WINDOWS2000 并口数据采集 增强型并口 窗口驱动模式
下载PDF
并行口在EPP模式下的应用 被引量:8
6
作者 岳云峰 《应用科技》 CAS 2002年第6期19-20,8,共3页
给出了并行口的EPP协议 ,以及在EPP模式下进行数据采集、A D转换与并行口扩充的应用实例。
关键词 并行口 EPP模式 A/D转换 打印机 计算机
下载PDF
用JTAG烧写Flash的方法 被引量:7
7
作者 邓启辉 《兵工自动化》 2005年第1期86-87,共2页
利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后... 利用 JTAG 烧写 Flash 的方法是通过并口把 PC 与主控芯片的 JTAG 连接,PC 向 Flash 的特定地址发出控制命令,把烧写的目的数据、地址和控制信号经 JTAG TDI 串行输入到对应的边界扫描单元。调用 putp 函数转换 TAP状态,更新引脚状态后从系统总线输出到 JTAG,即完成烧写操作。 展开更多
关键词 烧写Flash JTAG 并口
下载PDF
用VC++实现WinXP下并口步进电机控制 被引量:9
8
作者 曲明 王富昕 《吉林大学学报(信息科学版)》 CAS 2004年第5期481-484,共4页
为克服Windows系统对并口直接访问的限制,提出了一种直接利用计算机并行接口来控制步进电机的新方法。通过采用PortTalk静态连接库,利用MicrosoftVisualC++语言,在WindowsXP平台上实现了通过计算机并行接口进行步进电机转速、转向的精... 为克服Windows系统对并口直接访问的限制,提出了一种直接利用计算机并行接口来控制步进电机的新方法。通过采用PortTalk静态连接库,利用MicrosoftVisualC++语言,在WindowsXP平台上实现了通过计算机并行接口进行步进电机转速、转向的精确控制,并在手动单色仪改造中实现了从600~1700nm波长范围的20s快速扫描以及瞬间起停,利用该方法还实现了计算机直接控制精密位移平台,步进距离约为1μm,与直接购买自动仪器相比可节省大量资金,并减少测试系统软件二次开发的难度。该方法可用于实验室及工业新旧仪器的改造与设计。 展开更多
关键词 步进电机控制 并口 单色仪 WindowsXP VC++语言
下载PDF
蓝牙HCI-UART与并口的FPGA控制接口设计 被引量:9
9
作者 柳平 张志 《微计算机信息》 北大核心 2005年第4期198-199,共2页
某应用蓝牙技术的医疗监控系统中,单片机是其数据传输瓶颈。本设计采用FPGA取代了原系统的单片机和8255芯片,使数据传输速率提高了近10倍。文中讨论了设计的一些关键问题。
关键词 控制接口 蓝牙HCI—UART 并口 FPGA
下载PDF
使用PC机并行口与下位单片机并行通信的方法 被引量:8
10
作者 黄山 赵亚锋 《计算机工程》 CAS CSCD 北大核心 2000年第6期95-96,共2页
介绍了PC机并口与下位机通信的一种硬件连接方法,以及在PC机上VB6.0环境中利用DLL解决对并口寄存器直接访问的方法。
关键词 并行口 动态连接库 PC机 单片机 并行通信
下载PDF
X射线线阵探测器的扫描成像研究 被引量:5
11
作者 向东 郭兰英 +2 位作者 凌球 赵立宏 屈国普 《南华大学学报(自然科学版)》 2006年第1期23-25,38,共4页
介绍基于线阵探测器的直接数字X射线成像系统的组成结构.叙述在W in-dows平台下X射线线阵探测器扫描成像的实现方法.其中包括计算机通过串行口向X射线线阵探测器发送控制命令,通过并行口控制步进电机使线阵探测器做机械扫描运动,利用IF... 介绍基于线阵探测器的直接数字X射线成像系统的组成结构.叙述在W in-dows平台下X射线线阵探测器扫描成像的实现方法.其中包括计算机通过串行口向X射线线阵探测器发送控制命令,通过并行口控制步进电机使线阵探测器做机械扫描运动,利用IFC图像基础类库操纵图像采集卡实现成像数据的获取. 展开更多
关键词 X射线成像 步进电机控制 串行口 并行口 图像采集
下载PDF
基于EPP协议的数据采集系统 被引量:3
12
作者 黄运新 马文礼 《光电工程》 CAS CSCD 北大核心 2001年第2期64-68,共5页
在常用的数据采集系统中 ,通常使用插在计算机总线扩展槽上的接口卡 ,但它无法在笔记本电脑上使用。本文提出了一种使用通用并口进行数据采集的方法 ,能在多种场合下使用 ,其数据传输率可以接近 ISA总线。
关键词 数据采集系统 并行口 扩展并行口 EPP协议
下载PDF
并口JTAG仿真器的设计与实现 被引量:7
13
作者 许建荣 姚国良 胡晨 《电子器件》 CAS 2007年第1期314-317,共4页
通过对JTAG协议和标准并口规范的研究,提出了适合嵌入式系统调试的并口JTAG仿真器的实现方案.给出了硬件电路的设计,并通过并口信号的软件时序模拟实现底层通信从而完成JTAG协议的转换,最后提出开放接口的驱动软件架构,可以对目标机器... 通过对JTAG协议和标准并口规范的研究,提出了适合嵌入式系统调试的并口JTAG仿真器的实现方案.给出了硬件电路的设计,并通过并口信号的软件时序模拟实现底层通信从而完成JTAG协议的转换,最后提出开放接口的驱动软件架构,可以对目标机器进行在线编程和调试,实现人机交互以及与第三方开发工具的交互,并对基本功能进行了验证. 展开更多
关键词 嵌入式系统 调试 仿真器 并口 JTAG
下载PDF
PC并口EPP通信外围电路设计 被引量:4
14
作者 周永基 《现代电子技术》 2003年第10期29-31,34,共4页
介绍了为实现外围设备与 PC并口进行 EPP通信的 3个电路设计方案 ,并给出第 3个方案的详细时序搭配。
关键词 PC 并口 EPP通信 握手联络 时序搭配 电路设计
下载PDF
一种通信控制器设计 被引量:7
15
作者 周治良 梁丽华 +2 位作者 张传军 岁哲 袁涛 《国外电子测量技术》 2012年第1期89-91,97,共4页
目前在小型测控领域,对测试设备的多样性和专用性需求在不断提升,这就给中小型低成本的测控系统开发带来挑战。通过对多套测控系统的开发经验总结,提出一种通信控制器,它可为嵌入式电路板提供控制基座,降低了测控系统开发的成本。给出... 目前在小型测控领域,对测试设备的多样性和专用性需求在不断提升,这就给中小型低成本的测控系统开发带来挑战。通过对多套测控系统的开发经验总结,提出一种通信控制器,它可为嵌入式电路板提供控制基座,降低了测控系统开发的成本。给出了通信控制器的原理框图,介绍了核心控制器和并行接口控制电路的设计原理并给出了相关的原理图,经实践验证,该通信控制器在航空航天测控领域都有很好的应用。 展开更多
关键词 测控 控制器 80C196KB 并口
下载PDF
软硬件协同验证系统平台间通讯设计 被引量:4
16
作者 朱明 边计年 薛宏熙 《计算机工程与应用》 CSCD 北大核心 2003年第27期122-124,共3页
软硬件协同设计是软件、硬件的并行设计,包括系统描述、软硬件划分、设计实现和软硬件协同验证等几个阶段[1]。软硬件协同验证同时验证软件和硬件,使用处理器仿真器进行协同验证是其中一种重要的方法。一个能够对片上系统(SOC)设计进行... 软硬件协同设计是软件、硬件的并行设计,包括系统描述、软硬件划分、设计实现和软硬件协同验证等几个阶段[1]。软硬件协同验证同时验证软件和硬件,使用处理器仿真器进行协同验证是其中一种重要的方法。一个能够对片上系统(SOC)设计进行全面快速验证的测试系统将会大大提高协同设计的效率[2]。测试系统中不同平台之间数据和信号的发送与接收是系统中必不可少的组成部分。该文介绍了测试系统平台间通讯方式和通讯协议的设计与实现。 展开更多
关键词 软硬件协同设计 软硬件协同验证 通讯 并口 JTAG加载 SOC
下载PDF
一种FPGA在线配置FLASH的方法 被引量:7
17
作者 王小峰 周吉鹏 《电子器件》 EI CAS 2006年第3期902-904,908,共4页
提出了一种在线配置FLASH芯片数据的方法。利用FPGA丰富的逻辑资源,以及产生精确时序的能力,使FPGA一方面与电脑并行口通信,获取数据,另一方面产生对FLASH的控制波形,实现了对FLASH存储器的在线配置。该方法在我们的显示控制电路中得到... 提出了一种在线配置FLASH芯片数据的方法。利用FPGA丰富的逻辑资源,以及产生精确时序的能力,使FPGA一方面与电脑并行口通信,获取数据,另一方面产生对FLASH的控制波形,实现了对FLASH存储器的在线配置。该方法在我们的显示控制电路中得到成功应用,而且可以扩展到所有类似系统中。 展开更多
关键词 FLASH 配置 FPGA 并行接口
下载PDF
基于打印机数据流解析的沥青拌合站监控系统 被引量:7
18
作者 郭玲玲 夏波 +2 位作者 王鑫东 宋焕生 蔡丽 《工业控制计算机》 2011年第8期28-29,共2页
系统通过获得打印机数据流,得到所需的数据信息并将其传送到监控中心;监控中心使用上位机软件对接收的数据进行显示与分析,直观地反映所生产的沥青拌料的质量,从而实现对沥青拌合站的远程监控。实践表明,该系统可以满足交通建设监管部... 系统通过获得打印机数据流,得到所需的数据信息并将其传送到监控中心;监控中心使用上位机软件对接收的数据进行显示与分析,直观地反映所生产的沥青拌料的质量,从而实现对沥青拌合站的远程监控。实践表明,该系统可以满足交通建设监管部门对其可靠性、鲁棒性、准确性和精确性的要求。 展开更多
关键词 沥青拌合站 打印机 数据流 并口 远程监控
下载PDF
一种新颖的多模式FPGA配置方案 被引量:4
19
作者 毛剑慧 黑勇 +1 位作者 吴斌 乔树山 《微计算机信息》 北大核心 2008年第29期179-181,共3页
在FPGA调试或者应用过程中,通常利用JTAG接口将目标文件从PC下载到FPGA的SRAM中以实现配置,使得FP-GA的调试和应用无法脱离存储在PC中的目标文件和Quartus软件,从而降低了FPGA调试和使用的灵活性。本文主要讨论和构造了一种新颖的FPGA... 在FPGA调试或者应用过程中,通常利用JTAG接口将目标文件从PC下载到FPGA的SRAM中以实现配置,使得FP-GA的调试和应用无法脱离存储在PC中的目标文件和Quartus软件,从而降低了FPGA调试和使用的灵活性。本文主要讨论和构造了一种新颖的FPGA配置方案,使用CPLD作为配置方案中的关键控制单元,极大方便和灵活地实现对于FPGA的配置,这将使基于FPGA的设计和调试更加简便和可靠。 展开更多
关键词 CPLD FLASH FPGA 配置 串口 并口
下载PDF
连接计算机并口的数据采集系统 被引量:6
20
作者 孙诚 王雪梅 张艳红 《电子设计工程》 2011年第16期48-50,共3页
针对目前大多数导弹测试数据都从测试计算机并口输出,设计了基于单片机对测试数据进行并口采集的系统,通过介绍打印机的工作模式和工作时序,给出了并口数据采集的原理、系统的接口电路和软件编程的流程图,且给出了中断程序的代码,最后... 针对目前大多数导弹测试数据都从测试计算机并口输出,设计了基于单片机对测试数据进行并口采集的系统,通过介绍打印机的工作模式和工作时序,给出了并口数据采集的原理、系统的接口电路和软件编程的流程图,且给出了中断程序的代码,最后通过用样本数据调试系统,证实该系统数据接收效果令人满意、实时性好。 展开更多
关键词 并口 工作时序 数据采集 隔离电路
下载PDF
上一页 1 2 17 下一页 到第
使用帮助 返回顶部