期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
9
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的PCIe总线DMA控制器的设计与验证
被引量:
9
1
作者
李丽斯
崔志华
+2 位作者
殷晔
王石记
常路
《计算机测量与控制》
北大核心
2014年第4期1166-1168,共3页
PCIe总线是为了解决高速率高带宽提出的新一代总线,随着处理器技术的发展,在互连领域中,PCIe总线的使用越来越多;为了实现上位机与FPGA之间的高速数据交换,基于FPGA设计了能够高速传输数据的DMA控制器,本设计的验证是基于北京航天测控...
PCIe总线是为了解决高速率高带宽提出的新一代总线,随着处理器技术的发展,在互连领域中,PCIe总线的使用越来越多;为了实现上位机与FPGA之间的高速数据交换,基于FPGA设计了能够高速传输数据的DMA控制器,本设计的验证是基于北京航天测控公司开发的6槽机箱、嵌入式控制器(基于PCIe总线)、以及数字I/O模块;设计实现了嵌入式控制器与数字I/O模块之间的数据传输,并且通过了验证,证明了DMA控制器功能的正确性;加入DMA控制器后,写数据传输速率达到610MB/s,提高到了原来的7倍;读数据传输速率达到492MB/s,提高到原来的11倍,满足系统的设计要求;该控制器在大带宽的数据传输中有广泛的应用。
展开更多
关键词
FPGA
pcie
总线
DMA控制器
数据传输
下载PDF
职称材料
一种PCIE交换芯片交换管控方法
被引量:
4
2
作者
赵姣
杨珂
《中国集成电路》
2020年第7期62-67,84,共7页
PCIE(Peripheral Component Interconnect Express,PCIE)交换芯片是一种应用于PCIE设备互连的交换设备,每个端口均支持PCIE全协议栈。PCIE交换芯片主要由物理层接口模块、端口控制器模块、路由模块、EEPROM接口控制器模块、配置模块和...
PCIE(Peripheral Component Interconnect Express,PCIE)交换芯片是一种应用于PCIE设备互连的交换设备,每个端口均支持PCIE全协议栈。PCIE交换芯片主要由物理层接口模块、端口控制器模块、路由模块、EEPROM接口控制器模块、配置模块和交换核心模块组成,该方法能实现PCIE协议定义的PCIE交换功能,能对交换机的各个端口寄存器进行配置,实时在各个端口之间线速转发PCIE事务层报文(Transaction Layer Packet,TLP)。虽然市场上有不少PCIE交换芯片,但目前很难找到的PCIE交换芯片实现的设计方法,本文提供了一种PCIE交换芯片的数据交换管控实现方法,能实现PCIE协议定义的PCIE交换功能,实时在各个端口之间线速转发PCIE TLP。
展开更多
关键词
pcie
交换
pcie
控制器
路由
下载PDF
职称材料
基于PCIE总线的大数据通信传输时延控制系统设计
被引量:
1
3
作者
焦冬艳
《计算机测量与控制》
2024年第10期118-124,共7页
在大数据传输中,当网络流量过大或网络拓扑复杂时,可能会出现网络拥塞的情况,导致通信传输时延的增加,为了优化通信网络的数据传输效率,设计基于PCIE总线的大数据通信传输时延控制系统;在PCIE总线核结构下设计大数据收发器、通信转换模...
在大数据传输中,当网络流量过大或网络拓扑复杂时,可能会出现网络拥塞的情况,导致通信传输时延的增加,为了优化通信网络的数据传输效率,设计基于PCIE总线的大数据通信传输时延控制系统;在PCIE总线核结构下设计大数据收发器、通信转换模块与通信中断控制器,搭建时延控制终端,联合大数据通信寄存器与时延状态估计器,实现传输时延控制硬件系统的设计;在通信数据相空间内,计算传输时延量的具体数值水平,完成对大数据通信传输时延的预测;根据大数据通信序列定义条件,得到与通信传输时延状态相关的反馈信息,并以此为基础,确定具体的控制方案,完成基于PCIE总线的大数据通信传输时延控制系统设计;实验结果表明,PCIE总线控制系统的应用可将大数据通信时延控制在0~0.20 ms范围之内,不会因时延过大造成数据信息瞬时响应速率下降的问题,且数据传输丢包率低于10%,符合实际应用需求。
展开更多
关键词
pcie
总线
大数据通信
传输时延控制
通信转换
中断控制器
相空间
下载PDF
职称材料
基于Zynq的固态存储系统设计和实现
被引量:
3
4
作者
吴祥
彭卫
蔡德林
《辽宁工业大学学报(自然科学版)》
2020年第1期12-17,共6页
针对传统的存储介质对高速数据流进行存储时可能出现的低速率以及高延时的情况,通过设计固态存储系统以提高系统的存储性能。基于Xilinx推出的Zynq平台进行设计,Zynq作为行业内第一个成功地将ARM和FPGA整合到一起的可扩展处理平台,在FPG...
针对传统的存储介质对高速数据流进行存储时可能出现的低速率以及高延时的情况,通过设计固态存储系统以提高系统的存储性能。基于Xilinx推出的Zynq平台进行设计,Zynq作为行业内第一个成功地将ARM和FPGA整合到一起的可扩展处理平台,在FPGA部分设计PCIe接口和数据接口分别驱动固态硬盘和存储数据流,在ARM部分移植嵌入式Linux操作系统并实现NVMe(非易失性存储器)驱动和数据接口驱动。项目设计使用了PCIe接口方案的IP核简化了对PCIe链路部分的设计,通过移植嵌入式Linux使系统支持文件系统以及多线程的能力。最后通过验证系统可将PL端的高速数据流存入SSD(固态硬盘)中,相比于现有关于存储系统的设计,缩短了系统的开发周期,提高了系统的速度和实用性。
展开更多
关键词
pcie
固态存储
Petalinux
状态机
Zynq
DMA控制器
下载PDF
职称材料
基于PCIE总线架构的DMA控制器设计
被引量:
1
5
作者
张航
《集成电路应用》
2023年第12期23-24,共2页
阐述一种适用于PCIE硬件加速卡结构的DMA控制器的设计,该控制器支持由流式数据传输向地址数据传输的转换,它由PC端配置启动,通过读取主机内存中的描述符链表来主动发起分散数据块的连续传输,提供复数的双向DMA传输通道。
关键词
集成电路设计
pcie
总线
DMA控制器
下载PDF
职称材料
基于PCIE接口的光纤反射内存卡设计与实现
被引量:
2
6
作者
黎凡
吴学铜
王朝曦
《光学与光电技术》
2016年第1期38-41,共4页
在多路图像传输领域,系统对于图像的传输速率有很高的要求。针对目前的反射内存卡传输速率只有2.125Gb/s的现状,不能完成多路高清图像传输的要求。依据Virtex-7FPGA高速串行模块GTX接收器的线速度高达12.5Gb/s的原理,设计了一种高速光...
在多路图像传输领域,系统对于图像的传输速率有很高的要求。针对目前的反射内存卡传输速率只有2.125Gb/s的现状,不能完成多路高清图像传输的要求。依据Virtex-7FPGA高速串行模块GTX接收器的线速度高达12.5Gb/s的原理,设计了一种高速光纤反射内存卡,同时该板卡与主机通讯采用PCIE接口,能够实现高清图像到主机的高速传输。结合PLXMon软件对板卡的通信情况进行测试,测试结果表明外界可以向板卡存储写入数据,同时板卡可与主机进行通信。该板卡的设计可以应用于大规模高清图像传输领域。
展开更多
关键词
反射内存卡
pcie
接口
光纤
控制器
原文传递
基于RISCV的NoC配置管理单元设计及验证
7
作者
裴晓芳
仇李琦
张正
《单片机与嵌入式系统应用》
2023年第3期12-15,19,共5页
为解决NoC协议芯片内部各个IP的初始化配置功能以及NoC芯片内部状态检测问题,设计芯来ICB总线转接AMBA总线的协议转换桥,基于芯来E203搭建配置管理单元与NoC芯片不同IP进行互连,从而实现NoC芯片的初始化配置以及管理工作,并从模块级、...
为解决NoC协议芯片内部各个IP的初始化配置功能以及NoC芯片内部状态检测问题,设计芯来ICB总线转接AMBA总线的协议转换桥,基于芯来E203搭建配置管理单元与NoC芯片不同IP进行互连,从而实现NoC芯片的初始化配置以及管理工作,并从模块级、系统级以及FPGA原型3方面对系统进行验证。验证结果表明,配置管理单元系统的正确性扩大了芯片的应用范围。
展开更多
关键词
E203内核
DBI总线
pcie
控制器
DDR控制器
跨时钟域设计
下载PDF
职称材料
一种应用于SOC的PCIE控制器的设计
被引量:
1
8
作者
韩琼磊
王秋实
胡孔阳
《中国集成电路》
2015年第4期61-64,共4页
本文介绍了一种应用于SOC中的PCIE控制器的设计。该PCIE控制器支持PCIE 3.0标准协议。控制器模块与片上其它逻辑模块之间的通信采用广泛应用于SOC的APB3配置接口和AXI3数据访问接口标准,并且在控制器中内置DMA控制器来提高传送效率。控...
本文介绍了一种应用于SOC中的PCIE控制器的设计。该PCIE控制器支持PCIE 3.0标准协议。控制器模块与片上其它逻辑模块之间的通信采用广泛应用于SOC的APB3配置接口和AXI3数据访问接口标准,并且在控制器中内置DMA控制器来提高传送效率。控制器与PHY之间的接口采用PIPE4接口标准,从而可以最大限度的连接不同来源的serdes PHY。
展开更多
关键词
pcie
控制器
PIPE接口
DMA
数据访问接口
配置接口
下载PDF
职称材料
一种PCIe转RapidIO扩展卡设计与实现
9
作者
张恒
王琪
郁文君
《电子技术应用》
2024年第10期110-114,共5页
RapidIO总线是一种广泛应用于嵌入式系统内部互联的高性能互联总线,具有高带宽、低延迟、支持多处理器等特征。针对目前市面上大多数处理器不支持RapidIO总线的问题,基于国产PCIe转RapidIO控制器设计了一款PCIe扩展卡,详细介绍了该PCIe...
RapidIO总线是一种广泛应用于嵌入式系统内部互联的高性能互联总线,具有高带宽、低延迟、支持多处理器等特征。针对目前市面上大多数处理器不支持RapidIO总线的问题,基于国产PCIe转RapidIO控制器设计了一款PCIe扩展卡,详细介绍了该PCIe扩展卡各模块硬件设计方案,并搭建测试环境对RapidIO总线的眼图和DMA传输性能进行测试。经测试,当RapidIO总线传输速率配置为5 Gb/s时,RapidIO总线DMA读写速率分别为1677 MB/s和1711 MB/s。
展开更多
关键词
RapidIO总线
pcie
pcie
转RapidIO控制器
眼图
DMA传输
下载PDF
职称材料
题名
基于FPGA的PCIe总线DMA控制器的设计与验证
被引量:
9
1
作者
李丽斯
崔志华
殷晔
王石记
常路
机构
北京航天测控技术有限公司
哈尔滨东方报警设备开发有限公司
出处
《计算机测量与控制》
北大核心
2014年第4期1166-1168,共3页
文摘
PCIe总线是为了解决高速率高带宽提出的新一代总线,随着处理器技术的发展,在互连领域中,PCIe总线的使用越来越多;为了实现上位机与FPGA之间的高速数据交换,基于FPGA设计了能够高速传输数据的DMA控制器,本设计的验证是基于北京航天测控公司开发的6槽机箱、嵌入式控制器(基于PCIe总线)、以及数字I/O模块;设计实现了嵌入式控制器与数字I/O模块之间的数据传输,并且通过了验证,证明了DMA控制器功能的正确性;加入DMA控制器后,写数据传输速率达到610MB/s,提高到了原来的7倍;读数据传输速率达到492MB/s,提高到原来的11倍,满足系统的设计要求;该控制器在大带宽的数据传输中有广泛的应用。
关键词
FPGA
pcie
总线
DMA控制器
数据传输
Keywords
FPGA
pcie
bus
DMA
controller
data
transmission
分类号
TP274 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
一种PCIE交换芯片交换管控方法
被引量:
4
2
作者
赵姣
杨珂
机构
北京华大九天软件有限公司
出处
《中国集成电路》
2020年第7期62-67,84,共7页
文摘
PCIE(Peripheral Component Interconnect Express,PCIE)交换芯片是一种应用于PCIE设备互连的交换设备,每个端口均支持PCIE全协议栈。PCIE交换芯片主要由物理层接口模块、端口控制器模块、路由模块、EEPROM接口控制器模块、配置模块和交换核心模块组成,该方法能实现PCIE协议定义的PCIE交换功能,能对交换机的各个端口寄存器进行配置,实时在各个端口之间线速转发PCIE事务层报文(Transaction Layer Packet,TLP)。虽然市场上有不少PCIE交换芯片,但目前很难找到的PCIE交换芯片实现的设计方法,本文提供了一种PCIE交换芯片的数据交换管控实现方法,能实现PCIE协议定义的PCIE交换功能,实时在各个端口之间线速转发PCIE TLP。
关键词
pcie
交换
pcie
控制器
路由
Keywords
pcie
Switch
pcie
controller
Route
分类号
TN40 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于PCIE总线的大数据通信传输时延控制系统设计
被引量:
1
3
作者
焦冬艳
机构
广东理工职业学院物联网学院
出处
《计算机测量与控制》
2024年第10期118-124,共7页
文摘
在大数据传输中,当网络流量过大或网络拓扑复杂时,可能会出现网络拥塞的情况,导致通信传输时延的增加,为了优化通信网络的数据传输效率,设计基于PCIE总线的大数据通信传输时延控制系统;在PCIE总线核结构下设计大数据收发器、通信转换模块与通信中断控制器,搭建时延控制终端,联合大数据通信寄存器与时延状态估计器,实现传输时延控制硬件系统的设计;在通信数据相空间内,计算传输时延量的具体数值水平,完成对大数据通信传输时延的预测;根据大数据通信序列定义条件,得到与通信传输时延状态相关的反馈信息,并以此为基础,确定具体的控制方案,完成基于PCIE总线的大数据通信传输时延控制系统设计;实验结果表明,PCIE总线控制系统的应用可将大数据通信时延控制在0~0.20 ms范围之内,不会因时延过大造成数据信息瞬时响应速率下降的问题,且数据传输丢包率低于10%,符合实际应用需求。
关键词
pcie
总线
大数据通信
传输时延控制
通信转换
中断控制器
相空间
Keywords
pcie
bus
big
data
communication
transmission
delay
control
communication
conversion
interrupt
controller
phase
space
分类号
TP273 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
基于Zynq的固态存储系统设计和实现
被引量:
3
4
作者
吴祥
彭卫
蔡德林
机构
安徽大学电子信息工程学院
中国电子集团第
出处
《辽宁工业大学学报(自然科学版)》
2020年第1期12-17,共6页
基金
安徽省高校自然科学研究重大项目(KJ2017ZD03)
安徽省教育厅自然科学重点项目(KJ2018A0019)
文摘
针对传统的存储介质对高速数据流进行存储时可能出现的低速率以及高延时的情况,通过设计固态存储系统以提高系统的存储性能。基于Xilinx推出的Zynq平台进行设计,Zynq作为行业内第一个成功地将ARM和FPGA整合到一起的可扩展处理平台,在FPGA部分设计PCIe接口和数据接口分别驱动固态硬盘和存储数据流,在ARM部分移植嵌入式Linux操作系统并实现NVMe(非易失性存储器)驱动和数据接口驱动。项目设计使用了PCIe接口方案的IP核简化了对PCIe链路部分的设计,通过移植嵌入式Linux使系统支持文件系统以及多线程的能力。最后通过验证系统可将PL端的高速数据流存入SSD(固态硬盘)中,相比于现有关于存储系统的设计,缩短了系统的开发周期,提高了系统的速度和实用性。
关键词
pcie
固态存储
Petalinux
状态机
Zynq
DMA控制器
Keywords
pcie
solid-state
storage
Petalinux
state
machine
Zynq
DMA
controller
分类号
TP368 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
基于PCIE总线架构的DMA控制器设计
被引量:
1
5
作者
张航
机构
西安电子科技大学
出处
《集成电路应用》
2023年第12期23-24,共2页
文摘
阐述一种适用于PCIE硬件加速卡结构的DMA控制器的设计,该控制器支持由流式数据传输向地址数据传输的转换,它由PC端配置启动,通过读取主机内存中的描述符链表来主动发起分散数据块的连续传输,提供复数的双向DMA传输通道。
关键词
集成电路设计
pcie
总线
DMA控制器
Keywords
integrated
circuit
design
pcie
bus
DMA
controller
分类号
TN402 [电子电信—微电子学与固体电子学]
TP332.3 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
基于PCIE接口的光纤反射内存卡设计与实现
被引量:
2
6
作者
黎凡
吴学铜
王朝曦
机构
华中光电技术研究所-武汉光电国家实验室
出处
《光学与光电技术》
2016年第1期38-41,共4页
基金
海军预研(401010302)资助项目
文摘
在多路图像传输领域,系统对于图像的传输速率有很高的要求。针对目前的反射内存卡传输速率只有2.125Gb/s的现状,不能完成多路高清图像传输的要求。依据Virtex-7FPGA高速串行模块GTX接收器的线速度高达12.5Gb/s的原理,设计了一种高速光纤反射内存卡,同时该板卡与主机通讯采用PCIE接口,能够实现高清图像到主机的高速传输。结合PLXMon软件对板卡的通信情况进行测试,测试结果表明外界可以向板卡存储写入数据,同时板卡可与主机进行通信。该板卡的设计可以应用于大规模高清图像传输领域。
关键词
反射内存卡
pcie
接口
光纤
控制器
Keywords
reflective
memory
card
pcie
interface
fiber
controller
分类号
TP334.7 [自动化与计算机技术—计算机系统结构]
原文传递
题名
基于RISCV的NoC配置管理单元设计及验证
7
作者
裴晓芳
仇李琦
张正
机构
南京信息工程大学电子与信息工程学院
无锡学院电子信息工程学院
中国电子科技集团第
出处
《单片机与嵌入式系统应用》
2023年第3期12-15,19,共5页
基金
教育部产学合作协同育人项目(202102563011)。
文摘
为解决NoC协议芯片内部各个IP的初始化配置功能以及NoC芯片内部状态检测问题,设计芯来ICB总线转接AMBA总线的协议转换桥,基于芯来E203搭建配置管理单元与NoC芯片不同IP进行互连,从而实现NoC芯片的初始化配置以及管理工作,并从模块级、系统级以及FPGA原型3方面对系统进行验证。验证结果表明,配置管理单元系统的正确性扩大了芯片的应用范围。
关键词
E203内核
DBI总线
pcie
控制器
DDR控制器
跨时钟域设计
Keywords
E203
kernel
DBI
bus
pcie
controller
DDR
controller
cross
clock
domain
design
分类号
TP368.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种应用于SOC的PCIE控制器的设计
被引量:
1
8
作者
韩琼磊
王秋实
胡孔阳
机构
中国电子科技集团公司第三十八研究所
出处
《中国集成电路》
2015年第4期61-64,共4页
文摘
本文介绍了一种应用于SOC中的PCIE控制器的设计。该PCIE控制器支持PCIE 3.0标准协议。控制器模块与片上其它逻辑模块之间的通信采用广泛应用于SOC的APB3配置接口和AXI3数据访问接口标准,并且在控制器中内置DMA控制器来提高传送效率。控制器与PHY之间的接口采用PIPE4接口标准,从而可以最大限度的连接不同来源的serdes PHY。
关键词
pcie
控制器
PIPE接口
DMA
数据访问接口
配置接口
Keywords
pcie
controller
PIPE
interface
DMA
Data
access
port
Configure
port
分类号
TP332.3 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种PCIe转RapidIO扩展卡设计与实现
9
作者
张恒
王琪
郁文君
机构
中国电子科技集团公司第五十八研究所
出处
《电子技术应用》
2024年第10期110-114,共5页
文摘
RapidIO总线是一种广泛应用于嵌入式系统内部互联的高性能互联总线,具有高带宽、低延迟、支持多处理器等特征。针对目前市面上大多数处理器不支持RapidIO总线的问题,基于国产PCIe转RapidIO控制器设计了一款PCIe扩展卡,详细介绍了该PCIe扩展卡各模块硬件设计方案,并搭建测试环境对RapidIO总线的眼图和DMA传输性能进行测试。经测试,当RapidIO总线传输速率配置为5 Gb/s时,RapidIO总线DMA读写速率分别为1677 MB/s和1711 MB/s。
关键词
RapidIO总线
pcie
pcie
转RapidIO控制器
眼图
DMA传输
Keywords
RapidIO
bus
pcie
pcie
to
RapidIO
controller
eye
diagram
DMA
transmission
分类号
TN92 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的PCIe总线DMA控制器的设计与验证
李丽斯
崔志华
殷晔
王石记
常路
《计算机测量与控制》
北大核心
2014
9
下载PDF
职称材料
2
一种PCIE交换芯片交换管控方法
赵姣
杨珂
《中国集成电路》
2020
4
下载PDF
职称材料
3
基于PCIE总线的大数据通信传输时延控制系统设计
焦冬艳
《计算机测量与控制》
2024
1
下载PDF
职称材料
4
基于Zynq的固态存储系统设计和实现
吴祥
彭卫
蔡德林
《辽宁工业大学学报(自然科学版)》
2020
3
下载PDF
职称材料
5
基于PCIE总线架构的DMA控制器设计
张航
《集成电路应用》
2023
1
下载PDF
职称材料
6
基于PCIE接口的光纤反射内存卡设计与实现
黎凡
吴学铜
王朝曦
《光学与光电技术》
2016
2
原文传递
7
基于RISCV的NoC配置管理单元设计及验证
裴晓芳
仇李琦
张正
《单片机与嵌入式系统应用》
2023
0
下载PDF
职称材料
8
一种应用于SOC的PCIE控制器的设计
韩琼磊
王秋实
胡孔阳
《中国集成电路》
2015
1
下载PDF
职称材料
9
一种PCIe转RapidIO扩展卡设计与实现
张恒
王琪
郁文君
《电子技术应用》
2024
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部