-
题名100BASE-FX物理层收发器设计与仿真
被引量:1
- 1
-
-
作者
高金辉
汪再兴
郑丽君
刘晓忠
-
机构
兰州交通大学电子与信息工程学院
-
出处
《沈阳工业大学学报》
CAS
北大核心
2023年第3期324-329,共6页
-
基金
甘肃省教育厅高等学校科研项目(2019A-035)。
-
文摘
为了提高以太系统的传输速度,主要对以太网物理层收发器模块进行了相关研究.在收发器模块中,采用了串并转换、4B/5B编码等并行编码方式替代了普通的曼彻斯特编码方式,将数据并行输出.并行传输方式与传串行传输相比,可在相同时钟频率内提供更多的有效数据,从而提升系统的传输速度.仿真结果表明,收发器模块在25 MHz时钟下实现了100 Mbit/s的收发速度,大幅提高了传输效率.
-
关键词
以太网
物理层
4B/5B编码
不归零反相编码
曼彻斯特编码
握手协议
Verilog硬件语言
modelsim软件
-
Keywords
Ethernet
physical layer
4B/5B encoding
non-return-to-zero inverse coding
Manchester coding
handshake protocol
Verilog hardware language
modelsim software
-
分类号
TN409
[电子电信—微电子学与固体电子学]
-
-
题名双抽头CCD图像整合优化设计
被引量:4
- 2
-
-
作者
李洪法
薛旭成
郭永飞
朱宏殷
-
机构
中国科学院长春光学精密机械与物理研究所
中国科学院研究生院
-
出处
《中国光学》
EI
CAS
2012年第1期42-47,共6页
-
基金
国家自然科学基金资助项目(No.61036015)
-
文摘
为了解决双抽头CCD输出图像顺序不一致的问题,提出了一种改进的RAM软件设计方法,并对其数据进行重新整合。首先,利用XILINX VIRTEX系列现场可编程门阵列(FPGA)的内部Block RAM构造形成双端口RAM。其次,利用双抽头CCD的第一个抽头数据在整合前后没有变化的特点,改进了传统的乒乓操作方法,实现了对整片CCD输出的整合。与传统的图像整合方法相比,该方法对硬件的资源占用率节省了25%。利用ModelSim软件对该方法进行仿真实验,验证了其正确性和有效性。该方法节约了硬件资源,降低了硬件成本,并已成功应用在实际工程项目中。
-
关键词
双抽头CCD
图像整合
现场可编程门阵列
modelsim软件
-
Keywords
double-tap CCD
image conformity
Field Programmable Gate Array(FPGA)
modelsim software
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
TN386.5
[自动化与计算机技术—计算机科学与技术]
-
-
题名用Verilog语言设计任意次ASIC分频器
被引量:2
- 3
-
-
作者
唐卫斌
-
机构
商洛学院物理与电子信息工程系
-
出处
《商洛学院学报》
2013年第2期15-18,52,共5页
-
文摘
介绍Verilog在数字电路设计中特别是分频器中的应用以及它相对的优越性。基于现在常用的计数器设计思想,具体给出了任意偶数次分频和任意奇数次分频的可重复使用的Verilog代码,通过了EDA软件ModelSim的仿真验证,得到了ASIC的RTL结构图。两段代码给其他数字逻辑电路设计人员提供了现成的设计模版,可以大大减少设计时间。
-
关键词
VERILOG语言
modelsim软件
偶数次分频
奇数次分频
-
Keywords
Verilog HDL
modelsim software
even-frequency division
odd-frequency division
-
分类号
TN772
[电子电信—电路与系统]
-
-
题名基于HDL仿真的RS触发器演化实现方法
被引量:1
- 4
-
-
作者
娄建安
崔新风
李丹丹
张之武
李川涛
-
机构
军械工程学院电气工程系
-
出处
《国外电子测量技术》
2011年第6期47-50,共4页
-
文摘
为解决时序电路由于存在反馈环很难实现外部演化的问题,提出了利用HDL仿真器对电路进行适应度评估,进而实现时序电路演化的方法。通过建立带反馈线的门级电路模型,将电路连接形式与电路的数学编码一一对应起来;根据电路编码写出相应的VHDL代码文件,调用ModelSim仿真软件对其进行仿真评估,得出个体适应度指导下一步演化进行。仿真实验结果表明,该方法实现了时序电路演化设计的完全自主运行,具有较好的通用性。
-
关键词
时序逻辑电路
外部演化
神经网络
仿真软件
-
Keywords
sequential logic circuit
extrinsic evolution
neural network
modelsim software
-
分类号
TP301.6
[自动化与计算机技术—计算机系统结构]
-
-
题名基于FPGA可配置m序列发生器的设计与实现
被引量:5
- 5
-
-
作者
晏浩文
陈伟
吴琼
黄庆超
刘建国
祝宁华
-
机构
中国科学院半导体研究所
中国科学院大学
-
出处
《现代电子技术》
北大核心
2018年第8期1-4,共4页
-
基金
国家自然科学基金(61405187)
中科院信息先导专项(XDA06010706)~~
-
文摘
针对某些设计场合对可变m序列的需求,提出并验证了一种基于FPGA的m序列发生器方案。该方案采用线性反馈移位寄存器的结构,可通过外设对发生器的初始状态进行配置来改变所产生的m序列。使用Model Sim仿真软件对此设计进行了仿真,并将该m序列发生器应用于某光跳频保密通信系统中完成了实验验证。结果表明,使用该方案实现的m序列发生器结构简单、易于集成,可产生大量不同的m序列,且具有可动态配置的特点。
-
关键词
FPGA
M序列
信号发生器
移位寄存器
modelsim仿真软件
光跳频通信系统
-
Keywords
FPGA
m.sequence
signal generator
shift register
modelsim simulation software
optical frequency hopping communication system
-
分类号
TN911.34
[电子电信—通信与信息系统]
TN918
[电子电信—信息与通信工程]
-