期刊文献+
共找到97篇文章
< 1 2 5 >
每页显示 20 50 100
基于FPGA的高速串行数据收发接口设计 被引量:14
1
作者 刘安 禹卫东 +1 位作者 马小兵 吕志鹏 《电子技术应用》 北大核心 2017年第6期48-51,共4页
针对传统ADC/DAC应用中采样数据并行传输存在线间串扰大、同步难等问题,设计了一种基于高速串行协议——JESD204B的数据收发接口。以Xilinx公司V7系列FPGA为核心控制单元设计电路,在单通道传输速率为6 Gb/s的条件下完成数据收发测试,验... 针对传统ADC/DAC应用中采样数据并行传输存在线间串扰大、同步难等问题,设计了一种基于高速串行协议——JESD204B的数据收发接口。以Xilinx公司V7系列FPGA为核心控制单元设计电路,在单通道传输速率为6 Gb/s的条件下完成数据收发测试,验证了传输过程中数据的同步性、准确性及整体方案的可行性。设计结果表明,这种串行传输方式不仅解决了并行传输所带来的诸多问题,还降低了制板设计时PCB布线的复杂程度、减少了板层数量、节约了成本。 展开更多
关键词 高速串行协议 jesd204b 数据传输接口设计 FPGA 模数/数模转换器
下载PDF
采用并行8b/10b编码的JESD204B接口发送端电路设计 被引量:13
2
作者 李长庆 程军 +1 位作者 李梁 龚燎 《微电子学与计算机》 CSCD 北大核心 2017年第8期70-75,共6页
为解决高速数据采样器采样数据的准确传输问题,对高速串行数据传输协议JESD204B进行了研究和设计.采用了一种名为并行编码的8b/10b编码电路,以减轻系统时钟的负担,提高数据传输速率,完成了发生器接口电路的设计.结果表明设计的接口电路... 为解决高速数据采样器采样数据的准确传输问题,对高速串行数据传输协议JESD204B进行了研究和设计.采用了一种名为并行编码的8b/10b编码电路,以减轻系统时钟的负担,提高数据传输速率,完成了发生器接口电路的设计.结果表明设计的接口电路功能正确,性能满足高速数据传输的要求;并行8b/10b编码电路可以显著提高数据传输率,降低系统时钟的要求. 展开更多
关键词 jesd204b 8b/10b编码 并行编码 接口系统
下载PDF
中频宽带信号采集存储回放系统设计 被引量:8
3
作者 罗义军 覃语豪 《科学技术与工程》 北大核心 2022年第10期3998-4004,共7页
目前中频宽带信号在通讯及雷达领域中的应用十分广泛,为了将无法实时处理的信号后续再处理以及将采集到的信号在其他地点重现,设计了一种中频宽带信号采集存储回放系统。基于FPGA(field-programmable gate array)+ADC(analog-to-digital... 目前中频宽带信号在通讯及雷达领域中的应用十分广泛,为了将无法实时处理的信号后续再处理以及将采集到的信号在其他地点重现,设计了一种中频宽带信号采集存储回放系统。基于FPGA(field-programmable gate array)+ADC(analog-to-digital converter)/DAC(digital-to-analog converter)的系统结构,将中频宽带信号采集后通过PCIE(peripheral component interconnect express)传输到上位机进行存储,再通过PCIE下发到DAC进行回放,从而完成信号的采集存储回放,具有很高的普适性与便携性。实现了在1 G采样率下,对400 M带宽的中频信号进行采集存储回放,充分满足了高速宽带信号采集设备中采集存储回放系统的要求。 展开更多
关键词 信号采集存储回放 FPGA jesd204b AD9680 AD9152
下载PDF
JESD204B接口协议中的加扰电路设计 被引量:9
4
作者 霍兴华 姚亚峰 +1 位作者 贾茜茜 陈登 《电视技术》 北大核心 2014年第23期64-67,共4页
数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题... 数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题提出了改进的电路结构以及关键设计代码。仿真结果表明,该改进电路完全满足协议要求,可应用于JESD204B规范的高速串行接口电路设计。 展开更多
关键词 jesd204b Serdes接口 自同步扰码与解扰 并行扰码与解扰
下载PDF
JESD204B接口协议中的8B10B编码器设计 被引量:8
5
作者 霍兴华 姚亚峰 +1 位作者 贾茜茜 刘建 《电子器件》 CAS 北大核心 2015年第5期1017-1021,共5页
基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工... 基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工作频率342 m Hz,相较于传统方法具有一定的改进且完全符合JESD204B协议规范。可应用于基于JESD204B接口协议的高速串行接口的设计中。 展开更多
关键词 jesd204b Serdes接口 8b10b编码器 并行编码 查找表
下载PDF
基于JESD204协议的高速串行采集系统 被引量:8
6
作者 冉焱 席鹏飞 《电子科技》 2015年第5期17-19,23,共4页
在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xilinx Vertx6 FPGA的GTX高速... 在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xilinx Vertx6 FPGA的GTX高速串行接口实现了JESD204B协议,有效地解决了传统采集数据并行传输时的各种问题。 展开更多
关键词 高速串行接口 GTX XILINX Vertx6 jesd204b
下载PDF
JESD204B协议在FPGA/DSP中的应用研究 被引量:9
7
作者 顾大晔 《中国集成电路》 2015年第5期17-20,47,共5页
JESD204B协议是针对高速数据转换器定义的高速串行协议,由于技术优势,逐渐成为高速数据转换器的接口标准。由于FPGA的硬件可编程性,以及率先推出了JESD204B IP,目前基于JESD204B协议的设计方案都是基于FPGA的。为了实现基于FPGA的方案,... JESD204B协议是针对高速数据转换器定义的高速串行协议,由于技术优势,逐渐成为高速数据转换器的接口标准。由于FPGA的硬件可编程性,以及率先推出了JESD204B IP,目前基于JESD204B协议的设计方案都是基于FPGA的。为了实现基于FPGA的方案,设计人员仍然需要进行大量的时序设计,这增加了总体开发难度。为此,本文引入了将JESD204B协议集成到DSP的设想,同时对该设想作了可行性分析,并提出了实现框架。 展开更多
关键词 高速数据转换器
下载PDF
基于AD9680的宽带高动态全数字雷达接收机设计 被引量:7
8
作者 肖丹丹 宿绍莹 李涛 《电子科技》 2015年第10期141-144,共4页
针对某宽带雷达数字接收机对带宽、动态、处理速度、多通道等指标的需求,设计了一种基于新型ADC器件AD9680的宽带高动态全数字雷达接收机验证平台。文中首先在搭建的平台上对AD9680进行全带宽模式和数字下变频模式的性能验证与结果分析... 针对某宽带雷达数字接收机对带宽、动态、处理速度、多通道等指标的需求,设计了一种基于新型ADC器件AD9680的宽带高动态全数字雷达接收机验证平台。文中首先在搭建的平台上对AD9680进行全带宽模式和数字下变频模式的性能验证与结果分析,根据分析结果提出改善AD9680动态性能的方案;其次,对AD9680两个通道之间的同步性做了验证,并提出了一种针对双通道时间偏差的优化方法。各项结果表明,AD9680能满足某宽带雷达的应用需求。 展开更多
关键词 AD9680 宽带雷达数字接收机 jesd204b 数字下变频 双通道同步
下载PDF
高精度国产ADC测试平台的设计与实现 被引量:6
9
作者 彭晓飞 李杰 +1 位作者 张德彪 宋金昊 《中国测试》 CAS 北大核心 2022年第8期136-143,共8页
随着ADC速度与精度的不断提升,传统的测试平台已不能完全满足现有的测试需求,因而研究高速高精度的ADC测试平台显得十分必要。在此设计以高速FPGA芯片Virtex-7XC7VX485T-2FFG为控制核心的硬件方案,与现有测试平台相比有以下优点:1)预留... 随着ADC速度与精度的不断提升,传统的测试平台已不能完全满足现有的测试需求,因而研究高速高精度的ADC测试平台显得十分必要。在此设计以高速FPGA芯片Virtex-7XC7VX485T-2FFG为控制核心的硬件方案,与现有测试平台相比有以下优点:1)预留多种数字接口CMOS、LVDS和JESD204B(时钟频率高达12.5 GHz);2)采用DDR3 SDRAM作为A/D转换时采样数据的存储器,数据吞吐率高达20 Gbits/s,满足高性能测试时对高带宽、高存储深度、高速实时数据读写的要求;3)采用EMMC实现高速大容量存储,总有效存储容量为2 TB,4片存储速度最高可到4×250 MB/s=1 GB/s。最后采用该测试平台对国产芯片HWD976进行测试,测试结果SNR为74.3213 dB,SINAD为73.6524 dB,SFDR为79 dB。结果表明,该测试平台能够满足测试需求,有很好的应用和推广价值。 展开更多
关键词 测试平台 高精度ADC FPGA jesd204b DDR3 SDRAM
下载PDF
基于FPGA的JESD204B-光纤传输接口转换器设计 被引量:6
10
作者 王红亮 和爽 《仪表技术与传感器》 CSCD 北大核心 2020年第12期110-113,共4页
针对目前JESD204B接口转换器在高速数据采集传输系统中逐渐普及,但接口IP尚未开源且接口信号与数据分析存储设备无法对接的现状,设计了JESD204B-光纤传输接口转换器。转换器以FPGA为逻辑控制核心,自主设计了JESD204B信号的接口逻辑,并利... 针对目前JESD204B接口转换器在高速数据采集传输系统中逐渐普及,但接口IP尚未开源且接口信号与数据分析存储设备无法对接的现状,设计了JESD204B-光纤传输接口转换器。转换器以FPGA为逻辑控制核心,自主设计了JESD204B信号的接口逻辑,并利用SFP光模块与Aurora协议完成光纤接口传输,通过DDR3 SDRAM进行数据缓存交互。最后对JESD204B链路的建立与整体转换器系统的数据传输进行了测试,验证了所设计的JESD204B接口可成功与外部采集卡建立链路,整体数据能够实现10 Gbps的传输速率,且数据传输稳定无误。 展开更多
关键词 jesd204b 光纤传输 Aurora协议 高速采集
下载PDF
基于HXDSP JESD204B的高速数据采集系统设计
11
作者 肖无病 刘菲 黄结兵 《中国集成电路》 2024年第3期32-35,共4页
在航天航空、工业仪器仪表、矿物勘探等各个领域,对关键数据的高速采集和后续的处理都相当重要,JESD204B协议是目前通用的高速ADC/DAC标准串行通信协议。本文设计了一种基于JESD204B协议的高速数据采集系统,系统基于国产DSP芯片HX1041和... 在航天航空、工业仪器仪表、矿物勘探等各个领域,对关键数据的高速采集和后续的处理都相当重要,JESD204B协议是目前通用的高速ADC/DAC标准串行通信协议。本文设计了一种基于JESD204B协议的高速数据采集系统,系统基于国产DSP芯片HX1041和GAD14D1GEE型AD转换器构建了一个高速数据采集平台,实验表明该平台可以实现数据的采集与实时处理。 展开更多
关键词 jesd204b HXDSP1041 高速数据采集系统
下载PDF
基于JESD204B接口的波形产生FPGA设计
12
作者 付然 孙晨阳 +2 位作者 刘芳 杜思航 马瑞山 《电子技术应用》 2024年第7期103-106,共4页
提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变... 提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变频及数模转换,网口芯片与DDR3用于传输和存储一些特殊数字波形。详细介绍了JESD204B接口时钟同步、DDS信号发生器、数字波形接收、缓存和发送等关键功能的设计。最后通过频谱分析仪抓捕DAC输出的中频信号验证了FPGA设计的可靠性。 展开更多
关键词 jesd204b 高速串行传输 UDP协议 RGMII接口
下载PDF
基于JESD204B协议的数据采集接口设计与实现 被引量:6
13
作者 王红亮 曹京胜 《电测与仪表》 北大核心 2018年第7期87-91,共5页
目前国内对于高速串行JESD204B接口开发使用难以摆脱国外限制,缺乏自主设计技术经验积累。为了促进JESD204B接口国产化进程,文中介绍了一种基于JESD204B协议的高速采样数据解析接收电路。利用Xilinx的高速串行收发器GTX实现了JESD204B... 目前国内对于高速串行JESD204B接口开发使用难以摆脱国外限制,缺乏自主设计技术经验积累。为了促进JESD204B接口国产化进程,文中介绍了一种基于JESD204B协议的高速采样数据解析接收电路。利用Xilinx的高速串行收发器GTX实现了JESD204B接口的物理层,采用GTX内部8B/10B译码器解析接收串行数据流,按照4拜特对齐方式完成字节对齐,对GTX的功能配置和端口信号进行了研究;通过FPGA逻辑设计完成了接口的链路层,采用模块化设计思想,设计了同步请求管理模块,通过判断连续接收到标识符的数目控制链路初始化,并设计了用于检测和替换数据帧尾控制字节的接收数据处理模块。经过测试验证,在7.4 Gbps的传输速率下接口可以正确解析数据,所设计接口电路满足工程应用需求。 展开更多
关键词 jesd204b 高速串行协议 GTX 数据采集
下载PDF
JESD204B接收系统同步技术研究与实现 被引量:6
14
作者 宛强 郭金翠 +1 位作者 王巍 姚亚峰 《电子器件》 CAS 北大核心 2018年第6期1566-1571,共6页
针对JESD204B协议规定的接收系统的同步问题,提出了一种针对子类1的四字节并行处理实现方案。将数据流中提取的控制信息与数据信息并行处理,简化了接收系统中各种同步的处理过程,同时将电路工作时钟频率从1.25 GHz降低到312.5 MHz,简化... 针对JESD204B协议规定的接收系统的同步问题,提出了一种针对子类1的四字节并行处理实现方案。将数据流中提取的控制信息与数据信息并行处理,简化了接收系统中各种同步的处理过程,同时将电路工作时钟频率从1.25 GHz降低到312.5 MHz,简化了CMOS实现工艺要求。采用Verilog HDL实现并与XILINX官方IP核进行了对接验证,还在Design Compiler平台采用TSMC 65 nm工艺进行综合,结果表明:该设计方案在功能,工作频率等方面均能够满足JESD204B协议要求。 展开更多
关键词 通信技术 jesd204b 四字节并行处理 同步技术 高速串行接口
下载PDF
JESD204B Subclass1模式时钟设计与调试 被引量:6
15
作者 吕志鹏 马小兵 禹卫东 《电子技术应用》 2018年第4期56-60,共5页
JESD204B协议是用于数据转换器与FPGA/ASIC之间数据传输的高速串行协议,Subclass1模式是该协议完成确定性延时功能的重要模式。对JESD204B协议Subclass1模式的工作原理和时钟设计要求进行分析,并总结出Subclass1模式时钟调试方法。利用X... JESD204B协议是用于数据转换器与FPGA/ASIC之间数据传输的高速串行协议,Subclass1模式是该协议完成确定性延时功能的重要模式。对JESD204B协议Subclass1模式的工作原理和时钟设计要求进行分析,并总结出Subclass1模式时钟调试方法。利用Xilinx Virtex-7系列FPGA搭建JESD204B自收发链路对该方法进行验证。结果表明,该时钟调试方法能够满足Subclass1模式的时钟设计要求,保证数据的稳定收发。 展开更多
关键词 jesd204b Subclass1 确定性延时 FPGA 时钟
下载PDF
基于JESD204B的多帧同步实现技术
16
作者 吴可 《电子质量》 2024年第1期76-79,共4页
ADI公司的AD9680是一款14位、双通道、最大采样速率为1 GSPS且支持JESD204B接口的模数转换芯片。JESD204B接口是目前流行的高速ADC芯片采用的数据通信接口之一,具有传输速率高、抗干扰能力强和芯片间同步方便等优点。在实际工程中,当要... ADI公司的AD9680是一款14位、双通道、最大采样速率为1 GSPS且支持JESD204B接口的模数转换芯片。JESD204B接口是目前流行的高速ADC芯片采用的数据通信接口之一,具有传输速率高、抗干扰能力强和芯片间同步方便等优点。在实际工程中,当要求多片AD9680相位同步时,经常会遇到各种各样的问题。借助AD9680设计了一款多通道采集模块,描述了一种基于JESD204B协议的多帧同步实现技术,探讨了同步采集技术实现时容易碰到的一个问题,并为之提供了一个简单有效的解决方法。 展开更多
关键词 AD jesd204b 多帧时钟周期 同步
下载PDF
基于FPGA的多通道高速数据采集系统设计 被引量:1
17
作者 李明华 李学华 +1 位作者 李镇江 邱国星 《成都信息工程大学学报》 2023年第2期136-141,共6页
为满足宽带中频接收机能实现多通道、高速同步采集的需求,提出一种基于FPGA的多通道高速数据采集系统设计方案。系统采用Vertix7系列FPGA芯片作为主控芯片,通过SPI接口同时对4片宽带中频接收器AD6674进行控制,实现8路模拟信号的采集,并... 为满足宽带中频接收机能实现多通道、高速同步采集的需求,提出一种基于FPGA的多通道高速数据采集系统设计方案。系统采用Vertix7系列FPGA芯片作为主控芯片,通过SPI接口同时对4片宽带中频接收器AD6674进行控制,实现8路模拟信号的采集,并通过JESD204B协议完成8路数据的实时接收;AD输入前端采用无源的方式,将模拟输入的单端信号转成差分信号,抑制无用的宽带噪声。系统中采用时钟同步芯片AD9549、时钟扇形缓存器ADCLK950等解决系统内部时钟抖动以及多通道同步问题,为保证多通道同步数据的采集传输提供了解决办法。对整个系统进行功能测试,验证了方案的可行性。 展开更多
关键词 宽带A/D jesd204b 多通道 时钟同步
下载PDF
基于JESD204B的1 GS/s、16-bit数据采集系统研究 被引量:5
18
作者 李海涛 李斌康 +2 位作者 田耕 阮林波 张雁霞 《电子技术应用》 2021年第4期126-131,共6页
采用“ADC+FPGA”的架构,设计了1 GS/s、16-bit高速高精度数据采集系统,实现了大动态范围(>1000倍)信号的单信道测量功能。研究采用周期sysref和脉冲sysref两种模式,分别建立了稳定连接的、具有确定性延迟的JESD204B连接,对比了两种... 采用“ADC+FPGA”的架构,设计了1 GS/s、16-bit高速高精度数据采集系统,实现了大动态范围(>1000倍)信号的单信道测量功能。研究采用周期sysref和脉冲sysref两种模式,分别建立了稳定连接的、具有确定性延迟的JESD204B连接,对比了两种模式下的采样数据频谱差别,结合硬件设计、固件设计的注意事项,推荐采用周期sysref建立JESD204B连接。研究分析采样数据的时域波形和频率谱密度,验证了ADC芯片内部包含4个片上ADC通道的结论。 展开更多
关键词 数据采集系统 jesd204b 确定性延迟 周期sysref 脉冲sysref 相干采样
下载PDF
基于JESD204B协议的智能信号处理SoC中自适应缓冲结构
19
作者 魏赛 王鹏 +2 位作者 吴剑潇 陆斌 邢志昂 《半导体技术》 北大核心 2023年第12期1115-1120,共6页
JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流... JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流控机制,保证数据传输的可靠性。经过现场可编程门阵列(FPGA)验证,SoC在204B接口可以达到4×12.5 Gbit/s的数据传输带宽,证明设计的204B接口方案在智能信号处理SoC中的可行性和有效性,满足智能信号处理SoC对于数据接口的要求。该设计方案的实现对无流量控制数据传输协议与SoC体系结构的集成有借鉴意义。 展开更多
关键词 系统级芯片(SoC) jesd204b 现场可编程门阵列(FPGA)验证 直接内存访问(DMA) 先进可扩展接口(AXI)
下载PDF
基于JESD204B协议的并行加解扰电路 被引量:4
20
作者 金东强 万书芹 +1 位作者 陶建中 盛炜 《微电子学》 CAS 北大核心 2019年第4期513-517,共5页
针对串行加解扰电路存在功耗大、数据处理速度慢、串行扰码需要较高时钟频率等问题,提出了一种基于JESD204B协议的新型并行加解扰电路,通过由矩阵推导出的算法实现32位数据并行加扰/解扰。使用Verilog HDL对电路进行RTL级设计,并通过Cad... 针对串行加解扰电路存在功耗大、数据处理速度慢、串行扰码需要较高时钟频率等问题,提出了一种基于JESD204B协议的新型并行加解扰电路,通过由矩阵推导出的算法实现32位数据并行加扰/解扰。使用Verilog HDL对电路进行RTL级设计,并通过Cadence公司的NCVerilog软件进行验证。结果表明,该电路能够正确实现加解扰功能,并且可以使用312.5 MHz的时钟处理10 Gb/s的数据。采用65 nm CMOS工艺制作样片,测试结果表明,该电路符合设计要求。该加解扰电路对于高速数据通信芯片的自主可控设计与实现具有重要的参考价值。 展开更多
关键词 jesd204b 扰码 解扰 并行 算法
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部