期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
高压场效应管纳秒级双快沿脉冲源研究 被引量:3
1
作者 王欣 《核电子学与探测技术》 CAS CSCD 北大核心 2009年第2期255-257,331,共4页
简要介绍了一种基于高压场效应管(MOSFET)的纳秒级双快沿脉冲源的原理。着重从脉冲源快前沿与快后沿成形机理、高压MOSFET多管级联以及提高MOSFET输出脉冲开关速度的"过"驱动理论等几方面出发,分析了提高脉冲源输出特性的方... 简要介绍了一种基于高压场效应管(MOSFET)的纳秒级双快沿脉冲源的原理。着重从脉冲源快前沿与快后沿成形机理、高压MOSFET多管级联以及提高MOSFET输出脉冲开关速度的"过"驱动理论等几方面出发,分析了提高脉冲源输出特性的方法并通过实验验证,实验中确定由高压雪崩管及脉冲变压器组成的特殊大电流"过"驱动电路,产生了幅度大于4kV、前后沿均小于5ns的高压快脉冲。 展开更多
关键词 高压mosfet 纳秒级 “过”驱动 双快沿
下载PDF
铀矿测井中驱动中子管离子源高压脉冲电源设计 被引量:2
2
作者 王海涛 汤彬 +5 位作者 王仁波 周书民 张雄杰 刘志锋 陈锐 瞿金辉 《核电子学与探测技术》 CAS 北大核心 2018年第5期730-734,共5页
脉冲中子测井是进行铀矿勘探的重要方法,常采用控制中子管离子源启/停的方式实现脉冲中子源的输出,其边沿特性取决于离子源的高压电源性能。论文针对铀矿脉冲中子测井的特点,设计了驱动中子管离子源的专用高压脉冲电源。通过数字化芯片C... 脉冲中子测井是进行铀矿勘探的重要方法,常采用控制中子管离子源启/停的方式实现脉冲中子源的输出,其边沿特性取决于离子源的高压电源性能。论文针对铀矿脉冲中子测井的特点,设计了驱动中子管离子源的专用高压脉冲电源。通过数字化芯片CPLD控制高压MOS管,实现脉冲频率与占空比可调、特别是脉冲下降沿时间极短的高压脉冲电源(仅为0.2μs),确保中子管输出的脉冲中子源能够实现锐截止,满足铀矿脉冲中子测井行业中进行瞬发裂变中子测井时的特殊要求。 展开更多
关键词 中子管离子源 高压脉冲电源 CPLD 高压MOS管
下载PDF
一种900V大功率MOSFET器件结构设计 被引量:1
3
作者 刘好龙 于圣武 《微处理机》 2021年第3期18-22,共5页
鉴于高压功率MOSFET器件在耐压、电流能力、导通电阻等方面固有的优点,为进一步挖掘其在武器装备体系中的关键性作用、更好地发挥其为电子及电机设备提供驱动的功能,设计并实现一款900V大功率MOSFET器件。以VDMOS器件为例分析其基本结... 鉴于高压功率MOSFET器件在耐压、电流能力、导通电阻等方面固有的优点,为进一步挖掘其在武器装备体系中的关键性作用、更好地发挥其为电子及电机设备提供驱动的功能,设计并实现一款900V大功率MOSFET器件。以VDMOS器件为例分析其基本结构、工作原理和主要参数,通过理论计算制定产品的外延层及栅氧等相关工艺参数,并对元胞尺寸进行了优化设计。终端结构采用场限环与场板相结合的技术,并进行模拟仿真。仿真结果符合预期,并依此给出最终设计版图。 展开更多
关键词 高压mosfet器件 VDMOS结构 外延层 TCAD仿真
下载PDF
180 nm嵌入式闪存工艺中高压NMOS器件工艺加固技术
4
作者 陈晓亮 孙伟锋 《物理学报》 SCIE EI CAS CSCD 北大核心 2022年第23期347-354,共8页
抗辐射嵌入式闪存工艺在航空航天领域应用广泛,其中高压NMOS器件对总剂量辐射效应最敏感,对该器件进行加固是提高芯片抗辐射能力的关键之一.本文采用浅槽隔离(STI)场区离子注入工艺对180 nm嵌入式闪存工艺中的高压NMOS器件进行加固,实... 抗辐射嵌入式闪存工艺在航空航天领域应用广泛,其中高压NMOS器件对总剂量辐射效应最敏感,对该器件进行加固是提高芯片抗辐射能力的关键之一.本文采用浅槽隔离(STI)场区离子注入工艺对180 nm嵌入式闪存工艺中的高压NMOS器件进行加固,实验结果表明该加固器件存在两个主要问题:1)浅槽刻蚀后进行离子注入,后续热工艺较多,存在显著的杂质再分布效应,导致STI侧壁离子浓度降低,经过1×10^(5) rad(1 rad=10^(-2) Gy)(Si)辐照后,器件因漏电流增大而无法关断;2)加固离子注入降低了漏区PN结击穿电压,不能满足实际应用需求.为解决上述问题,本文提出了一种新型部分沟道离子注入加固方案.该方案调整加固离子注入工艺至热预算较多的栅氧工艺之后,减弱了离子再分布效应.另外,仅在STI边缘的沟道中部进行离子注入,不影响漏击穿电压.采用本方案对高压NMOS器件进行总剂量工艺加固,不改变器件的条形栅设计,对器件电学参数影响较小,与通用工艺兼容性好.测试结果表明,器件经过1.5×10^(5) rad(Si)总剂量辐照后,关态漏电流保持在10^(-12)A左右,这比传统的STI场区离子注入加固方案降低了5个数量级. 展开更多
关键词 总剂量辐射效应 工艺加固 高压器件 嵌入式闪存
下载PDF
基于TOPSwitchⅡ的开关电源设计 被引量:6
5
作者 黄海宏 王海欣 《现代电子技术》 2006年第4期16-18,共3页
TOPSwitchⅡ系列芯片是PowerIntegration公司生产的开关电源专用集成电路,他将脉宽调制电路与高压MOSFET开关管及驱动电路等集成在一起,具备完善的保护功能。使用该芯片设计的小功率开关电源,可大大减少外围电路,降低成本,提高可靠性。... TOPSwitchⅡ系列芯片是PowerIntegration公司生产的开关电源专用集成电路,他将脉宽调制电路与高压MOSFET开关管及驱动电路等集成在一起,具备完善的保护功能。使用该芯片设计的小功率开关电源,可大大减少外围电路,降低成本,提高可靠性。介绍其内部结构和工作原理,给出几种应用于反激式功率变换电路的典型用法,并给出一种反激式开关电源的实用电路。 展开更多
关键词 开关电源 TOPSwitchⅡ 反激 高压mosfet开关管
下载PDF
一种900V大功率MOSFET的工艺仿真设计 被引量:2
6
作者 刘好龙 周博 《微处理机》 2021年第2期14-17,共4页
高压功率MOSFET器件由于其在耐压、电流能力、导通电阻等方面固有的优点应用十分广泛,是武器装备体系中不可或缺的关键基础元器件。以一款900 V大功率MOSFET器件为例,为分析其VDMOS基本结构、工作原理和主要参数,利用工艺仿真软件Silvac... 高压功率MOSFET器件由于其在耐压、电流能力、导通电阻等方面固有的优点应用十分广泛,是武器装备体系中不可或缺的关键基础元器件。以一款900 V大功率MOSFET器件为例,为分析其VDMOS基本结构、工作原理和主要参数,利用工艺仿真软件Silvaco和Synopsys设计一套仿真实验,对外延层材料选取、氧化和注入等重要工艺过程优化、掺杂区工艺条件确定,以及对器件的电学特性如击穿电压、阈值电压、器件输出特性等进行仿真,为相关产品的研制提供参考和保障。经实际流片及末测验证,该仿真设计能够实现预期目标。 展开更多
关键词 高压mosfet器件 VDMOS器件 半导体工艺 Silvaco仿真 Synopsys仿真
下载PDF
基于0.5μm CMOS集成电路高低压兼容技术研究
7
作者 刘允 赵文彬 《电子与封装》 2007年第9期22-25,共4页
将高压MOSFETs器件集成到低压CMOS数字和模拟电路中的应用越来越频繁。文章参考了Parpia提出结构,将高压NMOS、PMOS器件制作在商用3.3V/5V 0.5μmN-阱CMOS工艺中,没有增加任何工艺步骤,也没有较复杂BiCMOS工艺中用到的P-阱、P+、N+埋层... 将高压MOSFETs器件集成到低压CMOS数字和模拟电路中的应用越来越频繁。文章参考了Parpia提出结构,将高压NMOS、PMOS器件制作在商用3.3V/5V 0.5μmN-阱CMOS工艺中,没有增加任何工艺步骤,也没有较复杂BiCMOS工艺中用到的P-阱、P+、N+埋层,使用了PT注入。通过对设计结构的PCM测试,可以得到高压大电流的NMOS管BVdssn>23V~25V,P管击穿BVdssp>19V。同时,文章也提供了高压器件的设计思路和结果描述。 展开更多
关键词 高压MOS器件 低压MOS器件 0.5μm CMOS工艺 工艺兼容技术
下载PDF
驱动高压浮动MOSFET的自举电容设计 被引量:6
8
作者 刘桂英 成叶琴 周琴 《上海电机学院学报》 2009年第3期190-193,共4页
介绍高压浮动MOSFET自举驱动电路的工作原理和高压驱动芯片的内部原理;讨论影响自举电容设计的各种因素,并给出自举电容的计算公式。通过实例,以测试波形来证明设计结果的准确性,表明其具有实际应用价值。
关键词 自举电路 驱动芯片 高压浮动mosfet
下载PDF
6.5kV SiC MOSFET模块加权优化设计与实验研究 被引量:3
9
作者 尚海 梁琳 +1 位作者 王以建 杨英杰 《电工技术学报》 EI CSCD 北大核心 2022年第19期4911-4922,共12页
针对高压SiC模块的封装关键问题(即绝缘性能、寄生参数、热管理),该文提出多目标加权优化方法,实现6.5kV SiC MOSFET模块多个性能指标的折中和优化。首先,通过建立电、热、力多物理场有限元模型分别对量化指标寄生电容、焊料层热应力以... 针对高压SiC模块的封装关键问题(即绝缘性能、寄生参数、热管理),该文提出多目标加权优化方法,实现6.5kV SiC MOSFET模块多个性能指标的折中和优化。首先,通过建立电、热、力多物理场有限元模型分别对量化指标寄生电容、焊料层热应力以及电场强度进行建模,并对三者进行加权优化,得到最优尺寸参数以保证6.5kV SiC MOSFET模块的整体性能;然后,通过对外壳和端子的设计,保证模块外部绝缘可靠的同时尽可能降低寄生电感,实现模块寄生电感和外部绝缘性能的折中;最后,通过双脉冲实验、耐压测试等验证所研制模块的性能优势及多目标加权优化方法的有效性。结果表明,所提研制模块能够在4 500V/14A的条件下可靠工作;在寄生参数、绝缘性能得到优化的同时,保证了模块整体性能的优越性。 展开更多
关键词 高压SiC mosfet 封装 多物理场 多目标加权优化
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部