期刊文献+
共找到452篇文章
< 1 2 23 >
每页显示 20 50 100
高速数据采集系统中高速缓存与海量缓存的实现 被引量:17
1
作者 鲍晓宇 施克仁 +1 位作者 洪玉萍 张伟 《国外电子元器件》 2003年第7期4-7,共4页
探讨了高速数据采集系统中高速采样缓存的重要性和实现途径 ,阐述了基于ADSP -21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构 ,给出了采用FPGA实现通道复用和采样数据预处理 ,从而构造16MB的SDRAM海量缓存以将高速缓存... 探讨了高速数据采集系统中高速采样缓存的重要性和实现途径 ,阐述了基于ADSP -21065L的并行多通道数据采集板上高速采样缓存的设计与电路结构 ,给出了采用FPGA实现通道复用和采样数据预处理 ,从而构造16MB的SDRAM海量缓存以将高速缓存中的多批次采样数据经AD SP 展开更多
关键词 高速数据采集 高速缓存 海量缓存 ADSP-21065L FPGA SDRAM
下载PDF
基于FPGA和DSP的高速数据采集实时处理系统的设计 被引量:26
2
作者 马秀娟 考丽 赵国良 《电子器件》 CAS 2007年第3期1009-1013,共5页
为实现激光目标回波的快速捕获、检测及实时处理,提出一种ADC+FPGA+DSP的数据采集与实时处理的设计.激光回波通过高速模数转换器(ADC)转换成数字信号,经FIFO乒乓高速缓存,然后再送到DSP进行实时处理.电路简单、可靠、实时性强,最高采样... 为实现激光目标回波的快速捕获、检测及实时处理,提出一种ADC+FPGA+DSP的数据采集与实时处理的设计.激光回波通过高速模数转换器(ADC)转换成数字信号,经FIFO乒乓高速缓存,然后再送到DSP进行实时处理.电路简单、可靠、实时性强,最高采样率达200MHz,具有8bit垂直分辨率,4M×8位数据存储空间.该系统能准确实时地计算出目标距离、速度,适时预警,符合汽车防撞激光雷达中信号处理的要求.详细介绍了系统的设计方案及各主要组成模块. 展开更多
关键词 高速数据采集 实时处理 FPGA DSP
下载PDF
基于PCI-1714的高速数据采集系统方案设计 被引量:22
3
作者 于锋 侯永海 王建国 《微计算机信息》 北大核心 2005年第08S期60-62,共3页
介绍了一种基于PCI-1714的高速数据采集系统设计方案。系统以PCI-1714高速数据采集卡为硬件平台,借助研华32位DLL驱动程序接口,采用VC++高级语言编程对PCI-1714进行硬件驱动和控制,实现了数据高速采集、传输和存储。该系统可广泛应用于... 介绍了一种基于PCI-1714的高速数据采集系统设计方案。系统以PCI-1714高速数据采集卡为硬件平台,借助研华32位DLL驱动程序接口,采用VC++高级语言编程对PCI-1714进行硬件驱动和控制,实现了数据高速采集、传输和存储。该系统可广泛应用于多种高速数据采集领域,具有良好的通用性和可扩展性。 展开更多
关键词 PCI-1714 高速数据采集 研华DLL驱动 VC++
下载PDF
基于LabVIEW的电机数据采集系统 被引量:19
4
作者 胡文彪 马伟明 《海军工程大学学报》 CAS 北大核心 2005年第3期61-65,共5页
介绍了基于LabVIEW的电机数据采集系统的硬件组成和软件设计,提出了在LabVIEW下高速连续采集及存盘技术的实现方法,以及自动搜索基波频率的谐波分析方法,还分析了循环采样方式造成的各采样通道之间的相对相位误差产生的原因,提出采用分... 介绍了基于LabVIEW的电机数据采集系统的硬件组成和软件设计,提出了在LabVIEW下高速连续采集及存盘技术的实现方法,以及自动搜索基波频率的谐波分析方法,还分析了循环采样方式造成的各采样通道之间的相对相位误差产生的原因,提出采用分组采样方式减小这种误差,并给出了部分程序.最后给出了部分试验结果,证明所提方法的正确性. 展开更多
关键词 电机测试 虚拟仪器 LABVIEW 高速采集 相对相位误差
下载PDF
基于FPGA的高速数据采集系统设计与实现 被引量:22
5
作者 邵磊 倪明 《计算机工程》 CAS CSCD 北大核心 2011年第19期221-223,共3页
设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与Stratix II系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为1 GS/s的双通道... 设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与Stratix II系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为1 GS/s的双通道和采样率为2 GS/s的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点。 展开更多
关键词 现场可编程门阵列 高速数据采集 高速A/D 模拟信号调理
下载PDF
基于FPGA的多路高速数据采集系统的设计 被引量:22
6
作者 卓浩泽 龚仁喜 +1 位作者 谢玲玲 韦炯全 《电测与仪表》 北大核心 2011年第9期65-68,共4页
针对功率因数校正系统对实时数据处理要求,设计了一个高速数据采集系统,并将该系统应用于功率因数校正系统的数据前端采集中。该系统采用AD7874和高速FIFO,使用NiosII软核处理器实现SOPC设计,与现有方法比较,系统具有硬件结构紧凑,控制... 针对功率因数校正系统对实时数据处理要求,设计了一个高速数据采集系统,并将该系统应用于功率因数校正系统的数据前端采集中。该系统采用AD7874和高速FIFO,使用NiosII软核处理器实现SOPC设计,与现有方法比较,系统具有硬件结构紧凑,控制性能优良,工作可靠性高,可移植性好的特点。文中对其进行了较深入的仿真研究,表明检测效果良好。 展开更多
关键词 FPGA 高速采集 A/D转换
下载PDF
基于FPGA的高速数据采集存储系统设计 被引量:19
7
作者 任勇峰 张凯华 程海亮 《电子器件》 CAS 北大核心 2015年第1期135-139,共5页
针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修... 针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修正,解决了因内部时钟传输占空比失真而导致误码产生的问题。数据存储采用二级流水线的操作方式,写速率可达62 Mbyte/s。系统设备经地面联试试验已成功应用于工程实践,具有较高的可靠性和稳定性。 展开更多
关键词 高速数据采集 视频信号 静态仿真 逻辑控制 数据存储
下载PDF
三维成像激光雷达高带宽数据采集与存储系统 被引量:18
8
作者 吕卫 王粟瑶 《激光与光电子学进展》 CSCD 北大核心 2019年第10期251-260,共10页
设计了三维成像激光雷达高带宽数据采集与存储系统。为保证系统存储的实时性,通过PCIE 3.0(peripheral component interface express 3.0)将数据传输到计算机,将回波数据存储到固态硬盘(SSD)大容量盘阵中。针对系统中多片模数转换器(AD... 设计了三维成像激光雷达高带宽数据采集与存储系统。为保证系统存储的实时性,通过PCIE 3.0(peripheral component interface express 3.0)将数据传输到计算机,将回波数据存储到固态硬盘(SSD)大容量盘阵中。针对系统中多片模数转换器(ADCs)采样数据不同步问题,提出了高速信号同步触发电路及现场可编程逻辑门阵列(FPGA)固有路径延迟校准算法。为了精确测量激光雷达内光路触发脉冲与系统时钟之间的延时量,设计了基于多级输入输出延迟(IODELAY)单元的时间数字计数器(TDC)算法,时间分辨率高达52ps。结果表明,系统最大存储带宽为5.12GByte/s,存储容量为24TByte,在数据采集和存储上表现出很强的实时性和同步性,有较高的实用价值。 展开更多
关键词 遥感 三维成像激光雷达 回波信号 高速数据采集 数据存储
原文传递
用Matlab实现高速数据采集自动化 被引量:14
9
作者 李炎新 高成 +1 位作者 陈彬 万海军 《测控技术》 CSCD 2002年第11期9-10,13,共3页
某些研究领域的数据采样速度要求越来越高 ,数据采集也要求有更高的自动化程度。介绍了用Matlab6 .1对TDS30 0 0系列数字荧光示波器进行操作 ,以实现计算机自动控制的高速数据采集。
关键词 MATLAB 高速数据采集自动化 数据处理 计算机
下载PDF
利用FPGA实现DMA方式的高速数据采集 被引量:13
10
作者 蔡菲娜 曹祁 《微电子学与计算机》 CSCD 北大核心 2005年第3期239-241,共3页
给出了利用FPGA来实现DM A方式的高速数据采集电路的设计思想,工作原理和实施方案。该设计有效地解决了单片机应用领域中速度较慢的CPU和高速的A/D转换器之间的速度配合问题,具有电路设计简单,可靠性高,传输速度快等特点。时序仿真和实... 给出了利用FPGA来实现DM A方式的高速数据采集电路的设计思想,工作原理和实施方案。该设计有效地解决了单片机应用领域中速度较慢的CPU和高速的A/D转换器之间的速度配合问题,具有电路设计简单,可靠性高,传输速度快等特点。时序仿真和实际应用都证明了设计的正确性。 展开更多
关键词 高速数据采集 FPGA DMA
下载PDF
高速数据采集系统中的FPGA的设计 被引量:12
11
作者 马秀娟 牛进鹏 +1 位作者 考丽 赵国良 《电子器件》 CAS 2007年第4期1372-1374,1379,共4页
提出了利用FPGA技术把缓存FIFO、锁存电路、时序电路、控制电路等分散的电路模块集中起来作为独立的缓存及控制电路,实现了数据的高速缓存,防止了数据丢失;产生了严格的时序逻辑,保证了系统的可靠性.利用乒乓锁存降低了对缓存速度的要... 提出了利用FPGA技术把缓存FIFO、锁存电路、时序电路、控制电路等分散的电路模块集中起来作为独立的缓存及控制电路,实现了数据的高速缓存,防止了数据丢失;产生了严格的时序逻辑,保证了系统的可靠性.利用乒乓锁存降低了对缓存速度的要求并将数据合并成32位,易于与DSP数据传输.电路模块简单可靠,易于系统调试.详细介绍了FPGA的电路模块的设计. 展开更多
关键词 高速数据采集 FPGA 乒乓锁存
下载PDF
雷达视频回波信号的高速采集与回放显示 被引量:9
12
作者 汪涵 罗晓平 谢定富 《测控技术》 CSCD 1999年第12期39-41,共3页
介绍了针对雷达视频回波信号的高速采集系统的设计,包括硬件设计原理及组成框图,软件设计思想及实现流程。文中给出了解决大容量数据的计算机硬盘实时存储问题的方案,同时对数据回放显示软件平台的功能也作了较为详细的介绍。
关键词 雷达 视频回波信号 高速采集 实时存储 数据回放
下载PDF
基于USB总线的高速数据采集存储测试系统的设计 被引量:11
13
作者 文丰 赵小珍 甄国涌 《电测与仪表》 北大核心 2007年第11期47-49,10,共4页
本系统采用USB接口芯片CY7C68013来完成采样控制并与PC机应用程序完成通信功能,由应用程序完成用户命令及数据显示。分别从方案设计、硬件实现、数据采集及存储等方面进行了详细研究和描述。之后,对大容量的FLASH存储器操作过程也进行... 本系统采用USB接口芯片CY7C68013来完成采样控制并与PC机应用程序完成通信功能,由应用程序完成用户命令及数据显示。分别从方案设计、硬件实现、数据采集及存储等方面进行了详细研究和描述。之后,对大容量的FLASH存储器操作过程也进行了详细介绍。 展开更多
关键词 USB 高速数据采集 存储测试系统 FLASH存储器 先进先出
下载PDF
高速数据采集系统的设计 被引量:12
14
作者 吴量 《电子测量技术》 2006年第3期85-86,共2页
文中结合数据采集在航天遥感中的应用,介绍了采用FPGA和SRAM来设计数据采集系统的方案。此种设计方案结构灵活、控制简单、可靠性高。基于高速电路中易出现的噪声和干扰,讨论了抑制干扰的一些措施。
关键词 现场可编程门阵列 高速数据采集 干扰
下载PDF
基于FPGA的高速大容量数据采集系统设计 被引量:11
15
作者 潘建国 阙沛文 雷华明 《电子测量技术》 2008年第9期166-169,共4页
在利用超声波进行长距离输油管道无损检测过程中,检测系统需要对采集到的多通道高速、大容量数据进行实时存储。本文介绍了一种基于FPGA控制的超声信号实时采集系统设计,该系统能在脱离PC机CPU及总线方式下由FPGA直接控制IDE硬盘,实现... 在利用超声波进行长距离输油管道无损检测过程中,检测系统需要对采集到的多通道高速、大容量数据进行实时存储。本文介绍了一种基于FPGA控制的超声信号实时采集系统设计,该系统能在脱离PC机CPU及总线方式下由FPGA直接控制IDE硬盘,实现对高速、大容量数据的实时存储,并在检测完成后可以通过上位机接口对硬盘进行离线访问分析。目前,在工程实践应用中,硬盘记录的平均速度可达到5 MB/s以上。 展开更多
关键词 高速采集 大容量存储 直写IDE DMA传输 FIFO
下载PDF
基于PCI-1716的高速数据采集系统设计 被引量:13
16
作者 叶果 李威 +1 位作者 王禹桥 杨雪锋 《微计算机信息》 2009年第4期86-87,99,共3页
介绍了一种基于PCI-1716的高速数据采集系统设计方案。系统以PCI-1716高速数据采集卡为硬件平台,借助研华32位DLL驱动程序接口,采用Borland公司的C++Builder高级语言编程对PCI-1716进行硬件驱动和控制,实现了数据高速采集、传输和存储... 介绍了一种基于PCI-1716的高速数据采集系统设计方案。系统以PCI-1716高速数据采集卡为硬件平台,借助研华32位DLL驱动程序接口,采用Borland公司的C++Builder高级语言编程对PCI-1716进行硬件驱动和控制,实现了数据高速采集、传输和存储。该系统可广泛应用于多种高速数据采集领域,具有良好的通用性和可扩展性。 展开更多
关键词 PCI-1716 高速数据采集 研华DLL驱动 中断触发
下载PDF
基于FPGA的多路高速数据采集系统的实现 被引量:12
17
作者 杨志方 王泽成 +2 位作者 涂坦 谈宏华 曹新莉 《武汉化工学院学报》 2006年第3期58-61,共4页
结合数据采集系统在电能质量监测中的应用,介绍了一种基于FPGA的多路高速数据采集系统,给出了硬件原理框图;并对系统进行了模块化的分析,讨论了影响同步采样性能的因素.实际应用证明,采用该方法设计的系统能有效地完成多路同步高速数据... 结合数据采集系统在电能质量监测中的应用,介绍了一种基于FPGA的多路高速数据采集系统,给出了硬件原理框图;并对系统进行了模块化的分析,讨论了影响同步采样性能的因素.实际应用证明,采用该方法设计的系统能有效地完成多路同步高速数据采集任务. 展开更多
关键词 FPGA ADS8364 高速数据采集 多路
下载PDF
新型数字BPM信号处理器研制进展 被引量:12
18
作者 冷用斌 易星 +7 位作者 赖龙伟 黄国庆 阎映炳 赵雷 严晗 陈凯 邬维浩 安琪 《核技术》 CAS CSCD 北大核心 2011年第5期326-330,共5页
介绍了采用Arm微处理器技术、FPGA数字信号处理技术、高速带通欠采样技术的新型BPM信号处理器研制进展情况;对两类主要的原理样机进行了评估测试。信号处理算法评估样机基于商业评估板搭建,用于测试包含数字下变频、低通滤波、抽取降速... 介绍了采用Arm微处理器技术、FPGA数字信号处理技术、高速带通欠采样技术的新型BPM信号处理器研制进展情况;对两类主要的原理样机进行了评估测试。信号处理算法评估样机基于商业评估板搭建,用于测试包含数字下变频、低通滤波、抽取降速等信号处理算法功能模块。自主开发的硬件评估样机用于测试不同硬件功能模块及整机集成后的硬件性能。在上海光源储存环上进行的束流实验表明,两个样机的逐圈位置分辨率均好于2μm,可正确获取包含束流实时信息的逐圈位置信号,可用于相关机器研究。 展开更多
关键词 束流位置测量 数字BPM处理器 高速数据采集 FPGA 上海光源
原文传递
电磁脉冲的范数探测及其应用 被引量:10
19
作者 谢彦召 孔旭 +2 位作者 和少寅 金印斌 李启 《高电压技术》 EI CAS CSCD 北大核心 2016年第4期1221-1227,共7页
电磁范数作为一种定量表征脉冲波形特征的工具,已被美军标和IEC等多个国际标准所采纳,可应用于高功率电磁环境效应机理和评估技术研究。首先简要分析了不同电磁范数的物理意义及其内在关系,然后介绍了基于高速数字采样与存储技术研制的... 电磁范数作为一种定量表征脉冲波形特征的工具,已被美军标和IEC等多个国际标准所采纳,可应用于高功率电磁环境效应机理和评估技术研究。首先简要分析了不同电磁范数的物理意义及其内在关系,然后介绍了基于高速数字采样与存储技术研制的范数探测器。范数探测器把测试信号直接数字化并存储到探测器内部,而不再需要传输线缆或光缆,其实时采样频率可配置为1 GHz或2 GHz,存储深度为4 k B,可拓展。编制了上位机数据软件用于在电脑上显示波形并快速计算给出波形的常用电磁范数。该范数探测器可以解决密闭腔体内耦合场全波形的测量,计算给出的电磁范数可用于效应的敏感参数分析和效应评估,以及响应定界、电磁辐射源的时间反演定位等领域。 展开更多
关键词 范数探测 电磁脉冲 高速数据采集 现场可编程门阵列 电小天线 高速模数转换器
下载PDF
采用FPGA的高速数据采集系统 被引量:10
20
作者 童子权 贾俊 《国外电子测量技术》 2008年第12期30-32,39,共4页
本文介绍了一种应用于高速数据采集的数字系统,该系统由高速模数转换器FPGA,SDRAM(synchronous dynamic randomaccess memory)组成。该系统独立于处理器之外,给处理器预留了总线接口。任何的处理器只要把总线接口连接到此系统上,均可操... 本文介绍了一种应用于高速数据采集的数字系统,该系统由高速模数转换器FPGA,SDRAM(synchronous dynamic randomaccess memory)组成。该系统独立于处理器之外,给处理器预留了总线接口。任何的处理器只要把总线接口连接到此系统上,均可操作。与传统的数据采集系统相比,减少了处理器的控制,而且处理器的处理速度已不再影响系统的性能,提高了速度和效率,具有通用性。本文对高速模数转换器与FPGA的接口实现做了详细的描述,对如何把模数转换器的数据流进行缓冲做了介绍。并对如何在FPGA中构建SOPC(systerm on programmable chip)系统以及如何利用SOPC实现SDRAM的控制与存储进行了说明。经测试,本系统的数据采集的实时速度最高可达到250 MB/s,适用于大部分的高速数据采集场合。 展开更多
关键词 高速数据采集 FPGA 控制 存储
下载PDF
上一页 1 2 23 下一页 到第
使用帮助 返回顶部