期刊文献+
共找到37篇文章
< 1 2 >
每页显示 20 50 100
FPGA技术及其发展趋势 被引量:7
1
作者 陆重阳 卢东华 《微电子技术》 2003年第1期5-7,共3页
FPGA在电子设计领域得到广泛的应用 ,并成为实现电子系统的一种很重要的手段。本文主要介绍了FPGA的特点、设计流程及其发展趋势。
关键词 发展趋势 现场可编程门阵列 FPGA 设计流程 硬件描述语言
下载PDF
IP技术在SOC中的地位及应用 被引量:5
2
作者 陆重阳 卢东华 文爱军 《微电子技术》 2002年第4期56-58,共3页
本文主要介绍了IP技术的概念 ,并且对其在SOC的地位作了详细的说明 。
关键词 IP技术 SOC 集成电路设计 硬件描述语言
下载PDF
基于CPLD的线阵CCD驱动电路设计与实现 被引量:19
3
作者 彭晓钧 何平安 袁炳夏 《光电子.激光》 EI CAS CSCD 北大核心 2007年第7期803-807,共5页
设计和开发了一种线阵CCD驱动电路。该电路主要采用了复杂可编程逻辑器件(CPLD),充分发挥其"可编程"的技术特性,为用户提供了丰富的接口信号。介绍了该驱动电路的主要特性、工作原理和驱动时序的设计思想。实验结果表明:该驱... 设计和开发了一种线阵CCD驱动电路。该电路主要采用了复杂可编程逻辑器件(CPLD),充分发挥其"可编程"的技术特性,为用户提供了丰富的接口信号。介绍了该驱动电路的主要特性、工作原理和驱动时序的设计思想。实验结果表明:该驱动电路完全满足设计要求,当将其集成到其它测量电路中时,整个测量系统可正常工作,且测量精度满足要求。 展开更多
关键词 线阵CCD 驱动电路 复杂可编程逻辑器件(CPLD) 驱动时序 硬件描述语言(hdl)
原文传递
基于FPGA的IIR数字滤波器的设计与仿真 被引量:20
4
作者 屈星 唐宁 +1 位作者 严舒 杨白 《计算机仿真》 CSCD 北大核心 2009年第8期304-307,348,共5页
提出一种在FPGA中实现高速IIR数字滤波器的方法,在理论上分析了IIR数字滤波器系数取整后的稳定性问题;利用FDATool设计滤波器,在Matlab中编程仿真;使用实验仿真的方法确定IIR滤波器系数量化字长,保证了IIR滤波器性能和硬件资源的优化,使... 提出一种在FPGA中实现高速IIR数字滤波器的方法,在理论上分析了IIR数字滤波器系数取整后的稳定性问题;利用FDATool设计滤波器,在Matlab中编程仿真;使用实验仿真的方法确定IIR滤波器系数量化字长,保证了IIR滤波器性能和硬件资源的优化,使IIR滤波器能适用高速场合,研究了FPGA中运算部件的运算特点,采用Verilog硬件描述语言实现迭代运算及有符号数乘法;最后编程实现IIR数字滤波器,通过QuartusII仿真并在FPGA上实现。通过试验验证,该方法设计的IIR数字滤波器收敛,能适用于对实时性要求高的系统中。 展开更多
关键词 现场可编程门阵列 无限长脉冲响应数字滤波器 硬件描述语言 数字信号处理
下载PDF
一种可实现高精度时间同步的数据传输方法 被引量:8
5
作者 杨冯帆 常劲帆 王铮 《计算机工程》 CAS CSCD 北大核心 2020年第2期118-125,133,共9页
KM2A探测器阵列是高海拔宇宙线观测站(LHAASO)的主体探测器阵列之一,近7000个探测器平均分布在1.3 km 2的实验范围内。针对大面积分布式布局的高能物理实验中读出电子学系统的时间同步和数据传输问题,提出一种可实现高精度时间同步的数... KM2A探测器阵列是高海拔宇宙线观测站(LHAASO)的主体探测器阵列之一,近7000个探测器平均分布在1.3 km 2的实验范围内。针对大面积分布式布局的高能物理实验中读出电子学系统的时间同步和数据传输问题,提出一种可实现高精度时间同步的数据传输方法。借助TCP/IP协议栈和White Rabbit时钟同步技术融合时钟网络与数据网络,TCP/IP协议栈在仅保留PC通信协议的基础上,无需增加额外硬件,即可实现高效可靠的数据传输和高精度时钟同步。测试结果表明,该方法可以实现探测器阵列内LHAASO KM2A读出电子学插件间时间同步精度优于1 ns,同时保证了数据传输的可靠性。 展开更多
关键词 高海拔宇宙线观测站 时间同步 TCP/IP协议 现场可编程门阵列 硬件描述语言
下载PDF
基于FPGA的实时数据采集系统设计 被引量:8
6
作者 夏祥龙 陈津平 胡春光 《计算机工程》 CAS CSCD 2013年第11期307-311,共5页
基于Windows操作系统的计算机,难以满足长时间、大数据量的实时稳定测量与控制要求。针对该问题,在反射差分光谱仪的电子控制部分,提出基于现场可编程门阵列(FPGA)的实时控制与数据采集系统设计方案。采用硬件描述语言和NiosII软核处理... 基于Windows操作系统的计算机,难以满足长时间、大数据量的实时稳定测量与控制要求。针对该问题,在反射差分光谱仪的电子控制部分,提出基于现场可编程门阵列(FPGA)的实时控制与数据采集系统设计方案。采用硬件描述语言和NiosII软核处理器系统相结合的设计方式,实现FPGA与计算机、探测器的高速USB通信,与角度编码器的同步串行通信,以及探测器和角度编码器之间的精确同步控制等功能,完成角度数据和光谱数据的实时采集。实验结果表明,该系统的同步控制和数据采集性能较好,仪器的实时性能提升显著。 展开更多
关键词 现场可编程门阵列 实时数据采集 USB通信 同步串行通信 同步控制 硬件描述语言 NIOSII软核处理器
下载PDF
外部型硬件进化方法研究 被引量:5
7
作者 方潜生 王煦法 何劲松 《系统仿真学报》 CAS CSCD 2003年第10期1405-1407,共3页
外部型硬件进化(Extrinsic EHW)是将硬件描述语言(HDL)与进化算法(EA)结合起来的硬件进化(EHW)方法。在简要介绍了EHW的基本概念和工作原理的基础上,针对外部型硬件进化的基本方法,通过实验分析指出了这类方法存在的问题,阐述了在电子... 外部型硬件进化(Extrinsic EHW)是将硬件描述语言(HDL)与进化算法(EA)结合起来的硬件进化(EHW)方法。在简要介绍了EHW的基本概念和工作原理的基础上,针对外部型硬件进化的基本方法,通过实验分析指出了这类方法存在的问题,阐述了在电子设计自动化(EDA)平台上实现Extrinsic EHW方法必须解决的核心问题。 展开更多
关键词 硬件描述语言(hdl) 电子设计自动化(EDA) 硬件进化(EHW)
下载PDF
EDA实验教学的电子密码锁创新设计 被引量:5
8
作者 王永祥 刘焱 《宜春学院学报》 2010年第8期32-34,共3页
用硬件描述语言实现了一种新的用于EDA实验教学的电子密码锁设计。该设计能把串行的按键输入转换为逻辑矢量,当此矢量与预置的相等时锁便可以打开,不正确密码输入后的确认高电平将使设计发出警报;输入两组相同的8位数据和确认高电平就... 用硬件描述语言实现了一种新的用于EDA实验教学的电子密码锁设计。该设计能把串行的按键输入转换为逻辑矢量,当此矢量与预置的相等时锁便可以打开,不正确密码输入后的确认高电平将使设计发出警报;输入两组相同的8位数据和确认高电平就可以在锁被打开的状态下修改密码,而且整个设计的工作无需外部时钟。仿真结果和硬件验证表明该设计性能稳定可靠,具有较高的教学应用价值。 展开更多
关键词 电子设计自动化 硬件描述语言 电子密码锁 硬件验证
下载PDF
自控网系统的仿真分析与硬件实现的研究 被引量:3
9
作者 陆继远 唐平 赵不贿 《微计算机信息》 北大核心 2005年第06Z期133-135,共3页
自控网系统是Petri网的一个子类,与P/T系统相比,有更强的描述能力和更复杂的性质。由于它的非线性关系,无法直接套用其它网系统的分析技术,影响了对它的研究。文章提出了用硬件描述语言对自控网系统进行描述,通过EDA工具进行仿真分析,... 自控网系统是Petri网的一个子类,与P/T系统相比,有更强的描述能力和更复杂的性质。由于它的非线性关系,无法直接套用其它网系统的分析技术,影响了对它的研究。文章提出了用硬件描述语言对自控网系统进行描述,通过EDA工具进行仿真分析,揭示系统的性质。文章针对计算Fibonacci数列的自控网系统模型,详细介绍了这一方法,给出了ABEL语言源代码和仿真波形,源代码经编译、优化、适配并下载到在系统可编程逻辑器件中,得到了计算Fibonacci数列的专用芯片,这为自控网系统的分析和应用研究开辟了新的途径。 展开更多
关键词 PETRI网 离散事件系统 电子设计自动化 硬件描述语言 在系统可编程器件
下载PDF
基于硬件描述语言的目标识别硬件加速器设计
10
作者 张嘉 金婕 《智能计算机与应用》 2023年第6期108-111,共4页
本文针对深度学习方法在目标识别领域内的应用,设计了一种基于硬件描述语言的目标识别硬件加速器,运用数据流架构优化方法,设计了二值化卷积神经网络算法所对应的硬件模块单元,实现了对输入图片的识别。实验结果表明,基于多帧分辨率为22... 本文针对深度学习方法在目标识别领域内的应用,设计了一种基于硬件描述语言的目标识别硬件加速器,运用数据流架构优化方法,设计了二值化卷积神经网络算法所对应的硬件模块单元,实现了对输入图片的识别。实验结果表明,基于多帧分辨率为224×224的图片输入,在硬件平台仿真软件中达到了不俗的识别速率以及识别准确率,为基于硬件系统的深度学习加速器的研究奠定了基础。 展开更多
关键词 硬件描述语言 二值化卷积神经网络 深度学习 硬件加速器
下载PDF
控制电路基于Petri网元件的图形化设计与仿真研究 被引量:4
11
作者 赵不贿 严仰光 +1 位作者 陆继远 唐平 《电路与系统学报》 CSCD 北大核心 2005年第5期54-58,共5页
Petri网是异步并发系统建模的重要工具,正越来越多地被应用在超大规模集成电路之中,从系统的Petri网模型直接获得相应的逻辑电路是许多学者研究的目标。文章在通用的EDA软件中,使用硬件描述语言建立Petri网元件,并给出了它们的源代码。... Petri网是异步并发系统建模的重要工具,正越来越多地被应用在超大规模集成电路之中,从系统的Petri网模型直接获得相应的逻辑电路是许多学者研究的目标。文章在通用的EDA软件中,使用硬件描述语言建立Petri网元件,并给出了它们的源代码。对于Petri网中的C/E系统,变迁用组合逻辑电路实现,库所用时序逻辑电路实现;而对于P/T系统,为了减少连线,库所和它的输入、输出变迁一起组成一个元件。在对一个受控系统建立了控制器的Petri网模型后,通过调用元件库中的Petri网元件,绘制控制器的Petri网图,经编译、仿真、优化、适配、下载在CLPD或FPGA中,就可获得控制器。Petri网元件与其它电路元件可混合使用,这为控制器的设计与实现提供了一种新的有效途径。文章分别给出了C/E系统和P/T系统的实例,仿真结果表明基于Petri网元件的图形化设计方法的正确性。 展开更多
关键词 PETRI网 离散事件系统 电子设计自动化 硬件描述语言 在系统可编程器件
下载PDF
核级保护系统中FPGA实现方案的若干问题探讨 被引量:4
12
作者 尹宝娟 毛从吉 +1 位作者 黄伟杰 李世欣 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第9期1050-1053,共4页
由于FPGA在高可靠性、高速度、简化设计、降低设备复杂性和过时问题等方面的优势,将其应用于核电站保护系统中的趋势逐渐明显。分析了FPGA技术应用于核级保护系统中的若干问题,包括设计原则、工艺类型选择、开发语言、开发过程、工具选... 由于FPGA在高可靠性、高速度、简化设计、降低设备复杂性和过时问题等方面的优势,将其应用于核电站保护系统中的趋势逐渐明显。分析了FPGA技术应用于核级保护系统中的若干问题,包括设计原则、工艺类型选择、开发语言、开发过程、工具选择、商品级软件使用、验证与确认等。 展开更多
关键词 现场可编程门阵列 保护系统 硬件描述语言 商品级软件 验证与确认
下载PDF
FPGA技术在核安全级仪控系统中的应用探讨 被引量:4
13
作者 尹宝娟 毛从吉 +1 位作者 张宓 黄伟杰 《自动化仪表》 CAS 北大核心 2013年第11期53-55,58,共4页
FPGA技术因其具有集成度高等特点而得到了快速广泛的应用。在核电站仪控系统数字化升级改造过程中,FPGA技术可否应用、如何应用已成为一项紧迫研究的重要课题。分析了FPGA的技术特点及其应用于核电站仪控系统中面临的挑战,提出了在使用... FPGA技术因其具有集成度高等特点而得到了快速广泛的应用。在核电站仪控系统数字化升级改造过程中,FPGA技术可否应用、如何应用已成为一项紧迫研究的重要课题。分析了FPGA的技术特点及其应用于核电站仪控系统中面临的挑战,提出了在使用标准、开发过程、设计技术和工具选用等方面可能的应对措施。最后,对FPGA在国内的后续应用进行了探讨。 展开更多
关键词 IP核 现场可编程门阵列 安全级仪控系统 软件开发过程 硬件描述语言
下载PDF
从Verilog到VHDL的翻译器VtoV的设计与实现 被引量:3
14
作者 蒋敬旗 刁岚松 刘明业 《北京理工大学学报》 EI CAS CSCD 北大核心 2001年第1期40-43,共4页
研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述... 研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述语言 Verilog到 VHDL的翻译器 Vto V.该翻译器能够实现从 Verilog的行为子集到VHDL的转换 . 展开更多
关键词 硬件描述语言 VERILOG Vhdl 翻译器
下载PDF
MCS-51中串行口IP的设计 被引量:2
15
作者 赵燕 胡越黎 曹家麟 《上海大学学报(自然科学版)》 CAS CSCD 2003年第6期513-517,共5页
该文介绍了一种串口的内部结构及其模块化实现,并结合具体工作方式给出了仿真结果,在文章的最后讨论了可综合的编程风格和在设计中遇到的问题及其解决方法.该文设计的串口IP已经结合其它IP做成了一个SOC系统,并成功地通过了FPGA的测试.
关键词 串行口 IP核 硬件描述语言 片上系统 集成电路设计
下载PDF
模拟乒乓球运动的控制系统设计 被引量:2
16
作者 王永祥 《南昌工程学院学报》 CAS 2010年第4期29-32,共4页
基于FPGA在QuartusⅡ环境下用VHDL语言设计了能模拟乒乓球运动的控制系统.该控制系统能根据接发球的按键输入确定击球后乒乓球的运动方向和运动距离,判断乒乓球的运动能否过中线和是否会出界,在运动员击球失误时给对方加分并生成发球信... 基于FPGA在QuartusⅡ环境下用VHDL语言设计了能模拟乒乓球运动的控制系统.该控制系统能根据接发球的按键输入确定击球后乒乓球的运动方向和运动距离,判断乒乓球的运动能否过中线和是否会出界,在运动员击球失误时给对方加分并生成发球信号.最后对设计进行了时序仿真并在相应开发板上进行了硬件验证,结果表明该控制系统性能稳定可靠. 展开更多
关键词 电子设计自动化 硬件描述语言 控制系统 乒乓球运动的模拟
下载PDF
利用DSP Builder设计直序扩频通信系统 被引量:2
17
作者 王前 李韬 《实验技术与管理》 CAS 北大核心 2009年第4期55-57,157,共4页
分析了直接序列扩频原理,着重介绍了在DSPBuilder平台上对直序扩频系统的建模,同时对比了系统的Simulink仿真结果和MODELSIM仿真结果。比较传统的硬件描述语言建模,该方法设计简单,提高了设计效率。
关键词 DSP BUILDER 直接序列扩频 硬件描述语言
下载PDF
基于HDL仿真的同步时序电路演化方法 被引量:1
18
作者 娄建安 崔新风 +1 位作者 张之武 褚杰 《计算机工程》 CAS CSCD 北大核心 2011年第18期249-251,共3页
时序电路存在反馈环,不便于电路描述和软件仿真,很难进行演化。为此,以D触发器和逻辑门为基本单元,构建描述时序电路的全向连接电路网络模型。建立电路编码、电路拓扑与硬件描述语言(HDL)代码文件之间的映射关系,设计由电路编码获取相应... 时序电路存在反馈环,不便于电路描述和软件仿真,很难进行演化。为此,以D触发器和逻辑门为基本单元,构建描述时序电路的全向连接电路网络模型。建立电路编码、电路拓扑与硬件描述语言(HDL)代码文件之间的映射关系,设计由电路编码获取相应HDL代码的方法,利用批处理技术实现电路评估过程的自动运行。四倍分频器电路演化实验结果验证了该方法的可行性与有效性。 展开更多
关键词 外部演化 同步时序电路 电路仿真 硬件描述语言 进化策略
下载PDF
基于Verilog HDL出租车计费系统的研制
19
作者 高健 刘向峰 +1 位作者 赖谨 戴路红 《实验室研究与探索》 CAS 2004年第10期49-52,共4页
以上海地区的出租车计费器为例,利用VerilogHDL语言设计了出租车计费器,使其具有时间显示、计费以及模拟出租车启动、停止、复位等功能,并设置了动态扫描电路显示车费和对应时间,显示了硬件描述语言Verilog-HDL设计数字逻辑电路的优越... 以上海地区的出租车计费器为例,利用VerilogHDL语言设计了出租车计费器,使其具有时间显示、计费以及模拟出租车启动、停止、复位等功能,并设置了动态扫描电路显示车费和对应时间,显示了硬件描述语言Verilog-HDL设计数字逻辑电路的优越性。源程序经MAX+PLUS 软件调试、优化,下载到EPF10K10TC144-3芯片中,可应用于实际的出租车收费系统。 展开更多
关键词 VERILOG hdl 电子自动化设计 硬件描述语言 MAX+PLUSⅡ
下载PDF
基于Handel-C的微处理器设计
20
作者 杨益 范庆春 《电子技术(上海)》 2008年第10期19-22,共4页
Handel-C是一种起源于ISO/ANSI-C的硬件设计编程语言,它是以硬件为目标,兼有常规高级语言和硬件描述语言的优点,即它能描述一些复杂算法,又能实现并行执行,真正做到了用软件的方法来设计硬件。本文在分析和研究基于Handel-C语言的FPGA... Handel-C是一种起源于ISO/ANSI-C的硬件设计编程语言,它是以硬件为目标,兼有常规高级语言和硬件描述语言的优点,即它能描述一些复杂算法,又能实现并行执行,真正做到了用软件的方法来设计硬件。本文在分析和研究基于Handel-C语言的FPGA设计的基础上,针对一个具体的简单微处理器进行设计,并在FPGA上实现了该微处理器的功能。 展开更多
关键词 HANDEL-C语言 微处理器 Celoxica DK 硬件描述语言(hdl) 现场可编程门阵列(FPGA)
原文传递
上一页 1 2 下一页 到第
使用帮助 返回顶部