期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种10位200 MHz流水线模数转换器的设计 被引量:2
1
作者 赵郁炜 朱红卫 《微电子学》 CAS CSCD 北大核心 2014年第5期587-591,596,共6页
提出了一种10位200MHz高速流水线型模数转换器。该转换器共有9级,其中1到8级采用1.5位每级结构,最后一级采用2位闪速型模数转换器结构。设计中使用带增益自举的套筒式共源共栅运放,可同时获得高增益和大带宽,并通过运放共享技术提高工... 提出了一种10位200MHz高速流水线型模数转换器。该转换器共有9级,其中1到8级采用1.5位每级结构,最后一级采用2位闪速型模数转换器结构。设计中使用带增益自举的套筒式共源共栅运放,可同时获得高增益和大带宽,并通过运放共享技术提高工作速度。采用改进的数字校正算法,将运算分配到数字码的延迟步骤中,减少运算时间。仿真结果显示,在192MHz的采样速度下,模数转换器的有效位为8.9,SNR为58.3dB,SFDR为62.8dB,其他动态和静态特性也达到了较好的指标。 展开更多
关键词 增益自举运放 运放共享技术 动态比较器 数字校正
下载PDF
一种全差分增益提升运放的设计与建立特性优化 被引量:4
2
作者 苏立 仇玉林 《电子器件》 EI CAS 2006年第1期162-165,共4页
在2.5V电源电压下采用中芯国际(SMIC)0.25μm混合信号CMOS工艺设计了一个单级全差分运算放大器。所设计的运放采用了增益提升技术,其主运放为一个带有开关电容共模反馈的全差分折叠-共源共栅运放,两个带有连续时间共模反馈的全差分折叠... 在2.5V电源电压下采用中芯国际(SMIC)0.25μm混合信号CMOS工艺设计了一个单级全差分运算放大器。所设计的运放采用了增益提升技术,其主运放为一个带有开关电容共模反馈的全差分折叠-共源共栅运放,两个带有连续时间共模反馈的全差分折叠-共源共栅运放作为辅运放用来提升主运放的开环增益。此外,本文还提出了一种可用于增益提升运放高速设计的基于仿真的优化方法。仿真结果表明,所设计运放的直流增益可达102dB,单位增益频率为822MHz;通过高速优化,其达到0.1%精度的建立时间为4ns。 展开更多
关键词 全差分 增益提升运放 建立特性优化
下载PDF
适用于流水线ADC的高性能采样/保持电路 被引量:1
3
作者 刘其艳 于映 《微计算机信息》 2009年第14期284-285,312,共3页
介绍了一种利用双采样技术的高性能采样/保持电路结构,电路应用于10bits50MS/s流水线ADC设计中。电路结构主要包含了增益自举运算放大电路和栅压自举开关电路。增益自举运算放大电路给采样/保持电路带来较高的增益和带宽,栅压自举开关... 介绍了一种利用双采样技术的高性能采样/保持电路结构,电路应用于10bits50MS/s流水线ADC设计中。电路结构主要包含了增益自举运算放大电路和栅压自举开关电路。增益自举运算放大电路给采样/保持电路带来较高的增益和带宽,栅压自举开关电路克服了多种对开关不利的影响。设计还采用了双采样技术,使采样/保持速率大大提高。设计在SMIC0.18um工艺下实现,工作电压为1.8V,通过仿真验证。本文设计的采样/保持电路可以适用于高速高精度流水线ADC中。 展开更多
关键词 采样保持 双采样 增益自举运放 栅压自举开关
下载PDF
全差分高增益运放的设计 被引量:1
4
作者 李佳 万祥义 石广源 《辽宁大学学报(自然科学版)》 CAS 2009年第1期24-26,共3页
在3.3 V电源电压下采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计了一个单级全差分运算放大器.所设计的运放采用了增益提升技术,其主运放为一个带有开关电容共模反馈的全差分折叠-共源共栅运放,两个简单的连续时间共模反馈电路的运放... 在3.3 V电源电压下采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计了一个单级全差分运算放大器.所设计的运放采用了增益提升技术,其主运放为一个带有开关电容共模反馈的全差分折叠-共源共栅运放,两个简单的连续时间共模反馈电路的运放作为辅运放用来提升主运放的开环增益.仿真结果表明,所设计的运放直流增益可达110 dB,单位增益带宽为5 MHz. 展开更多
关键词 全差分 增益提升 运放
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部