期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
采样算法对ADC采集性能的影响分析 被引量:1
1
作者 闫昆 高浩 +1 位作者 吕明钊 孙爱中 《电子测试》 2019年第8期57-58,104,共3页
在某计算机的测试验证中,部分模块的数模转换系统出现有效位数(简称ENOB)超差现象。通过分析和仿真验证确定为产品晶振频率在手册允许范围内产生较大偏移的条件下,由于使用了相干采样算法计算ENOB值,导致ENOB测试值降低。通过选用非相... 在某计算机的测试验证中,部分模块的数模转换系统出现有效位数(简称ENOB)超差现象。通过分析和仿真验证确定为产品晶振频率在手册允许范围内产生较大偏移的条件下,由于使用了相干采样算法计算ENOB值,导致ENOB测试值降低。通过选用非相干采样算法,解决了有效位数测试超差问题。 展开更多
关键词 ADC采集电路 频率偏差 采样算法
下载PDF
基于全相位FFT的伪码捕获研究 被引量:6
2
作者 王松 葛海波 《计算机工程与设计》 CSCD 北大核心 2012年第10期3708-3714,共7页
为了快速捕获高动态直接序列扩频信号,文章基于全相位FFT(apFFT)设计了一种变换域伪码捕获方法,该方法利用apFFT的频率通道完成了对不同码相位上多普勒频偏的并行搜索,同时在apFFT的基础上,利用全相位时移相位差法进行频率校正,理论分... 为了快速捕获高动态直接序列扩频信号,文章基于全相位FFT(apFFT)设计了一种变换域伪码捕获方法,该方法利用apFFT的频率通道完成了对不同码相位上多普勒频偏的并行搜索,同时在apFFT的基础上,利用全相位时移相位差法进行频率校正,理论分析和仿真结果表明,相比于传统的FFT伪码捕获法,该方法在进行伪码搜索时,可完成对多普勒频高精度估计,并且该方法具有更强的抗噪性能,适用于存在强噪声且快速移动的复杂通信环境。 展开更多
关键词 伪码快捕 多普勒频率 全相位FFT 频偏估计 全相位时移相位差法
下载PDF
用DSP实现短波多音并行信号解调 被引量:1
3
作者 时国良 刘玉君 《信息工程大学学报》 2000年第3期27-29,共3页
本文介绍了短波多音并行信号的概念及 39音并行信号的技术规格 ,论述解调 39音并行信号的原理 ,给出一种用TMS32 0C30 /C31实时解调的实现方法。
关键词 多音并行 DSP 频偏校正 同步 FFT解调
下载PDF
DPLL implementation in carrier acquisition and tracking for burst DS-CDMA receivers 被引量:3
4
作者 管云峰 张朝阳 赖利峰 《Journal of Zhejiang University Science》 EI CSCD 2003年第5期526-531,共6页
This paper presents the architectures, algorithms, and implementation considerations of the digital phase locked loop (DPLL) used for burst-mode packet DS-CDMA receivers. As we know, carrier offset is a rather challen... This paper presents the architectures, algorithms, and implementation considerations of the digital phase locked loop (DPLL) used for burst-mode packet DS-CDMA receivers. As we know, carrier offset is a rather challenging problem in CDMA system. According to different applications, different DPLL forms should be adopted to correct different maximum carrier offset in CDMA systems. One classical DPLL and two novel DPLL forms are discussed in the paper. The acquisition range of carrier offset can be widened by using the two novel DPLL forms without any performance degradation such as longer acquisition time or larger variance of the phase error. The maximum acquisition range is 1/(4T), where T is the symbol period. The design can be implemented by FPGA directly. 展开更多
关键词 CDMA Digital phase locked loop(DPLL) Carrier frequenc y offset
下载PDF
海事卫星P信道的载波同步算法研究 被引量:1
5
作者 姚彬 徐孟祥 王生成 《中国科技信息》 2012年第22期54-54,共1页
本文针对600bps的P信道,介绍了一种非数据辅助前馈算法的载波同步技术,以及它的数字实现方法,使用ADS软件对其实现原理和相关算法进行了仿真。
关键词 P信道 载波同步 频偏估计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部