期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于FLEX10K器件实现的虚拟电子仪器群中的高智能频率计 被引量:4
1
作者 宋跃 袁媛 《计算机测量与控制》 CSCD 2002年第3期205-207,共3页
介绍以 Altera公司 FL EX10 K器件为虚拟仪器群核 ,辅之以少量的模拟电路 ,在 Windows95 / 98下借助 Delphi5 .0实现的操作界面 ,由 PC机完成对幅度为 5 0 m V~ 10 V、频率为 1Hz~ 10 MHz的正弦波、方波、三角波等周期信号 ,完成 10 -
关键词 flex10k器件 虚拟电子仪器群 高智能频率计 精度 操作界面
下载PDF
FIR线性相位数字滤波器的CPLD实现 被引量:1
2
作者 卢建国 张泽 《内蒙古大学学报(自然科学版)》 CAS CSCD 北大核心 2002年第3期337-340,共4页
本文介绍了一种利用复杂可编程逻辑器件 ( CPLD) ,并采用窗函数法实现 FIR线性相位数字滤波器的设计 ,以一个十六阶 FIR带通数字滤波器说明用 FLEX1 0 K器件的设计过程 .设计的电路通过仿真测试 ,能够达到设计指标 .
关键词 复杂可编辑逻辑器件 电路设计 flex10k器件 窗函数 FIR线性相位数字滤波器 CPLD
下载PDF
基于FLEX10K的虚拟仪器群中的单稳芯片故障检测
3
作者 宋跃 杨清 张国良 《微型电脑应用》 2002年第2期21-24,共4页
本文介绍以 Alter CPL D FL EX10
关键词 虚拟仪器群 单稳芯片 故障检测 flex10k器件
下载PDF
基于FLEX10K的虚拟仪器群中多段存贮计时仪
4
作者 宋跃 谭爱群 周明辉 《测控自动化》 2004年第11期51-52,54,共3页
本文探讨在物理实验中以FLEX10K器件为虚拟计时核.在Windows95/98下借助Delphi5.0实现仪器的操作界面,在PC机的智能控制下.完成外部多段连续时间的10—5精度存贮计时仪的设计原理与VHDL实现方案。
关键词 计时仪 虚拟仪器群 WINDOWS95/98 存贮 多段 DELPHI5.0 flex10k器件 操作界面 物理实验 实现方案 VHDL 设计原理 连续时间 智能控制 PC机
下载PDF
基于CPLD的图像识别视频采集电路设计
5
作者 李贇 靳世红 《河南科技》 2012年第8期63-63,共1页
一、电路主要元器件1.FLEX10K介绍。作为工业界第一个嵌入式的PLD(可编程逻辑器件),FLEX10K具有密度高,成本低,功率低等特点,是AlteraCPLD家族中应用前景较为广阔的系列器件之一。它将连续快速通道互连与独特嵌入式阵列结构有机结合,... 一、电路主要元器件1.FLEX10K介绍。作为工业界第一个嵌入式的PLD(可编程逻辑器件),FLEX10K具有密度高,成本低,功率低等特点,是AlteraCPLD家族中应用前景较为广阔的系列器件之一。它将连续快速通道互连与独特嵌入式阵列结构有机结合,集合了许多PLD器件的优点,能够完成普通门阵列的宏功能。每1个FLEX10K器件由嵌入式阵列和逻辑阵列构成,设计人员在芯片的开发过程中,可以轻松地将存储器, 展开更多
关键词 电路设计 CPLD 视频采集 图像识别 flex10k器件 嵌入式阵列 可编程逻辑器件 PLD器件
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部