期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA APEX20K实现RS编/译码应用
被引量:
1
1
作者
鄢菁
《现代电子技术》
2006年第3期125-127,共3页
FPGA是一种新型的高密度大容量的PLD。RS码是目前应用最广泛的纠错编码之一。本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的ReedSolomonCompiler生成。针对FPGAAPEX20K系列器件,实现RS编/译码应用。并在此基础上,通过比...
FPGA是一种新型的高密度大容量的PLD。RS码是目前应用最广泛的纠错编码之一。本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的ReedSolomonCompiler生成。针对FPGAAPEX20K系列器件,实现RS编/译码应用。并在此基础上,通过比较运用FIFO宏模块前后的编译报告,发现运用FIFO宏模块能够使设计所占用的资源大大减少,说明FPGA内部逻辑优化的重要性。
展开更多
关键词
FPGA
RS码
fifo
宏
模块
数字信号传输
下载PDF
职称材料
题名
基于FPGA APEX20K实现RS编/译码应用
被引量:
1
1
作者
鄢菁
机构
中船重工集团第七二二研究所
出处
《现代电子技术》
2006年第3期125-127,共3页
文摘
FPGA是一种新型的高密度大容量的PLD。RS码是目前应用最广泛的纠错编码之一。本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的ReedSolomonCompiler生成。针对FPGAAPEX20K系列器件,实现RS编/译码应用。并在此基础上,通过比较运用FIFO宏模块前后的编译报告,发现运用FIFO宏模块能够使设计所占用的资源大大减少,说明FPGA内部逻辑优化的重要性。
关键词
FPGA
RS码
fifo
宏
模块
数字信号传输
Keywords
FPGA
RS
fifo
megafunction
digital signal transmission
分类号
TN919.3 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA APEX20K实现RS编/译码应用
鄢菁
《现代电子技术》
2006
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部