期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
FPGA实现高速全并行DFT/IDFT处理器的设计
被引量:
1
1
作者
杨光文
李立
+1 位作者
杨新权
谢耀菊
《空间电子技术》
2009年第4期80-83,共4页
文章介绍了采用Xilinx公司的Virtex 4系列FPGA设计高速接收机中的DFT/IDFT处理器的实现方法及技巧。充分利用Virtex 4芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了数字下变频、加窗、DFT、滤波、IDFT等运算。整个设计采...
文章介绍了采用Xilinx公司的Virtex 4系列FPGA设计高速接收机中的DFT/IDFT处理器的实现方法及技巧。充分利用Virtex 4芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了数字下变频、加窗、DFT、滤波、IDFT等运算。整个设计采用流水与并行方式,尽量避免瓶颈的出现,提高系统时钟频率,达到高速处理,满足高速解调的要求。
展开更多
关键词
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
下载PDF
职称材料
题名
FPGA实现高速全并行DFT/IDFT处理器的设计
被引量:
1
1
作者
杨光文
李立
杨新权
谢耀菊
机构
中国空间技术研究院西安分院
出处
《空间电子技术》
2009年第4期80-83,共4页
文摘
文章介绍了采用Xilinx公司的Virtex 4系列FPGA设计高速接收机中的DFT/IDFT处理器的实现方法及技巧。充分利用Virtex 4芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了数字下变频、加窗、DFT、滤波、IDFT等运算。整个设计采用流水与并行方式,尽量避免瓶颈的出现,提高系统时钟频率,达到高速处理,满足高速解调的要求。
关键词
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
Keywords
digital
signal
processor
fpga
dft
window
分类号
TP273 [自动化与计算机技术—检测技术与自动化装置]
TN402 [自动化与计算机技术—控制科学与工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
FPGA实现高速全并行DFT/IDFT处理器的设计
杨光文
李立
杨新权
谢耀菊
《空间电子技术》
2009
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部