期刊文献+
共找到105篇文章
< 1 2 6 >
每页显示 20 50 100
时钟抖动对ADC变换性能影响的仿真与研究 被引量:14
1
作者 杨小军 陈曦 张庆民 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第1期66-73,共8页
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD... 从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的 AD6644 的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的 SNR, 采样频率越高,影响越大,但会改善 SFDR.理论分析、仿真和实际测量的结果为高速、高精度 ADC电路的设计和芯片选型提供了很好的参考. 展开更多
关键词 时钟抖动 ADC 信噪比 无伪波动态范围
下载PDF
高速低抖动时钟稳定电路设计 被引量:14
2
作者 陈红梅 邓红辉 +2 位作者 张明文 陶阳 尹勇生 《电子测量与仪器学报》 CSCD 2011年第11期966-971,共6页
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代... 基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代电荷泵进行时钟占空比检测,减小由于电荷泵充放电电流不一致而导致的误差。芯片面积为0.339mm×0.314mm,后仿真结果表明,在20~150MHz宽采样频率范围内,实现10%~90%占空比的输入时钟自动调整至(50±0.15)%,且锁定时间小于100ns,抖动为0.00127ps@150MHz,满足高速高精度ADC时钟性能要求。 展开更多
关键词 高速模数转换器 延迟锁相环 占空比调整电路 连续积分器 时钟抖动
下载PDF
时钟抖动和相位噪声对数据采集的影响 被引量:13
3
作者 段宗明 柴文乾 代传堂 《雷达科学与技术》 2010年第4期372-375,共4页
随着采样频率和A/D变换器位数的增加,时钟抖动和相位噪声对数据采集系统性能的影响更加显著。从相位噪声的双边带功率谱密度出发,详细分析了相位噪声和周期间抖动之间的联系,指出了相位噪声的不同频段对周期间抖动的影响,讨论了数据采... 随着采样频率和A/D变换器位数的增加,时钟抖动和相位噪声对数据采集系统性能的影响更加显著。从相位噪声的双边带功率谱密度出发,详细分析了相位噪声和周期间抖动之间的联系,指出了相位噪声的不同频段对周期间抖动的影响,讨论了数据采集信噪比与时钟抖动和相位噪声之间的关系;并通过仿真给予定量的计算,对时钟源和数据采集系统的设计提供了一些建议;最后,利用某雷达数据采集系统进行实验,给出了相关实验结果。 展开更多
关键词 时钟抖动 相位噪声 A/D变换器 信噪比 采样时钟
下载PDF
时钟抖动测量方法 被引量:9
4
作者 吴义华 宋克柱 何正淼 《数据采集与处理》 CSCD 北大核心 2006年第1期99-102,共4页
研究了时钟抖动的测量方法,并根据时钟抖动与ADC采样信号信噪比之间的关系,提出利用信噪比测量时钟抖动的两种方法:(1)通过信噪比与信号频率之间的关系计算时钟抖动的频率扫描法;(2)通过信噪比与信号幅度之间的关系计算时钟抖动的幅度... 研究了时钟抖动的测量方法,并根据时钟抖动与ADC采样信号信噪比之间的关系,提出利用信噪比测量时钟抖动的两种方法:(1)通过信噪比与信号频率之间的关系计算时钟抖动的频率扫描法;(2)通过信噪比与信号幅度之间的关系计算时钟抖动的幅度扫描法。同时利用M atlab分别对两种方法进行了仿真和验证。最后用这两种方法分别测量了锁相环时钟和晶振时钟的抖动。测量结果表明,频率扫描法、幅度扫描法测量时钟抖动操作简单、测量精确,并且具有很好的一致性。 展开更多
关键词 时钟抖动 信噪比 频率扫描法 幅度扫描法
下载PDF
高速交替/并行数据采集系统时钟研究 被引量:11
5
作者 张俊杰 武杰 +2 位作者 刘尉悦 乔崇 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第3期281-284,共4页
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频... 研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置. 展开更多
关键词 交替/并行采集 时钟抖动 信噪比 时钟偏差
下载PDF
高速数据采集系统时钟抖动研究 被引量:10
6
作者 张俊杰 乔崇 +1 位作者 刘尉悦 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第2期227-231,共5页
研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信... 研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信噪比以20 dB/倍频下降,时钟抖动决定了20 dB/倍频下降的起始位置. 展开更多
关键词 时钟抖动 功率谱密度 信噪比
下载PDF
几种利用ADC采样测量时钟抖动方法的比较 被引量:9
7
作者 吴义华 杨俊峰 邓美彩 《电子测量与仪器学报》 CSCD 2007年第2期70-76,共7页
研究了使用ADC采样测量时钟抖动的基本原理,在阐述了已经公开发表的利用ADC采样测量时钟抖动的"相干测量法"和"信噪比测量法"的基本思想之后,本文还给出了一种基于正弦信号四参数估计测量时钟抖动的"参数估计... 研究了使用ADC采样测量时钟抖动的基本原理,在阐述了已经公开发表的利用ADC采样测量时钟抖动的"相干测量法"和"信噪比测量法"的基本思想之后,本文还给出了一种基于正弦信号四参数估计测量时钟抖动的"参数估计法",同时通过MATLAB仿真比较了这几种方法的优劣。仿真结果表明,"参数估计法"在这几种方法中具有独特的优势。总的来说,利用ADC测量时钟抖动的大小和分布具有测量设备简单,测量方法简便、快捷,测量结果精度高等特点。 展开更多
关键词 时钟抖动 相干采样 频率扫描 幅度扫描 四参数估计
下载PDF
时钟抖动对中频线性调频采样及脉冲压缩影响的研究 被引量:8
8
作者 陈佳民 童智勇 杨汝良 《电子与信息学报》 EI CSCD 北大核心 2010年第7期1686-1691,共6页
时钟抖动是模数转换过程中影响信号信噪比的最主要因素之一。该文从时域连续信号角度出发,按照高斯随机过程模型,分析了时钟抖动对基带和中频线性调频信号信噪比的影响并给出了近似公式。结合量化噪声的影响,可定量计算影响信噪比各因... 时钟抖动是模数转换过程中影响信号信噪比的最主要因素之一。该文从时域连续信号角度出发,按照高斯随机过程模型,分析了时钟抖动对基带和中频线性调频信号信噪比的影响并给出了近似公式。结合量化噪声的影响,可定量计算影响信噪比各因素之间的关系。仿真结果表明适用于模数转换后所得离散数字信号信噪比计算。合成孔径雷达经过脉冲压缩得到图像,为了抑制旁瓣需要使用窗函数加权,分析了时钟抖动在加窗前后对脉冲压缩时峰值旁瓣比和积分旁瓣比的影响。最后讨论了一些减小时钟抖动的具体措施。 展开更多
关键词 合成孔径雷达 时钟抖动 线性调频信号 中频采样 信噪比 脉冲压缩
下载PDF
基于信噪比测量时钟抖动的方法 被引量:2
9
作者 吴义华 杨俊峰 +1 位作者 何正淼 王砚方 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第4期604-607,共4页
研究了高速数据采集系统中时钟抖动对信噪比的影响,进而提出一种基于信噪比测量时钟抖动的方法。在采样-保持电路的模型的基础上,推导出信噪比与抖动及输入信号频率之间的数学公式,并对其进行了仿真。最后使用这种方法实际测量了两种时... 研究了高速数据采集系统中时钟抖动对信噪比的影响,进而提出一种基于信噪比测量时钟抖动的方法。在采样-保持电路的模型的基础上,推导出信噪比与抖动及输入信号频率之间的数学公式,并对其进行了仿真。最后使用这种方法实际测量了两种时钟的抖动。结果表明,该方法操作简单、测量精确。 展开更多
关键词 信息处理技术 时钟抖动 信噪比 采样
下载PDF
高速多通道并行AD采集卡的设计 被引量:7
10
作者 覃春淼 王鑫 +2 位作者 陈业伟 秦轶炜 原浩娟 《计算机测量与控制》 北大核心 2014年第12期4107-4110,共4页
多通道同步采样技术在相控阵雷达中得到了广泛的应用;针对多通道、高采样率的ADC系统对PCB设计带来的技术挑战,提出了利用两块ADC芯片通过FMC接口至FPGA控制完成4路模拟信号的实时同步采样技术方案,用于改善高速模数混合电路设计中器件... 多通道同步采样技术在相控阵雷达中得到了广泛的应用;针对多通道、高采样率的ADC系统对PCB设计带来的技术挑战,提出了利用两块ADC芯片通过FMC接口至FPGA控制完成4路模拟信号的实时同步采样技术方案,用于改善高速模数混合电路设计中器件布局、电源和信号完整性等对ADC性能的影响,并在分析时钟抖动对信噪比影响的基础上,完成了时钟和ADC芯片外围电路设计;该方案设计灵活、简单,通用性强,可广泛应用于相控阵雷达、MIMO通信、波束形成、声纳等领域。 展开更多
关键词 模数转换 时钟抖动 FMC
下载PDF
同步数字系统时钟分布及偏斜补偿技术研究 被引量:3
11
作者 冀蓉 曾献君 +1 位作者 陈亮 张峻峰 《计算机工程与科学》 CSCD 北大核心 2009年第3期135-138,共4页
本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿... 本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿技术进行了比较和分析。 展开更多
关键词 时钟分布 时钟偏斜 时钟抖动 网格 时钟补偿
下载PDF
一种应用于TDC的低抖动延迟锁相环电路设计 被引量:6
12
作者 吴金 张有志 +2 位作者 赵荣琦 李超 郑丽霞 《电子学报》 EI CAS CSCD 北大核心 2017年第2期452-458,共7页
本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS... 本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS工艺,完成了电路的仿真和流片验证.测试结果表明,DLL频率锁定范围为40MHz-200MHz;静态相位误差161ps@125MHz;在无噪声输入的理想时钟驱动下,200MHz频率点下的峰-峰值抖动最大为85.3ps,均方根抖动最大为9.44ps,可满足亚纳秒级时间分辨的TDC应用需求. 展开更多
关键词 延迟锁相环 时间数字转换器 静态相位误差 宽动态范围 时钟抖动
下载PDF
高速ADC时钟抖动及其影响的研究 被引量:6
13
作者 胡智宏 廖旎焕 《微型机与应用》 2011年第2期85-88,共4页
从ADC的输入信号及时钟源的自身参数着手,主要分析了输入信号幅值、频率、采样频率对时钟抖动及ADC信噪比的影响,根据ADC手册数据提供的信息给出了时钟抖动的计算方法,并对计算结果和实际测量结果进行分析比较,进一步提出了减少时钟抖... 从ADC的输入信号及时钟源的自身参数着手,主要分析了输入信号幅值、频率、采样频率对时钟抖动及ADC信噪比的影响,根据ADC手册数据提供的信息给出了时钟抖动的计算方法,并对计算结果和实际测量结果进行分析比较,进一步提出了减少时钟抖动方法。 展开更多
关键词 时钟抖动 SNR 频率
下载PDF
过采样Δ-Σ模数转换器的噪声特性 被引量:3
14
作者 缪国清 李丹丹 唐璞山 《复旦学报(自然科学版)》 CAS CSCD 北大核心 1995年第2期175-184,共10页
定量分析了过采样Δ-Σ模数转换器电路的噪声源(包括由开关引入的热噪声、运放的噪声和时钟抖动噪声等)及其对转换器性能的影响.通过对量化噪声及电路噪声的比较分析,获得了过采样Δ-Σ转换器在不同的电路参数下的噪声特性曲线,... 定量分析了过采样Δ-Σ模数转换器电路的噪声源(包括由开关引入的热噪声、运放的噪声和时钟抖动噪声等)及其对转换器性能的影响.通过对量化噪声及电路噪声的比较分析,获得了过采样Δ-Σ转换器在不同的电路参数下的噪声特性曲线,为转换器电路设计提供了理论依据。 展开更多
关键词 过采样 噪声 时钟抖动 模-数转换器
原文传递
数字音频传输系统的时钟同步
15
作者 江小婳 麻可 +1 位作者 马良 朱自淙 《演艺科技》 2024年第1期33-36,共4页
归纳了数字音频传输系统中常用的时钟信号,针对常见的时钟同步问题提出相应解决方式及措施,主要探讨了同步时钟系统的主时钟选择、异步时钟系统间的信号互通及基于云平台的音视频同步技术,以及解决时钟抖动引起的量化误差的方法。
关键词 数字音频传输系统 时钟同步 时钟信号 时钟抖动
下载PDF
带通采样时钟沿抖动对解调性能的影响分析 被引量:5
16
作者 张建志 张丽娜 《无线电工程》 2012年第10期10-12,共3页
在中频直接采样系统中,采样时钟的抖动问题是带通采样的一个关键问题。研究了带通采样时钟抖动对系统的影响,介绍了带通采样时钟沿抖动的产生极其直观影响,分析带通采样时钟沿抖动对解调性能的影响,并仿真验证了理论分析的正确性。结合... 在中频直接采样系统中,采样时钟的抖动问题是带通采样的一个关键问题。研究了带通采样时钟抖动对系统的影响,介绍了带通采样时钟沿抖动的产生极其直观影响,分析带通采样时钟沿抖动对解调性能的影响,并仿真验证了理论分析的正确性。结合典型的调制编码方式对带通采样时钟沿抖动范围提出了要求,为带通采样的设计及实现提供了依据。 展开更多
关键词 带通采样 数字化中频 时钟抖动
下载PDF
采样时钟抖动对伪码测距精度的影响 被引量:5
17
作者 郁发新 许小林 +2 位作者 管杰 郑阳明 金仲和 《传感技术学报》 CAS CSCD 北大核心 2007年第5期1082-1085,共4页
在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪... 在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪码测距处理过程中的噪声模型,并对码跟踪环的跟踪性能的影响进行了分析,仿真结果显示A/D采样时钟抖动、采样位数和中频共同作用影响伪码测距精度. 展开更多
关键词 伪码测距 时钟抖动 测距精度 码跟踪环
下载PDF
高速宽带锁相环的相位噪声影响研究 被引量:5
18
作者 刘琨 李铁虎 张俊安 《微电子学》 CAS 北大核心 2019年第4期467-470,476,共5页
介绍了一种高速宽带锁相环的架构设计和基本原理。设计了双压控振荡器结构,使得锁相环输出时钟信号的频率范围达到6.0~12.5 GHz。基于锁相环的线性模型,从理论上分析了各单元电路的相位噪声对总体输出相位噪声的影响。基于65 nm CMOS工... 介绍了一种高速宽带锁相环的架构设计和基本原理。设计了双压控振荡器结构,使得锁相环输出时钟信号的频率范围达到6.0~12.5 GHz。基于锁相环的线性模型,从理论上分析了各单元电路的相位噪声对总体输出相位噪声的影响。基于65 nm CMOS工艺,根据各单元电路相位噪声的典型数据,对锁相环的输出相位噪声和等效时钟抖动等参数进行了仿真。结果表明,电荷泵、输入参考时钟、分频器、压控振荡器对整体输出噪声的贡献分别为35.8%、30.3%、18.3%、14.6%,环路滤波器对相位噪声贡献很小。锁相环的整体仿真结果显示,在各种工艺角下,锁相环的输出时钟信号频率均可达到12.5 GHz,高频输出相位噪声带来的时钟抖动均小于1 ps。 展开更多
关键词 锁相环 相位噪声 时钟抖动 工艺角
下载PDF
数字低电平系统时钟抖动分析与测试 被引量:5
19
作者 文良华 肖尚辉 +2 位作者 王贤武 常玮 张桐 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第12期1456-1460,1493,共6页
文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳... 文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳定度和性能至关重要。论文对时钟抖动采用了直接测量的方法,完成了不同时钟系统下LLRF稳定度和性能在线测试,分析了抖动对LLRF作用机理,并根据实验数据,就时钟抖动提出了合理的技术指标。 展开更多
关键词 加速器驱动次临界系统 低电平系统 同相正交 正交解调 闭环控制 时钟抖动
下载PDF
时钟抖动对ADC性能的影响分析 被引量:5
20
作者 白杨 陈顺阳 《通信对抗》 2011年第2期36-38,41,共4页
时钟的孔径抖动是影响ADC动态性能的重要因素。分析了时钟抖动对ADC动态性能的影响,并对时钟抖动与相位噪声的关系进行了论述,给出了时钟抖动与相位噪声之间的换算方法,对于正确选择ADC的采样时钟具有指导意义。
关键词 时钟抖动 相位噪声 ADC 信噪比
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部