期刊文献+
共找到222篇文章
< 1 2 12 >
每页显示 20 50 100
一种用于嵌入式内存测试的高效诊断算法 被引量:7
1
作者 任爱玲 凌明 +1 位作者 吴光林 李锐 《应用科学学报》 CAS CSCD 北大核心 2005年第2期178-182,共5页
提出了一种具有自诊断功能的位定向MARCH TB+算法,并在此算法的基础上,用共享型内建自测试电路结构完成了2k×1位嵌入式内存的测试和诊断.实验结果表明,提出的这种测试算法具有较高的故障覆盖率和较强的故障诊断能力,同时兼有测试... 提出了一种具有自诊断功能的位定向MARCH TB+算法,并在此算法的基础上,用共享型内建自测试电路结构完成了2k×1位嵌入式内存的测试和诊断.实验结果表明,提出的这种测试算法具有较高的故障覆盖率和较强的故障诊断能力,同时兼有测试长度短的优点. 展开更多
关键词 嵌入式 诊断算法 内存 高效 种用 MARCH 自诊断功能 内建自测试 故障覆盖率 电路结构 诊断能力 测试算法
下载PDF
Deterministic Circular Self Test Path 被引量:2
2
作者 文科 胡瑜 李晓维 《Tsinghua Science and Technology》 SCIE EI CAS 2007年第S1期20-25,共6页
Circular self test path (CSTP) is an attractive technique for testing digital integrated circuits(IC) in the nanometer era, because it can easily provide at-speed test with small test data volume and short test applic... Circular self test path (CSTP) is an attractive technique for testing digital integrated circuits(IC) in the nanometer era, because it can easily provide at-speed test with small test data volume and short test application time. However, CSTP cannot reliably attain high fault coverage because of difficulty of testing random-pattern-resistant faults. This paper presents a deterministic CSTP (DCSTP) structure that consists of a DCSTP chain and jumping logic, to attain high fault coverage with low area overhead. Experimental re- sults on ISCAS’89 benchmarks show that 100% fault coverage can be obtained with low area overhead and CPU time, especially for large circuits. 展开更多
关键词 very large scale integration (VLSI) test built-in-self-test (BIST) circular self test path DETERMINISTIC
原文传递
基于部分重配置的FPGA内嵌BRAM测试方法 被引量:3
3
作者 李圣华 王健 来金梅 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2016年第6期806-814,共9页
对于FPGA的内嵌BRAM资源的测试,传统的方法存在着故障覆盖率不够高,测试配置数目较多,以及测试时间较长的缺点.针对上述问题,本文提出了一种新的利用FPGA内嵌ICAP核进行片内自动部分重配置功能来实现对FPGA内嵌BRAM核的内建自测试方法,... 对于FPGA的内嵌BRAM资源的测试,传统的方法存在着故障覆盖率不够高,测试配置数目较多,以及测试时间较长的缺点.针对上述问题,本文提出了一种新的利用FPGA内嵌ICAP核进行片内自动部分重配置功能来实现对FPGA内嵌BRAM核的内建自测试方法,且无需额外的外接存储单元.在已有方法的基础上提高了对写破坏故障、读破坏故障、干扰耦合故障、写破坏耦合故障、读破坏耦合故障以及BRAM初始化功能故障的覆盖,改进算法使程序执行周期数降低一半左右,同时将多个算法集成在同一个测试配置里来实现降低测试的完整配置数,从而降低测试时间.测试结果表明,该方法在故障覆盖率上可以达到100%,而且测试配置数可以降低至两个完整配置,其中每个完整配置里包含13个算法的片内自动部分重配置,实测得到总测试时间仅为131.216ms. 展开更多
关键词 现场可编程门阵列 块随机存储器 内建自测试 部分重配置 ICAP
原文传递
软件内建自测试中测试点的设计与实现 被引量:2
4
作者 徐拾义 李文 《同济大学学报(自然科学版)》 EI CAS CSCD 北大核心 2004年第8期1057-1060,共4页
首先讨论测试点的三种插装策略 ,给出测试点的数据结构 ,并以分支覆盖探针函数为例 ,结合Lex&Yacc ,给出测试点的具体插装过程 .最后 ,提出测试点个数合理性设置的 5点建议 ,作为今后进一步研究之参考 .
关键词 软件测试 内建自测试 测试点 插装策略 测试点个数
下载PDF
软件内建自测试中测试点的设置及个数的研究 被引量:1
5
作者 李文 徐拾义 毕洪山 《计算机工程》 EI CAS CSCD 北大核心 2005年第13期96-98,共3页
软件内建自测试思想来自于硬件内建自测试。其中测试点设置是软件内建自测试系统的核心模块之一,主要借助程序插装技术收集动态测试信息和控制程序流程。具体讨论了插装库的设计、实现以及测试点个数的统计。
关键词 软件测试 内建自测试 可测性 测试点
下载PDF
SACSR:a low power BIST method for sequential circuits
6
作者 雷绍充 郭军 +2 位作者 曹磊 刘泽叶 王宣明 《Journal of Pharmaceutical Analysis》 SCIE CAS 2008年第3期155-159,共5页
A novel built-in-self-test(BIST) method called seeded autonomous cyclic shift register (SACSR) is presented to reduce test power of the sequential circuit. The key idea is to use a pseudorandom pattern generator and s... A novel built-in-self-test(BIST) method called seeded autonomous cyclic shift register (SACSR) is presented to reduce test power of the sequential circuit. The key idea is to use a pseudorandom pattern generator and several XOR gates to generate seeds that share fewer test vectors. The generated seed is taken XOR operation with a cyclic shift register, and the single input change (SIC) sequence is generated. The proposed scheme is easily implemented and can reduce the switching activities of the circuit under test (CUT) greatly. Experimental results on ISCAS89 benchmarks show that on average more than 63% power reduction can be achieved. It also demonstrates that the generated test vectors attain high fault coverage for stuck-at fault and transition fault coverage with short test length. 展开更多
关键词 low power test pattern built-in-self-test
下载PDF
互连内建自测试技术的原理与实现 被引量:1
7
作者 虞美兰 丁琳 《微计算机信息》 北大核心 2008年第5期268-270,共3页
芯片间的互连速率已经达到GHz量级,相比较于低速互连,高速互连的测试遇到了新的挑战。本文探讨了高速互连测试的难点,传统互连测试方法的不足,进而介绍了互连内建自测试(IBIST)的结构以及方法,最后给出IBIST在FPGA中的一种实现。
关键词 高速互连 互连测试 内建自测试
下载PDF
Flash Memory测试技术发展 被引量:1
8
作者 郭桂良 朱思奇 阎跃鹏 《电子器件》 CAS 2008年第4期1130-1133,共4页
从Flash memory测试技术的发展背景出发,论述了flash memory测试技术的发展现状以及前景。同时重点对Flash-march算法和BF&D算法进行了分析和评价。指出Flash memory的发展是以测试技术的发展为基础的,必须把Flash memory本身的发... 从Flash memory测试技术的发展背景出发,论述了flash memory测试技术的发展现状以及前景。同时重点对Flash-march算法和BF&D算法进行了分析和评价。指出Flash memory的发展是以测试技术的发展为基础的,必须把Flash memory本身的发展和测试技术的发展综合考虑,才能有助于两者的协调发展。 展开更多
关键词 闪存 测试 自建测试 错误模型 MARCH
下载PDF
一种低功耗测试图形的生成方法 被引量:1
9
作者 张国和 冀丽丽 +2 位作者 张林林 雷绍充 梁峰 《西安交通大学学报》 EI CAS CSCD 北大核心 2013年第2期47-52,共6页
为解决测试图形生成电路功耗高、硬件开销大、故障检测难等问题,提出了一种用于内建自测试的低功耗测试图形生成方法。该方法将种子向量和SIC计数器生成向量进行运算,产生MSIC测试向量。通过设计一种可配置SIC计数器和种子生成电路,证... 为解决测试图形生成电路功耗高、硬件开销大、故障检测难等问题,提出了一种用于内建自测试的低功耗测试图形生成方法。该方法将种子向量和SIC计数器生成向量进行运算,产生MSIC测试向量。通过设计一种可配置SIC计数器和种子生成电路,证明了该方法中任意的2个MSIC图形在任何情况下都是相异的。以国际基准测试电路ISCAS’89为对象,在nangate 45nm工艺上的仿真实验表明,基于该方法的测试生成电路的平均功耗占被测电路正常工作时平均功耗的1%~3%;与传统的伪随机测试生成电路相比,该测试生成电路的测试功耗降低了5.48%~66.86%,且其所生成的测试图形具有唯一性、低跳变等特性。 展开更多
关键词 测试图形生成 内建自测试 低功耗 低跳变
下载PDF
A Universal BIST Approach for Virtex-Ultrascale Architecture
10
作者 N.Sathiabama S.Anila 《Computer Systems Science & Engineering》 SCIE EI 2023年第6期2705-2720,共16页
Interconnected cells,Configurable Logic Blocks(CLBs),and input/output(I/O)pads are all present in every Field Programmable Gate Array(FPGA)structure.The interconnects are formed by the physical paths for connecting th... Interconnected cells,Configurable Logic Blocks(CLBs),and input/output(I/O)pads are all present in every Field Programmable Gate Array(FPGA)structure.The interconnects are formed by the physical paths for connecting the blocks.The combinational and sequential circuits are used in the logic blocks to execute logical functions.The FPGA includes two different tests called interconnect testing and logical testing.Instead of using an additional circuitry,the Built-in-Self-Test(BIST)logic is coded into an FPGA,which is then reconfigured to perform its specific operation after the testing is completed.As a result,additional test circuits for the FPGA board are no longer required.The FPGA BIST has no area overhead or performance reduction issues like conventional BIST.A resource-efficient testing scheme is essential to assure the appropriate operation of FPGA look-up tables for effectively testing the functional operation.In this work,the Configurable Logic Blocks(CLBs)of virtex-ultrascale FPGAs are tested using a BIST with a simple architecture.To evaluate the CLBs’capabilities including distributed modes of operation of Random Access Memory(RAM),several types of configurations are created.These setups have the ability to identify 100%stuck-at failures in every CLB.This method is suitable for all phases of FPGA testing and has no overhead or performance cost. 展开更多
关键词 built-in-self-test TPG LUT ORA CLB FPGA testing
下载PDF
软件内建自测试中测试点的研究 被引量:1
11
作者 李文 徐拾义 《装甲兵工程学院学报》 2004年第2期79-82,共4页
"软件内建自测试"是软件测试和可测性设计研究领域中的一个新概念,其思想来源于硬件内建自测试BIST(Build-In-Self-Test),即模拟硬件BIST中的附加电路.在软件中也插入这样的一些"附加电路",即测试点(CheckPoint),... "软件内建自测试"是软件测试和可测性设计研究领域中的一个新概念,其思想来源于硬件内建自测试BIST(Build-In-Self-Test),即模拟硬件BIST中的附加电路.在软件中也插入这样的一些"附加电路",即测试点(CheckPoint),这样就大大减少了测试时的复杂度,其中测试点设置是软件内建自测试系统的核心模块之一.具体讨论了测试点设置策略、测试点个数,最后给出了一个具体的实现. 展开更多
关键词 内建自测试 测试点 测试点个数
原文传递
基于计数器的随机单输入跳变测试序列生成
12
作者 梁蓓 杨健 王义 《微型机与应用》 2010年第14期82-84,共3页
分析了CMOS逻辑电路的功耗来源,对低功耗内建自测试技术进行了研究。为了减少被测电路内部节点的开关翻转活动率,提高测试向量之间的相关性,研究了随机单输入跳变测试生成序列,可以在不损失故障覆盖率的前提下,降低被测电路的开关翻转... 分析了CMOS逻辑电路的功耗来源,对低功耗内建自测试技术进行了研究。为了减少被测电路内部节点的开关翻转活动率,提高测试向量之间的相关性,研究了随机单输入跳变测试生成序列,可以在不损失故障覆盖率的前提下,降低被测电路的开关翻转活动率,实现测试期间的低功耗,特别适合于数字集成电路的内建自测试。 展开更多
关键词 集成电路测试 内建自测试 测试矢量生成器 低功耗测试 矢量跳变
下载PDF
边界扫描超越基本PCB测试
13
作者 崔伟 丁建忠 《仪器仪表用户》 2011年第3期88-89,95,共3页
为了更好地认识边界扫描技术,在介绍边界扫描测试的基本原理的基础上,从元件编程和调试、内建自测试结构、远端测试三个方面阐述了边界扫描技术应用的新进展,并指出了边界扫描测试新的发展方向。
关键词 边界扫描 内建自测试 远端测试
下载PDF
一种低功耗系统芯片的可测试性设计方案
14
作者 徐太龙 鲁世斌 +2 位作者 代广珍 孟坚 陈军宁 《计算机工程》 CAS CSCD 2014年第3期306-309,共4页
低功耗技术,如多电源多电压和电源关断等的应用,给现代超大规模系统芯片可测试性设计带来诸多问题。为此,采用工业界认可的电子设计自动化工具和常用的测试方法,构建实现可测试性设计的高效平台。基于该平台,提出一种包括扫描链设计、... 低功耗技术,如多电源多电压和电源关断等的应用,给现代超大规模系统芯片可测试性设计带来诸多问题。为此,采用工业界认可的电子设计自动化工具和常用的测试方法,构建实现可测试性设计的高效平台。基于该平台,提出一种包括扫描链设计、嵌入式存储器内建自测试和边界扫描设计的可测性设计实现方案。实验结果表明,该方案能高效、方便和准确地完成低功耗系统芯片的可测性设计,并成功地在自动测试仪上完成各种测试,组合逻辑和时序逻辑的扫描链测试覆盏率为98.2%。 展开更多
关键词 可测试性设计 低功耗 系统芯片 内建自测试 电源关断 多电源多电压 扫描链
下载PDF
基于Sigma-Delta调制技术的片内正弦激励生成方法
15
作者 彭智聪 陈岚 +1 位作者 冯燕 柳臻朝 《微电子学与计算机》 CSCD 北大核心 2015年第11期137-141,共5页
针对模拟混合信号ADC的内建自测试,研究了基于Sigma-Delta调制技术的片内正弦激励生成方法,着重对该方法软件部分的实现进行了阐述.通过设计Sigma-Delta调制器,并对输出的比特流特性进行分析,提出了满足信噪比要求的最短比特流长度选择... 针对模拟混合信号ADC的内建自测试,研究了基于Sigma-Delta调制技术的片内正弦激励生成方法,着重对该方法软件部分的实现进行了阐述.通过设计Sigma-Delta调制器,并对输出的比特流特性进行分析,提出了满足信噪比要求的最短比特流长度选择方法,以及在该长度下的比特流序列优化方法.以12位待测ADC为例,采用该方法生成了最优比特流序列,满足了信噪比的设计要求,验证了方法的可行性. 展开更多
关键词 内建自测试 正弦激励生成 比特流 Sigma-Detla调制 相干采样
下载PDF
数字集成电路的混合模式内建自测试方法 被引量:13
16
作者 谢永乐 孙秀斌 +2 位作者 王玉文 胡兵 陈光 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第4期367-370,375,共5页
为以较少的硬件和测试时间开销获得对被测电路测试集的完全覆盖,提出一种基于扫描的数字集成电路混合模式内建自测试方法。通过对用作伪随机测试激励的线性反馈移位寄存器(LFSR)的结构和初态的选择以提高故障覆盖率和减少测试时间,对上... 为以较少的硬件和测试时间开销获得对被测电路测试集的完全覆盖,提出一种基于扫描的数字集成电路混合模式内建自测试方法。通过对用作伪随机测试激励的线性反馈移位寄存器(LFSR)的结构和初态的选择以提高故障覆盖率和减少测试时间,对上述伪随机测试中未能覆盖的故障,采用一种不用存储来生成确定性测试矢量的方法。对标准电路的实验证明可获得较高的测试效率,特别适合数字集成电路的内建自测试。 展开更多
关键词 集成电路测试 内建自测试 M序列
下载PDF
程序插装技术在软件内建自测试中的应用 被引量:6
17
作者 钟治平 徐拾义 《计算机工程与应用》 CSCD 北大核心 2004年第17期117-118,229,共3页
软件内建自测试(Build-In-Self-TestforSoftware)思想来自于硬件内建自测试。其中测试点设置是软件内建自测试系统的核心模块之一,主要借助程序插装技术收集动态测试信息和控制程序流程。该文具体讨论了插装库的设计、实现以及测试点植... 软件内建自测试(Build-In-Self-TestforSoftware)思想来自于硬件内建自测试。其中测试点设置是软件内建自测试系统的核心模块之一,主要借助程序插装技术收集动态测试信息和控制程序流程。该文具体讨论了插装库的设计、实现以及测试点植入被测程序的过程。 展开更多
关键词 软件测试 内建自测试 可测性 测试点 程序插装
下载PDF
基于存储器内建自测试的全速测试设计 被引量:3
18
作者 张立博 唐威 +1 位作者 颜伟 李俊玲 《微电子学与计算机》 CSCD 北大核心 2018年第11期43-46,共4页
存储器内建自测试(memory built-in-self-test,MBIST)已成为可测性设计(design-for-testability,DFT)中用以测试嵌入式存储器的重要方法.在一款以太网芯片中基于传统存储器内建自测试,提出了一种多级流水寄存器的全速测试结构,减少了测... 存储器内建自测试(memory built-in-self-test,MBIST)已成为可测性设计(design-for-testability,DFT)中用以测试嵌入式存储器的重要方法.在一款以太网芯片中基于传统存储器内建自测试,提出了一种多级流水寄存器的全速测试结构,减少了测试时的读写时钟周期,缩短了测试时间,降低了测试成本.经过仿真验证,证明了该流水结构设计能够有效提高内建自测试效率. 展开更多
关键词 存储器内建自测试 流水寄存器 全速测试
下载PDF
基于MARCH算法的SRAM内建自测试设计 被引量:3
19
作者 张铜 成本茂 张小锋 《计算机与现代化》 2013年第8期99-101,共3页
随着FPGA集成度和复杂性的增加,测试显得尤为重要,但是测试是FPGA设计中费用最高、难度最大的一个环节。由于片上系统的快速发展,ATE的速度及其存储量已经不能满足测试的要求,因此出现了内建自测试技术。本研究的主要目的是实现一个对3... 随着FPGA集成度和复杂性的增加,测试显得尤为重要,但是测试是FPGA设计中费用最高、难度最大的一个环节。由于片上系统的快速发展,ATE的速度及其存储量已经不能满足测试的要求,因此出现了内建自测试技术。本研究的主要目的是实现一个对32个单元、每个单元8比特大小的SRAM测试的BIST,采用的测试方法为MARCH算法。在设计中采用的是Verilog语言,用QautusⅡ9.0软件对设计进行仿真,并对仿真结果进行分析判断。 展开更多
关键词 内建自测试 MARCH算法 QautusⅡ9 0
下载PDF
数字IP芯核的多特征比较内建自测试方法(英文) 被引量:2
20
作者 谢永乐 王玉文 陈光 《四川大学学报(工程科学版)》 EI CAS CSCD 北大核心 2006年第6期153-158,共6页
由于不确知那些不属于IP芯核测试集的测试矢量的无故障响应,造成在伪随机测试下测试者无法获取被测IP芯核的无故障特征,上述事实构成了测试数字IP芯核的挑战之一。基于多特征检验原理,研究了适用于数字IP芯核的内建自测试(B IST)实现方... 由于不确知那些不属于IP芯核测试集的测试矢量的无故障响应,造成在伪随机测试下测试者无法获取被测IP芯核的无故障特征,上述事实构成了测试数字IP芯核的挑战之一。基于多特征检验原理,研究了适用于数字IP芯核的内建自测试(B IST)实现方法———MSCB IST。分析了多特征比较的故障混叠概率,并给出了其近似值。通过执行芯片上的多特征检查,显著降低了故障的潜隐性。MSCB IST无需存储多个无故障特征,支持并行的测试和特征检查,可以显著减少功能测试中的测试时间和降低故障混叠的概率。MSCB IST既可以用于确定性测试,也可以用于伪随机测试。 展开更多
关键词 IP芯核 内建自测试 伪随机测试 测试响应压缩
下载PDF
上一页 1 2 12 下一页 到第
使用帮助 返回顶部