期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种带二进制校正的10位100MS/s SAR ADC
被引量:
2
1
作者
倪亚波
张创
+3 位作者
徐世六
刘璐
范誉潇
陈遐迩
《微电子学》
CAS
CSCD
北大核心
2016年第2期145-149,共5页
基于SMIC 65nm CMOS工艺,设计了一种带二进制校正的10位100 MS/s逐次逼近型模数转换器(SAR ADC),主要由自举开关、低噪声动态比较器、电容型数模转换器(C-DAC)、异步SAR逻辑以及数字纠错电路组成。电容型数模转换器采用带2位补偿电容的...
基于SMIC 65nm CMOS工艺,设计了一种带二进制校正的10位100 MS/s逐次逼近型模数转换器(SAR ADC),主要由自举开关、低噪声动态比较器、电容型数模转换器(C-DAC)、异步SAR逻辑以及数字纠错电路组成。电容型数模转换器采用带2位补偿电容的拆分单调电容转换方案,通过增加2位补偿电容,克服了电容型数模转换器在短时间内建立不稳定和动态比较器失调电压大的问题,使SAR ADC的性能更加稳定。数字纠错电路将每次转换输出的12位冗余码转换成10位的二进制码。使用Spectre进行前仿真验证,使用Virtuoso进行版图设计,后仿真结果表明,当电源电压为1.2V、采样率为100MS/s、输入信号为49.903MHz时,该ADC的SNDR达到58.1dB,而功耗仅为1.3mW。
展开更多
关键词
二进制校正
逐次逼近型模数转换器
数字纠错电路
动态比较器
异步SAR逻辑
下载PDF
职称材料
题名
一种带二进制校正的10位100MS/s SAR ADC
被引量:
2
1
作者
倪亚波
张创
徐世六
刘璐
范誉潇
陈遐迩
机构
重庆大学
模拟集成电路重点实验室
出处
《微电子学》
CAS
CSCD
北大核心
2016年第2期145-149,共5页
基金
中国电子科技集团公司青年创新基金资助项目(JJ_QN_2013_30)
文摘
基于SMIC 65nm CMOS工艺,设计了一种带二进制校正的10位100 MS/s逐次逼近型模数转换器(SAR ADC),主要由自举开关、低噪声动态比较器、电容型数模转换器(C-DAC)、异步SAR逻辑以及数字纠错电路组成。电容型数模转换器采用带2位补偿电容的拆分单调电容转换方案,通过增加2位补偿电容,克服了电容型数模转换器在短时间内建立不稳定和动态比较器失调电压大的问题,使SAR ADC的性能更加稳定。数字纠错电路将每次转换输出的12位冗余码转换成10位的二进制码。使用Spectre进行前仿真验证,使用Virtuoso进行版图设计,后仿真结果表明,当电源电压为1.2V、采样率为100MS/s、输入信号为49.903MHz时,该ADC的SNDR达到58.1dB,而功耗仅为1.3mW。
关键词
二进制校正
逐次逼近型模数转换器
数字纠错电路
动态比较器
异步SAR逻辑
Keywords
binary
-
scaled
error
compensation
SAR
ADC
Digital
error
correction
circuit
Dynamic
comparator
Asynchronous
SAR
logic
分类号
TN432 [电子电信—微电子学与固体电子学]
TN179.2
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种带二进制校正的10位100MS/s SAR ADC
倪亚波
张创
徐世六
刘璐
范誉潇
陈遐迩
《微电子学》
CAS
CSCD
北大核心
2016
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部