期刊文献+
共找到67篇文章
< 1 2 4 >
每页显示 20 50 100
高速8PSK调制信号的频率捕获及跟踪算法研究 被引量:13
1
作者 李晶 朱江 +1 位作者 张尔扬 沈荣骏 《信号处理》 CSCD 北大核心 2005年第1期66-69,共4页
载波频率同步是载波恢复的重要环节之一。本文基于高速8PSK调制信号完成载波频率估计的前提下,提出了一种采用二叉树(Binary Search Tree)频率搜索方法实现捕获及采用平均"滑动窗"递推最小二乘(RLS)一步预测方法实现频率跟踪... 载波频率同步是载波恢复的重要环节之一。本文基于高速8PSK调制信号完成载波频率估计的前提下,提出了一种采用二叉树(Binary Search Tree)频率搜索方法实现捕获及采用平均"滑动窗"递推最小二乘(RLS)一步预测方法实现频率跟踪的算法;并针对此方法进行了理论推导和蒙特卡洛(Monte Carlo)仿真。结果表明,该方法适用于全数字高速数传8PSK调制信号接收系统,同时也可移植、推广至全数字雷达接收机中。 展开更多
关键词 8PSK调制信号 频率捕获 频率跟踪算法 频率估计 信号处理
下载PDF
全数字接收机中一种基于并行流水线与快速FIR算法的插值滤波器结构及其实现 被引量:9
2
作者 邓军 杨银堂 《电子与信息学报》 EI CSCD 北大核心 2010年第9期2089-2094,共6页
该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在F... 该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在FPGA上实现。分析结果表明,改进后的结构有更快的运行速度和更低的功耗。 展开更多
关键词 全数字接收机 插值滤波器 FARROW结构 快速FIR算法
下载PDF
多波段可重构雷达接收机技术的研究 被引量:4
3
作者 吴远斌 《现代雷达》 CSCD 北大核心 2006年第5期75-78,共4页
随着现代科学技术的迅猛发展及应用市场的迫切需求,现代雷达也出现了走向多功能综合一体化方向的趋势,用户希望在一部雷达上就能综合各种不同的功能,完成各种不同的任务,这就需要多波段工作的、可重构的雷达系统及多波段可重构雷达接收... 随着现代科学技术的迅猛发展及应用市场的迫切需求,现代雷达也出现了走向多功能综合一体化方向的趋势,用户希望在一部雷达上就能综合各种不同的功能,完成各种不同的任务,这就需要多波段工作的、可重构的雷达系统及多波段可重构雷达接收机。文中对各种不同的多波段接收机技术进行了分析,提出了一种新的多波段可重构雷达接收机结构,它不仅结构简单,可以全集成化,同时又能获得较好的性能。 展开更多
关键词 多波段雷达接收机 中频采样 全数字式接收机 低中频接收机 零中频接收机
下载PDF
全数字接收机的DSP实现 被引量:2
4
作者 张文忠 沈兰荪 《电信科学》 北大核心 1995年第10期26-30,共5页
全数字接收机是近年来提出的新概念,与传统的模拟接收机不同,全数字接收机解调用的参考载波和采样频率均使用本地时钟,不需要利用导频信息来控制;而且它的关键技术都可以采用数字信号处理的方法实现。本文讨论了用DSP(数字信号... 全数字接收机是近年来提出的新概念,与传统的模拟接收机不同,全数字接收机解调用的参考载波和采样频率均使用本地时钟,不需要利用导频信息来控制;而且它的关键技术都可以采用数字信号处理的方法实现。本文讨论了用DSP(数字信号处理)处理器实现全数字接收机的方法和总控软件的设计。 展开更多
关键词 全数字接收机 DSP 数字信号处理
下载PDF
一种基于并行处理技术的插值滤波算法及其FPGA实现 被引量:6
5
作者 邓军 杨银堂 《微电子学与计算机》 CSCD 北大核心 2010年第11期82-85,90,共5页
插值滤波器性能直接影响到全数字接收机的误码率,设计性能良好且易于硬件实现的插值滤波器是设计全数字接收机的关键.在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了并行处理技术来提高滤波器的速度,并对该... 插值滤波器性能直接影响到全数字接收机的误码率,设计性能良好且易于硬件实现的插值滤波器是设计全数字接收机的关键.在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了并行处理技术来提高滤波器的速度,并对该算法结构进行了仿真,在FPGA上实现.分析结果表明,改进后的结构有更快的运行速度和更低的功耗. 展开更多
关键词 全数字接收机 插值滤波器 FARROW结构 FPGA
下载PDF
卫星通信中定时误差检测改进算法 被引量:4
6
作者 李云 赵艳丽 +2 位作者 赵为粮 王勇 刘期烈 《系统工程与电子技术》 EI CSCD 北大核心 2014年第1期149-154,共6页
符号定时同步技术是卫星通信系统的关键技术之一,其准确性会直接影响整个系统的性能。鉴于Gardner算法在定时同步环路中的广泛应用及其对限带信号的局限性,在异步采样同步思想的基础上,通过对Gardner算法及其修正算法在式样抖动及定时... 符号定时同步技术是卫星通信系统的关键技术之一,其准确性会直接影响整个系统的性能。鉴于Gardner算法在定时同步环路中的广泛应用及其对限带信号的局限性,在异步采样同步思想的基础上,通过对Gardner算法及其修正算法在式样抖动及定时误差方面的比较,提出了一种增强的Gardner定时误差检测算法(E-Gardner)。该算法结构简单,且能有效地减小定时误差偏差和系统自噪声。仿真结果表明,在Suzuki移动卫星信道环境下,E-Gardner算法在小滚降系数情况下对正交相移键控(quadrature phase shift keying,QPSK)调制信号的时钟捕获及误差检测的性能有明显的改善。 展开更多
关键词 卫星通信 定时同步 全数字接收 GARDNER算法 Suzuki卫星信道
下载PDF
直接变频技术在雷达中的应用研究 被引量:3
7
作者 吴远斌 《电子与信息学报》 EI CSCD 北大核心 2021年第4期1170-1176,共7页
集成化已成为现代电子系统最重要的发展方向,雷达系统也是如此。现代直接变频技术具有成本极低、体积小、结构简单和高度集成化的特点,已广泛应用于通信市场,如手机、基站、卫星接收机和GPS接收机等,但至今未有在雷达中实际应用的报道... 集成化已成为现代电子系统最重要的发展方向,雷达系统也是如此。现代直接变频技术具有成本极低、体积小、结构简单和高度集成化的特点,已广泛应用于通信市场,如手机、基站、卫星接收机和GPS接收机等,但至今未有在雷达中实际应用的报道。该文对直接变频技术在雷达中的应用进行了研究,特别是应用到相控阵体制的雷达上,能极大地降低雷达成本和体积,且有工作频带极宽、配置灵活、可重构的特点。因此,直接变频技术也将成为雷达技术的一个发展方向。该文最后给出了一个将直接变频技术应用到S波段相控阵雷达的设计实例。 展开更多
关键词 相控阵雷达 直接变频 零中频接收机 全数字式接收机 ADRV9009
下载PDF
数字调制信号接收技术 被引量:2
8
作者 孙海祥 刘杰 《现代电子技术》 2008年第15期171-173,177,共4页
为了实现对多种数字信号的解调,设计了一种全数字接收机体制。对通用环载波同步方法及内插滤波码元同步方法进行了深入分析和设计。仿真结果表明,在误比特率为10-4时,所需Eb/N0比理论值高2 dB。基于通用环和内插定时技术的全数字接收机... 为了实现对多种数字信号的解调,设计了一种全数字接收机体制。对通用环载波同步方法及内插滤波码元同步方法进行了深入分析和设计。仿真结果表明,在误比特率为10-4时,所需Eb/N0比理论值高2 dB。基于通用环和内插定时技术的全数字接收机适用于对PSK,QAM数字调制信号的接收解调,满足数字VSLI硬件实现高集成度、小型化接收机的要求。 展开更多
关键词 载波恢复 定时恢复 内插滤波 全数字接收
下载PDF
基于Gardner环的码元同步技术研究 被引量:2
9
作者 施雪 薛团结 《微型电脑应用》 2016年第10期51-53,58,共4页
针对全数字接收机中码元同步问题,采用Gardner环实现时钟同步。其中插值和Gardner算法是关键技术,详细介绍了插值滤波器的原理和Gardner算法的来源。Gardner算法是独立于载波相位的,每个符号只要两个样值就可以进行定时误差估计,而插值... 针对全数字接收机中码元同步问题,采用Gardner环实现时钟同步。其中插值和Gardner算法是关键技术,详细介绍了插值滤波器的原理和Gardner算法的来源。Gardner算法是独立于载波相位的,每个符号只要两个样值就可以进行定时误差估计,而插值器是基于多项式的滤波器,由信号采样值计算出在最佳抽样时刻的近似值,最后通过仿真表明线性插值嚣就能得到很好的效果,定时误差的值可以发现定时是否准确。进而通过控制器调整重采样时间,进行新的插值,获得同步。 展开更多
关键词 全数字接收机 码元同步 Gardner环 插值
下载PDF
宽带低中频拓扑技术在雷达系统中的应用研究
10
作者 吴远斌 《电子与信息学报》 EI CSCD 北大核心 2007年第4期841-845,共5页
微型化、模块化、数字化是现代雷达接收机的发展趋势。该文提出了一种新的宽带低中频雷达接收机拓扑结构,它不仅结构简单,可以全集成化,同时又能获得较好性能。该文还给出了一部应用于L波段的宽带低中频雷达接收机的设计实例。
关键词 中频采样 全数字式接收机 低中频接收机 零中频接收机
下载PDF
基于TDRSS的高速数传信号载波捕获及跟踪算法研究(英文) 被引量:1
11
作者 李晶 朱江 +1 位作者 张尔扬 沈荣骏 《宇航学报》 EI CAS CSCD 北大核心 2005年第2期191-195,共5页
以TDRSS数传系统为研究背景,针对TDRSS数传信号的特点,以实现高速8PSK调制信号的载波同步与跟踪为研究前提。提出了一种采用二叉树(BinarySearchTree)频率搜索方法实现捕获及采用平均"滑动窗"递推最小二乘(RLS)一步预测方法... 以TDRSS数传系统为研究背景,针对TDRSS数传信号的特点,以实现高速8PSK调制信号的载波同步与跟踪为研究前提。提出了一种采用二叉树(BinarySearchTree)频率搜索方法实现捕获及采用平均"滑动窗"递推最小二乘(RLS)一步预测方法实现频率跟踪的算法,并针对此方法进行了理论推导和蒙特卡洛(MonteCarlo)仿真。结果表明:该方法适用于全数字高速数传8PSK调制信号接收系统,同时也可移植、推广至全数字雷达接收机中。 展开更多
关键词 TDRSS 8PSK调制信号 频率捕获与跟踪 数字接收机
下载PDF
全数字式阵列接收机在OTH雷达中的应用 被引量:1
12
作者 吴远斌 包象阳 袁朔 《现代雷达》 CSCD 北大核心 2007年第2期73-75,共3页
全数字式接收机是未来雷达接收机的发展方向。目前由于A/D变换器和DSP器件的速度限制,仍未实用化。文中提出了一种先进的全数字式阵列接收机方案,可应用于短波超视距雷达。该方案利用目前商业上可得到的A/D变换器,直接对天线下来的信号... 全数字式接收机是未来雷达接收机的发展方向。目前由于A/D变换器和DSP器件的速度限制,仍未实用化。文中提出了一种先进的全数字式阵列接收机方案,可应用于短波超视距雷达。该方案利用目前商业上可得到的A/D变换器,直接对天线下来的信号进行A/D变换,然后在数字域中进行相干检波,极大地简化了接收机设计,而又能获得极佳的性能。 展开更多
关键词 超视距雷达 全数字式接收机 中频采样
下载PDF
全数字接收机定时恢复算法的FPGA实现
13
作者 赵毅 梁淮宁 程晓军 《微计算机信息》 2009年第2期176-177,185,共3页
提出了一种基于FPGA的全数字接收机定时恢复的实现方法,分析了系统每个模块的作用,给出每个模块的硬件实现方法。最后在Quartus Ⅱ7.0编写Verilog HDL代码和测试激励,并用ModelSim对定时恢复算法进行仿真验证,结果表明,这种算法时钟抖动... 提出了一种基于FPGA的全数字接收机定时恢复的实现方法,分析了系统每个模块的作用,给出每个模块的硬件实现方法。最后在Quartus Ⅱ7.0编写Verilog HDL代码和测试激励,并用ModelSim对定时恢复算法进行仿真验证,结果表明,这种算法时钟抖动小,定时精度高。 展开更多
关键词 全数字接收机 定时恢复 FPGA GARDNER算法
下载PDF
全数字QPSK接收机同步技术研究
14
作者 代涛 周劼 张健 《无线电通信技术》 2006年第5期38-39,61,共3页
时钟同步和载波同步是接收机的关键问题,传统模拟解调可靠性、稳定性差,调试复杂。介绍了1种全数字QPSK接收机的定时同步和载波同步方法,它采用最佳采样点提取以及差分相位求解的方法实现同步。同步计算全部由软件实现,设计灵活。计算... 时钟同步和载波同步是接收机的关键问题,传统模拟解调可靠性、稳定性差,调试复杂。介绍了1种全数字QPSK接收机的定时同步和载波同步方法,它采用最佳采样点提取以及差分相位求解的方法实现同步。同步计算全部由软件实现,设计灵活。计算机仿真结果表明,该方法是可行的,适合DSP实现。 展开更多
关键词 全数字接收机 定时同步 载波同步
下载PDF
QPSK全数字解调方案设计与同步算法研究 被引量:1
15
作者 高翔 任海玉 +1 位作者 闫毅 姚秀娟 《微计算机信息》 2010年第32期159-161,共3页
针对卫星通信中常用的PSK调制,提出一种高效的可覆盖低速率到高速率的卫星测控通信QPSK全数字解调实现方案,并针对解调中所涉及的早迟积分算法和Gardener同步算法进行研究。主要进行系统的频率同步和定时同步的原理分析,建立整个系统的s... 针对卫星通信中常用的PSK调制,提出一种高效的可覆盖低速率到高速率的卫星测控通信QPSK全数字解调实现方案,并针对解调中所涉及的早迟积分算法和Gardener同步算法进行研究。主要进行系统的频率同步和定时同步的原理分析,建立整个系统的simulink仿真模型,在FPGA平台上进行硬件实现验证,并证明了系统设计的合理性和可行性。 展开更多
关键词 全数字解调 低速与高速覆盖 COSTAS 早迟门 GARDENER
下载PDF
一种基于FPGA的高精度定时内插间隔估计方法 被引量:1
16
作者 陈章 安君帅 《通信技术》 2019年第12期3080-3084,共5页
针对全数字接收机中位定时同步环定时恢复精度低、实现难度大等问题,提出了一种基于FPGA的高精度定时恢复内插间隔估计方法。该方法以系统主时钟作为基准进行内插间隔估计和定时补偿,可获得低于系统主时钟的估计精度和恢复精度,且工程... 针对全数字接收机中位定时同步环定时恢复精度低、实现难度大等问题,提出了一种基于FPGA的高精度定时恢复内插间隔估计方法。该方法以系统主时钟作为基准进行内插间隔估计和定时补偿,可获得低于系统主时钟的估计精度和恢复精度,且工程实现复杂度低、占用资源小、结构灵活性强,对于内插滤波器及内插定时误差估计算法不做特殊要求,具有较强的工程实现通用性。仿真结果表明,该方法具有更高的定时恢复精度。 展开更多
关键词 全数字接收机 位定时同步 内插间隔估计 FPGA
下载PDF
卫星通信中定时恢复环路自噪声消减法 被引量:1
17
作者 赵艳丽 《电光系统》 2013年第3期38-42,共5页
符号定时同步技术是卫星通信系统的关键技术之一,其准确性会直接影响整个系统的性能。鉴于定时同步环路在卫星通信中的广泛应用及其自噪声过大的固有问题,文章在早迟门误差检测算法的基础上,对符号同步环路中的定时误差检法测进行了... 符号定时同步技术是卫星通信系统的关键技术之一,其准确性会直接影响整个系统的性能。鉴于定时同步环路在卫星通信中的广泛应用及其自噪声过大的固有问题,文章在早迟门误差检测算法的基础上,对符号同步环路中的定时误差检法测进行了研究,提出了一种基于Gardner算法改进结构的定时误差检测法(E.TED)。采用这种结构的定时误差检测器可以有效去除环路自噪声,并降低环路的定时抖动。仿真结果表明,在瑞利和高斯噪声信道环境下,E-TED误差检测法滤除了绝大部分不携带定时误差信息的自噪声,提高了环路的稳定性。 展开更多
关键词 卫星通信 定时同步 全数字接收 早迟门算法 GARDNER算法
下载PDF
全数字接收机中一种简化的插值滤波器的设计与实现 被引量:1
18
作者 王建锋 邓军 杨路路 《无线通信技术》 2015年第1期15-18,23,共5页
插值滤波器是实现全数字接收机中码元同步算法的关键技术。本文主要探求一种适合于硬件实现的插值滤波器结构,即拉格朗日立方插值滤波器的Farrow结构,并对该结构进行简化以降低其复杂度,并对该算法结构进行了仿真,且在FPGA上实现。仿真... 插值滤波器是实现全数字接收机中码元同步算法的关键技术。本文主要探求一种适合于硬件实现的插值滤波器结构,即拉格朗日立方插值滤波器的Farrow结构,并对该结构进行简化以降低其复杂度,并对该算法结构进行了仿真,且在FPGA上实现。仿真与实现结果表明,该结构能达到预期的效果。 展开更多
关键词 全数字接收机 FPGA 插值滤波器 FARROW结构
下载PDF
一种纠正残余频偏的均方误差反馈算法 被引量:1
19
作者 张公礼 张凯飞 罗宏杰 《计算机仿真》 CSCD 2008年第5期151-153,共3页
在全数字接收机中,采用统计频偏估计算法得到的频偏并不可能完全等于实际的频偏。因此,接收信号经过频偏纠正后得到的信号中仍含有剩余的频偏,称之为残余频偏。这些小频偏会对后续的载波相位估计产生比较严重的影响并导致通信系统性能... 在全数字接收机中,采用统计频偏估计算法得到的频偏并不可能完全等于实际的频偏。因此,接收信号经过频偏纠正后得到的信号中仍含有剩余的频偏,称之为残余频偏。这些小频偏会对后续的载波相位估计产生比较严重的影响并导致通信系统性能下降。为了消除统计频偏估计算法产生的残余频偏,以提高接收机性能,提出了一种纠正残余频偏的均方误差反馈算法,引入了反馈环节,并规定一个反馈步长,在已有频偏估计的基础上反馈纠正残余频偏。最后用MATLAB仿真该算法,仿真结果显示该算法能够有效地消除残余频偏,大大降低系统误码率。 展开更多
关键词 全数字接收机 多进制相移键控 载波同步 残余频偏
下载PDF
一种抛物线型内插滤波器的FPGA实现 被引量:1
20
作者 李玉峰 邓军 +1 位作者 曹博 李洁洁 《无线电工程》 2018年第4期339-342,共4页
软件无线电中,插值滤波的算法是利用DSP来实现的,虽然其执行起来可移植性较好,开发周期较短,但存在运行速度慢、效率低的问题。使用硬件来实现有诸多优点,如运行速度快、效率高、可提高数据吞吐量和降低功耗。提出一种针对该算法的硬件... 软件无线电中,插值滤波的算法是利用DSP来实现的,虽然其执行起来可移植性较好,开发周期较短,但存在运行速度慢、效率低的问题。使用硬件来实现有诸多优点,如运行速度快、效率高、可提高数据吞吐量和降低功耗。提出一种针对该算法的硬件实现方法,将内插滤波算法适配到一个合理的VLSI体系结构中。在拉格朗日立方插值器的基础上,为获得内插估计值而采用的分段抛物线内插滤波器,采用Farrow结构来提高滤波器的运算速率,并在FPGA上仿真,运行实现。仿真结果表明该方法正确、有效。 展开更多
关键词 全数字接收机 内插滤波器 FARROW结构 分段抛物线
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部