期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的数据采集测试系统设计
被引量:
3
1
作者
黄远望
严济鸿
周伟
《现代雷达》
CSCD
北大核心
2015年第4期73-76,80,共5页
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统。该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心...
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统。该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心,采用高速静态随机存储器(Static Random Access Memory,SRAM)作为数据缓存,支持多种触发模式和数据采集模式,同时兼容多种数据缓存长度的设置。系统采用CYPRESS公司USB芯片的Slave FIFO模式实现数据的传输和指令的交互。上位机应用程序以指令方式对下层硬件的数据采集过程进行控制,同时可显示波形和对ADC各项动态静态参数的计算分析。整个系统由板级硬件、FPGA内部逻辑、USB固件程序、设备驱动和上位机软件构成。经过测试,系统可实现采样率为4 MHz时ADC输出信号的稳定采集,并得到较好的ADC参数测量结果,验证了设计方案的正确性和可行性。
展开更多
关键词
现场可编程门阵列
通用串行总线
数据采集
双通道
adc
性能
测试
下载PDF
职称材料
地下暗物质实验中的高速采样ADC模块设计与研究
2
作者
邹剑雄
刘振安
+3 位作者
赵豫斌
江晓山
胡俊
李捷
《核电子学与探测技术》
CAS
CSCD
北大核心
2013年第5期535-539,共5页
简要介绍用于地下暗物质实验的高速采样ADC模块的设计与测试。主要介绍了电路结构,FPGA逻辑结构以及ADC性能测试方法,包括随机噪声、积分非线性(INL)、微分非线性(DNL)、信噪比、信号噪声失真比、有效位等。最后给出了系统级的初步调试...
简要介绍用于地下暗物质实验的高速采样ADC模块的设计与测试。主要介绍了电路结构,FPGA逻辑结构以及ADC性能测试方法,包括随机噪声、积分非线性(INL)、微分非线性(DNL)、信噪比、信号噪声失真比、有效位等。最后给出了系统级的初步调试结果。
展开更多
关键词
地下暗物质实验
高速采样
adc
adc
性能
测试
现场可编程门阵列
下载PDF
职称材料
GEM探测器读出电子学ADC采样系统设计
被引量:
2
3
作者
杜秋宇
江晓山
+4 位作者
李绍富
胡俊
张杰
陈少佳
宁哲
《核电子学与探测技术》
CAS
北大核心
2015年第4期399-402,407,共5页
本文简要介绍了GEM探测器读出电子学ADC采样系统设计与测试。该系统包括模数变换模块、数据汇总模块和后端数据接收模块三部分。本文详细介绍了模数变换模块硬件电路设计、FPGA逻辑设计、光纤数据传输设计以及ADC采样芯片的测试方法。...
本文简要介绍了GEM探测器读出电子学ADC采样系统设计与测试。该系统包括模数变换模块、数据汇总模块和后端数据接收模块三部分。本文详细介绍了模数变换模块硬件电路设计、FPGA逻辑设计、光纤数据传输设计以及ADC采样芯片的测试方法。经过测试,该系统实现了8通道数据实时采集、传输、存储及显示功能。
展开更多
关键词
GEM探测器
adc
性能
测试
FPGA
下载PDF
职称材料
七通道360MHz高速采样接收机设计
被引量:
1
4
作者
顾成虎
袁梦云
《哈尔滨商业大学学报(自然科学版)》
CAS
2016年第3期321-325,共5页
设计了一种高速7通道的数字接收机系统.该系统的工作流程为雷达信号经微波前端转变成雷达中频信号,中频信号经过ADC芯片转化成数字量,数字量经FPGA的解串、混频、滤波等操作转换成信号的实部和虚部.采集数据经FPGA处理后通过EMIF接口传...
设计了一种高速7通道的数字接收机系统.该系统的工作流程为雷达信号经微波前端转变成雷达中频信号,中频信号经过ADC芯片转化成数字量,数字量经FPGA的解串、混频、滤波等操作转换成信号的实部和虚部.采集数据经FPGA处理后通过EMIF接口传送至DSP,并完成后续的复杂信号处理.该系统的采集速率为360MSPS.经过实测检验该系统实现了7通道的高速数据采集和处理传输,实现了较高性能的同步.经过对ADC芯片采集数据性能的测试,数据采集达到了较高的性能.该设计完全符合设计要求,能够满足当前电磁环境复杂环境下的雷达信号处理分析的需求.
展开更多
关键词
多通道
高速数据采集
数据同步
adc
性能
测试
下载PDF
职称材料
题名
基于FPGA的数据采集测试系统设计
被引量:
3
1
作者
黄远望
严济鸿
周伟
机构
西南通信研究所
电子科技大学电子工程学院
南京电子技术研究所
出处
《现代雷达》
CSCD
北大核心
2015年第4期73-76,80,共5页
文摘
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统。该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心,采用高速静态随机存储器(Static Random Access Memory,SRAM)作为数据缓存,支持多种触发模式和数据采集模式,同时兼容多种数据缓存长度的设置。系统采用CYPRESS公司USB芯片的Slave FIFO模式实现数据的传输和指令的交互。上位机应用程序以指令方式对下层硬件的数据采集过程进行控制,同时可显示波形和对ADC各项动态静态参数的计算分析。整个系统由板级硬件、FPGA内部逻辑、USB固件程序、设备驱动和上位机软件构成。经过测试,系统可实现采样率为4 MHz时ADC输出信号的稳定采集,并得到较好的ADC参数测量结果,验证了设计方案的正确性和可行性。
关键词
现场可编程门阵列
通用串行总线
数据采集
双通道
adc
性能
测试
Keywords
FPGA
USB
data acquisition
muhichannel
adc
performance test
分类号
TN791 [电子电信—电路与系统]
TP274.2 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
地下暗物质实验中的高速采样ADC模块设计与研究
2
作者
邹剑雄
刘振安
赵豫斌
江晓山
胡俊
李捷
机构
核探测与核电子学国家重点实验室
中国科学院高能物理研究所
中国科学院大学
出处
《核电子学与探测技术》
CAS
CSCD
北大核心
2013年第5期535-539,共5页
文摘
简要介绍用于地下暗物质实验的高速采样ADC模块的设计与测试。主要介绍了电路结构,FPGA逻辑结构以及ADC性能测试方法,包括随机噪声、积分非线性(INL)、微分非线性(DNL)、信噪比、信号噪声失真比、有效位等。最后给出了系统级的初步调试结果。
关键词
地下暗物质实验
高速采样
adc
adc
性能
测试
现场可编程门阵列
Keywords
Under Ground Dark Matter Experiment
high -speed
adc
adc
performance test
FPGA
分类号
TP33 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
GEM探测器读出电子学ADC采样系统设计
被引量:
2
3
作者
杜秋宇
江晓山
李绍富
胡俊
张杰
陈少佳
宁哲
机构
核探测与核电子学国家重点实验室
中国科学院高能物理研究所
中国科学院大学
出处
《核电子学与探测技术》
CAS
北大核心
2015年第4期399-402,407,共5页
基金
中国散裂中子源工程(发改高技(2008)2578号)资助
文摘
本文简要介绍了GEM探测器读出电子学ADC采样系统设计与测试。该系统包括模数变换模块、数据汇总模块和后端数据接收模块三部分。本文详细介绍了模数变换模块硬件电路设计、FPGA逻辑设计、光纤数据传输设计以及ADC采样芯片的测试方法。经过测试,该系统实现了8通道数据实时采集、传输、存储及显示功能。
关键词
GEM探测器
adc
性能
测试
FPGA
Keywords
GEM detector
adc
performance test
FPGA
分类号
TP33 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
七通道360MHz高速采样接收机设计
被引量:
1
4
作者
顾成虎
袁梦云
机构
哈尔滨工程大学信息与通信工程学院
出处
《哈尔滨商业大学学报(自然科学版)》
CAS
2016年第3期321-325,共5页
文摘
设计了一种高速7通道的数字接收机系统.该系统的工作流程为雷达信号经微波前端转变成雷达中频信号,中频信号经过ADC芯片转化成数字量,数字量经FPGA的解串、混频、滤波等操作转换成信号的实部和虚部.采集数据经FPGA处理后通过EMIF接口传送至DSP,并完成后续的复杂信号处理.该系统的采集速率为360MSPS.经过实测检验该系统实现了7通道的高速数据采集和处理传输,实现了较高性能的同步.经过对ADC芯片采集数据性能的测试,数据采集达到了较高的性能.该设计完全符合设计要求,能够满足当前电磁环境复杂环境下的雷达信号处理分析的需求.
关键词
多通道
高速数据采集
数据同步
adc
性能
测试
Keywords
multi-channel
high speed data acquisition
data synchronization
adc
performance test
分类号
TN957 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的数据采集测试系统设计
黄远望
严济鸿
周伟
《现代雷达》
CSCD
北大核心
2015
3
下载PDF
职称材料
2
地下暗物质实验中的高速采样ADC模块设计与研究
邹剑雄
刘振安
赵豫斌
江晓山
胡俊
李捷
《核电子学与探测技术》
CAS
CSCD
北大核心
2013
0
下载PDF
职称材料
3
GEM探测器读出电子学ADC采样系统设计
杜秋宇
江晓山
李绍富
胡俊
张杰
陈少佳
宁哲
《核电子学与探测技术》
CAS
北大核心
2015
2
下载PDF
职称材料
4
七通道360MHz高速采样接收机设计
顾成虎
袁梦云
《哈尔滨商业大学学报(自然科学版)》
CAS
2016
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部