期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
1000 BASE-T物理编码子层的硬件实现
被引量:
1
1
作者
许伟
叶凡
+1 位作者
郑国祥
任俊彦
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2006年第1期16-20,共5页
介绍了1000 BASE-T物理编码子层(PCS)采用的4D-PAM5编码算法,分析编码算法中的一些关键性技术.提出解码流程,并给出了解码中字同步算法及其硬件结构.用Verilog HDL完成了PCS的硬件设计,进行了仿真验证,并给出了流片测试结果.
关键词
千兆以太网
1000
BASE—T
物理层
物理
编码
子层
4
D-
pam
5
编码
原文传递
题名
1000 BASE-T物理编码子层的硬件实现
被引量:
1
1
作者
许伟
叶凡
郑国祥
任俊彦
机构
复旦大学材料科学系
复旦大学专用集成电路与系统国家重点实验室
出处
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2006年第1期16-20,共5页
文摘
介绍了1000 BASE-T物理编码子层(PCS)采用的4D-PAM5编码算法,分析编码算法中的一些关键性技术.提出解码流程,并给出了解码中字同步算法及其硬件结构.用Verilog HDL完成了PCS的硬件设计,进行了仿真验证,并给出了流片测试结果.
关键词
千兆以太网
1000
BASE—T
物理层
物理
编码
子层
4
D-
pam
5
编码
Keywords
gigabit Ethernet
1000 BASE-T
physical layer
PCS
4
D-
pam
5
分类号
TN492 [电子电信—微电子学与固体电子学]
原文传递
题名
作者
出处
发文年
被引量
操作
1
1000 BASE-T物理编码子层的硬件实现
许伟
叶凡
郑国祥
任俊彦
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2006
1
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部