-
题名基于FPGA的祖冲之序列密码算法实现
被引量:4
- 1
-
-
作者
郁宁亚
朱宇霞
-
机构
武汉邮电科学研究院
-
出处
《信息技术》
2015年第9期125-129,共5页
-
文摘
祖冲之序列密码算法是我国自主研发的运用于LTE网络中的国际标准密码算法,该算法包括祖冲之算法(ZUC)、加解密算法(128-EEA3)和完整性检测算法(128-EIA3)三个部分。目前,已有的对整个祖冲之序列密码算法特别是128-EEA3和128-EIA3的实现大多停留在理论。文中对ZUC算法模块、128-EEA3和128-EIA3做了硬件实现,整体设计在保持ZUC算法模块的高吞吐率的同时还可以和高速模块对接。最后,在Sparten-6 FPGA平台上对该设计进行了仿真和实现,并对其性能进行了比较和分析。
-
关键词
祖冲之算法
128-EEA3算法
128-eia3算法
FPGA
-
Keywords
ZUC algorithm
128-EEA3 algorithm
128-eia3 algorithm
FPGA
-
分类号
TP393.08
[自动化与计算机技术—计算机应用技术]
-
-
题名祖冲之序列密码算法IP核的设计与实现
被引量:4
- 2
-
-
作者
江丽娜
高能
马原
刘宗斌
-
机构
中国科学院信息工程研究所信息安全国家重点实验室
-
出处
《信息网络安全》
2012年第8期219-222,共4页
-
基金
中国科学院战略性先导专项[XDA06010702]
国家自然科学基金[70890084/G021102
61003274]
-
文摘
祖冲之序列密码算法是中国自主研究的流密码算法,是运用于下一代移动通信4G网络中的国际标准密码算法,该算法包括祖冲之算法(ZUC)、加密算法(128-EEA3)和完整性算法(128-EIA3)三个部分。目前,已有对ZUC算法的优化实现,而专门针对128-EEA3和128-EIA3的硬件实现与优化,尚未见公开发表的论文。文章设计了祖冲之序列密码算法的IP核,该IP核基于ZUC算法模块,同时支持128-EEA3和128-EIA3,并且保持ZUC模块的高吞吐率。最后,在Virtex-5 FPGA平台上对该IP核进行了实现,并对其性能进行了比较和分析。
-
关键词
祖冲之算法
128-EEA3算法
128-eia3算法
FPGA
IP核
-
Keywords
ZUC cipher
128-EEA3
128-eia3
FPGA
IP core
-
分类号
TN47
[电子电信—微电子学与固体电子学]
TN918.1
-