期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
高频高速双协议读写器系统应用研究 被引量:1
1
作者 邓洋 何志学 《通信与信息技术》 2023年第6期29-32,共4页
针对超高频读写器采集RFID标签信息容易窜读问题,设计了高频高速双协议读写器系统,该系统采用主从读写器切换扫描控制,对标签时序信息控制处理,解决读取ISO14443A协议标签防冲突问题,实现整箱多标签读取。通过加入主从读写器双协议快速... 针对超高频读写器采集RFID标签信息容易窜读问题,设计了高频高速双协议读写器系统,该系统采用主从读写器切换扫描控制,对标签时序信息控制处理,解决读取ISO14443A协议标签防冲突问题,实现整箱多标签读取。通过加入主从读写器双协议快速轮询控制,实现协议ISO15693和ISO14443A扫描读取功能。中央处理控制模块采用高速32位处理器,提高标签读取速度。通过采用差分功率放大电路,使用较低功率即可获取较远的读取距离。结果表明该系统可以提高采集效率和准确性。 展开更多
关键词 频双协议 ISO14443A/15693协议 速读 远距离读
下载PDF
Pipeline结构在高速闪存设计中的应用
2
作者 朱瑶华 《集成电路应用》 2018年第11期22-24,30,共4页
基于冠捷半导体高速闪存IP的现有结构,提出一种Pipeline结构的解决方案,对于高速闪存IP设计中速度时序控制进行研究,达到优化闪存读取速度的目的。利用2周期或3周期Pipeline结构,在读取当前地址的同时,同时开始下一个地址的读取工作,使... 基于冠捷半导体高速闪存IP的现有结构,提出一种Pipeline结构的解决方案,对于高速闪存IP设计中速度时序控制进行研究,达到优化闪存读取速度的目的。利用2周期或3周期Pipeline结构,在读取当前地址的同时,同时开始下一个地址的读取工作,使不同阶段的工作同时在一个时间段内完成。锁存器锁存上一个地址的结果,从而不会影响到下一个地址的读取操作。在55 nm嵌入式闪存工艺平台上仿真通过,实现闪存IP读取频率从100 MHz到166 MHz的提升。 展开更多
关键词 PIPELINE 嵌入式闪存 速读
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部