期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
基于FPGA的高速多通道数据采集系统的设计 被引量:23
1
作者 李红刚 杨林楠 +1 位作者 张丽莲 彭琳 《计算机测量与控制》 CSCD 2006年第10期1407-1409,共3页
为了解决电力机车可控硅存在的动态击穿问题,提出设计可控硅整流装置实时监测系统,实时发现可控硅的技术状态的解决方案,并且针对监测系统的数据采集部分提出以FPGA作为多通道数据采集控制核心的设计方案,进行了具体设计,该系统有数据... 为了解决电力机车可控硅存在的动态击穿问题,提出设计可控硅整流装置实时监测系统,实时发现可控硅的技术状态的解决方案,并且针对监测系统的数据采集部分提出以FPGA作为多通道数据采集控制核心的设计方案,进行了具体设计,该系统有数据采集模块、数据存储器读写模块和数据通讯模块三大功能模块组成,与传统的以单片机为控制核心的多通道数据采集系统相比,该系统具有性能稳定可靠、实时性强、体积小、功耗低等优点。 展开更多
关键词 FPGA 数据采集 高速多通道 并行口 EPP模式
下载PDF
高速128通道小动物多光谱光声断层成像系统 被引量:3
2
作者 李辉 曹宇 +4 位作者 刘红波 彭冬 朱玉坤 王坤 田捷 《激光技术》 CAS CSCD 北大核心 2017年第5期669-674,共6页
为了实现小动物光声断层信号的高速采集和实时高质量图像的重建,采用了覆盖角度为270°的128阵元弧形聚焦超声换能器、4个32通道的NI公司数据采集模块和可调谐脉冲激光器以及正则化优化的基于模型的光声断层重建算法。结果表明,系... 为了实现小动物光声断层信号的高速采集和实时高质量图像的重建,采用了覆盖角度为270°的128阵元弧形聚焦超声换能器、4个32通道的NI公司数据采集模块和可调谐脉冲激光器以及正则化优化的基于模型的光声断层重建算法。结果表明,系统的空间分辨率可以达到180μm;此系统可以在1ms内完成光声断层数据的采集,在40s以内获得高质量的重建图像。该系统可以用于开展小动物在体的多光谱光声断层成像实验研究。 展开更多
关键词 生物光学 光声断层成像 元弧形聚焦换能器 高速多通道 光谱
下载PDF
高速多通道数字波形显示程序的设计与实现
3
作者 李显军 《铁路技术创新》 2004年第3期6-7,共2页
介绍在VB集成编辑环境下数字波形高速显示的方法及多通道数字波形显示和数字滤波方法。
关键词 铁路通信 数字波形 滤波显示 高速多通道 LineTo函数
下载PDF
高速多通道数据采集系统的时钟同步设计 被引量:5
4
作者 邱桂芬 朱拥建 《舰船电子对抗》 2013年第1期93-96,共4页
介绍了一种高速多通道数据采集系统的时钟同步电路,采用此种时钟同步设计方案,可使多路模数转换器的采样时钟保持很好的同步性。该设计方案具有架构简单、成本低、精度高、易调试等优点,可以满足实际工程需要。
关键词 路模数转换器 高速多通道采集 同步
下载PDF
基于FPGA的高速多通道实时同步采集传输系统的设计与实现 被引量:4
5
作者 杜玉晓 张浩腾 +3 位作者 陈汶育 黄学彬 蔡振典 卓杰 《广东工业大学学报》 CAS 2013年第3期37-44,共8页
鉴于传统的多导联脑电图机双核控制采集系统中主控器ARM与SDRAM及FPGA的通讯流程繁琐重复,传输效率低,数据吞吐量小等缺陷,提出了一种基于FPGA的高速多通道实时同步采集系统方案,将缓存SDRAM交由FPGA控制并通过程序将其"内部FIFO化... 鉴于传统的多导联脑电图机双核控制采集系统中主控器ARM与SDRAM及FPGA的通讯流程繁琐重复,传输效率低,数据吞吐量小等缺陷,提出了一种基于FPGA的高速多通道实时同步采集系统方案,将缓存SDRAM交由FPGA控制并通过程序将其"内部FIFO化",通过SDRAM前后两对FIFO的乒乓操作实现SDRAM的异步时钟同时读写,保证FPGA与ARM接口处数据的不间断,并通过简洁严谨的并行接口协议实现FPGA和ARM的高效率通信,最终将FPGA和SDRAM从物理上等效成一块"可自动采集数据的SDRAM".测试表明,该方案避免了数据转移过程中的重复拷贝以及数据转移复杂的操作缺陷,提高数据吞吐量以及转移速率,满足了256导联脑电图的各项设计指标,采样频率可达20 kHz,甚至更高. 展开更多
关键词 256导联脑电图机 高速多通道采集 实时同步技术 FPGA
下载PDF
高速多通道并行AD采集卡的设计思路构架实践
6
作者 张小娅 《科学与信息化》 2023年第12期25-27,共3页
在高速多通道并行AD采集卡设计过程中,需要根据数据采集系统的要求,明确高速多通道并行数据采集的具体需求,分析高速多通道并行AD采集卡的设计思路,同时准确掌握高速多通道并行AD采集卡架构的实际应用,以期为类似数据采集卡设计提供一... 在高速多通道并行AD采集卡设计过程中,需要根据数据采集系统的要求,明确高速多通道并行数据采集的具体需求,分析高速多通道并行AD采集卡的设计思路,同时准确掌握高速多通道并行AD采集卡架构的实际应用,以期为类似数据采集卡设计提供一定参考。 展开更多
关键词 高速多通道并行 AD采集卡 设计思路 架构应用
下载PDF
DSP和ADS8364高速采集系统在新型分光光度计中的应用 被引量:2
7
作者 李可 《光谱实验室》 CAS CSCD 北大核心 2009年第6期1693-1697,共5页
介绍了最新研发的新型智能化紫外可见双光束分光光度计的原理,重点介绍数字信号处理器(DSP)TMS320LF2407A和高速多通道模数转换器ADS8364组成的高速、高精度、同步信号采集和控制系统的设计原理和实现方案。
关键词 紫外-可见分光光度计 数字信号处理器 高速多通道模数转换器
下载PDF
基于DAC5687的高速多通道信号模拟器设计 被引量:1
8
作者 李一飞 《微处理机》 2010年第2期124-127,共4页
高速多通道雷达信号模拟器可以模拟当前战场的复杂电磁环境,对雷达装备的检修、调试具有重要意义。DAC5687是美国TI公司出品的一款双通道、16bit高速数模转换芯片,单通道转换速率为500MSPS,用gf通信和雷达信号的产生。论文提供了一种基... 高速多通道雷达信号模拟器可以模拟当前战场的复杂电磁环境,对雷达装备的检修、调试具有重要意义。DAC5687是美国TI公司出品的一款双通道、16bit高速数模转换芯片,单通道转换速率为500MSPS,用gf通信和雷达信号的产生。论文提供了一种基于FPGA和DAC5687的高速多通道信号模拟器的解决方案,并重点研究了单端高速数据传输线的PCB布线及匹配问题。 展开更多
关键词 数模转换 高速多通道信号模拟器 大规模可编程逻辑 高速印制电路板设计
下载PDF
PXI平台实现同步高速多通道数据采集——以同步辐射加速器为例
9
作者 温英志 《工业控制计算机》 2004年第4期40-41,共2页
关键词 PXI平台 同步辐射加速器 控制系统 同步高速多通道数据采集 电子束
下载PDF
基于PC104和CPLD的高速/多通道数据采集系统的设计与实现 被引量:7
10
作者 梅红伟 吴学杰 +1 位作者 商秋芳 庞维 《现代电子技术》 2007年第5期152-154,159,共4页
开发了基于PC104和CPLD的高速/多通道数据采集系统,该数据采集系统利用CPLD可编程逻辑器件的模块化设计思想和先入先出(FIFO)芯片作为缓冲存储器,解决了A/D转换器的采样速率和CPU的工作时钟频率不匹配的问题,避免了数据丢失和控制不便... 开发了基于PC104和CPLD的高速/多通道数据采集系统,该数据采集系统利用CPLD可编程逻辑器件的模块化设计思想和先入先出(FIFO)芯片作为缓冲存储器,解决了A/D转换器的采样速率和CPU的工作时钟频率不匹配的问题,避免了数据丢失和控制不便等问题,提高了CPU效率。该数据采集系统不但可以实现高速多通道模拟信号的采集,而且可以很方便地扩展模拟量的输入通道数。本系统在牵引动力国家重点实验室的液压伺服控制系统中获得了很好的应用效果。 展开更多
关键词 PC104 AD9221 FIFO CPLD 高速/多通道 数据采集
下载PDF
高速扫描多通道铁路车载探地雷达系统 被引量:5
11
作者 昝月稳 《西铁科技》 2009年第1期33-35,共3页
高速扫描多通道铁路车载探地雷达系统是既有线路基病害普查和新线路基填筑质量检测的一种新型设备。本文介绍了我们自主研制的高速扫描多通道铁路车载探地雷达系统的组成、技术指标和特点。该系统的技术指标达到国外同类产品的技术水平... 高速扫描多通道铁路车载探地雷达系统是既有线路基病害普查和新线路基填筑质量检测的一种新型设备。本文介绍了我们自主研制的高速扫描多通道铁路车载探地雷达系统的组成、技术指标和特点。该系统的技术指标达到国外同类产品的技术水平,测点间距5cm时,测试速度达到175km/h,测点间距10cm时,测试速度达到350km/h,高于国外同类产品的测试速度。天线有1GHz的高频天线和300MHz中频天线,可满足我国既有线铁路路基和高速铁路路基检测的需要。 展开更多
关键词 高速扫描多通道探地雷达 车载探地雷达 地质雷达 路基检测 无损检测
下载PDF
行波故障定位系统中数据采集卡的设计与实现 被引量:4
12
作者 郑秀玉 李晓明 +2 位作者 丁坚勇 黄玲 黄娜 《电网技术》 EI CSCD 北大核心 2008年第5期46-50,共5页
提出一种用于行波故障定位系统的高速、高精度、多通道同步数据采集卡的设计和实现方法。首先给出了采集卡的总体结构及工作原理,然后详细介绍了采集卡硬件和软件的设计和实现思路。硬件以现场可编程门阵列(field programmable gate arr... 提出一种用于行波故障定位系统的高速、高精度、多通道同步数据采集卡的设计和实现方法。首先给出了采集卡的总体结构及工作原理,然后详细介绍了采集卡硬件和软件的设计和实现思路。硬件以现场可编程门阵列(field programmable gate array,FPGA)为中央处理器,以高速、高精度、低功耗的模数转换器为信号转换单元,配备先进先出高速缓存,同步动态随机存储器和全球定位系统同步时钟接收模块。软件主要包括FPGA编程和外部设备互连PCI总线驱动程序。该采集卡能实现每路100 MHz的采样速率和16位高精度3路模拟输入的同步采集,并为采集的数据附加时标,可有效解决故障行波的高速、高精度数据采集问题。 展开更多
关键词 故障定位 数据采集卡 高速高精度多通道数据采集 全球定位系统(GPS) 同步动态存储器(SDRAM)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部