期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于高温抗辐照SOI CMOS工艺的器件特性研究 被引量:1
1
作者 张庆东 吴建伟 +5 位作者 李金航 宋帅 纪旭明 顾祥 洪根深 李冰 《原子能科学技术》 EI CAS CSCD 北大核心 2021年第12期2151-2156,共6页
绝缘体上硅(SOI)技术因其独特的优势而广泛应用于辐射和高温环境中,研究不同顶层硅膜厚度(t_(Si))的器件特性,对进一步提升高温抗辐照SOI CMOS器件的性能至关重要。本工作首先通过工艺级仿真构建了N沟道金属氧化物半导体场效应晶体管(NM... 绝缘体上硅(SOI)技术因其独特的优势而广泛应用于辐射和高温环境中,研究不同顶层硅膜厚度(t_(Si))的器件特性,对进一步提升高温抗辐照SOI CMOS器件的性能至关重要。本工作首先通过工艺级仿真构建了N沟道金属氧化物半导体场效应晶体管(NMOSFET)的模型,并对其进行了分析,基于仿真结果,采用0.15μm抗辐照SOI CMOS工艺制备出具有不同硅膜厚度的实际器件,该工艺针对高温应用引入了设计与材料的优化。结果表明,薄硅膜和厚硅膜NMOSFET在150 krad(Si)总剂量辐射下表现出相近的抗辐照加固性能,而前者在225℃高温下具有较小的漏电流,因此具有较薄硅膜的NMOSFET更适用于高温电子器件的制造。 展开更多
关键词 SOI NMOSFET 高温 辐射加固 顶层厚度
下载PDF
部分耗尽0.8μm SOI CMOS工艺P+源漏电阻实验设计
2
作者 吴建伟 徐静 《电子与封装》 2012年第4期27-30,共4页
文章对部分耗尽0.8μm SOI CMOS工艺源漏电阻产生影响的四个主要因素采用二水平全因子实验设计[1],分析结果表明在注入能量、剂量、束流和硅膜厚度因素中,硅膜厚度显著影响P+源漏电阻,当顶层硅膜厚度充分时,P+源漏电阻工艺窗口大。实验... 文章对部分耗尽0.8μm SOI CMOS工艺源漏电阻产生影响的四个主要因素采用二水平全因子实验设计[1],分析结果表明在注入能量、剂量、束流和硅膜厚度因素中,硅膜厚度显著影响P+源漏电阻,当顶层硅膜厚度充分时,P+源漏电阻工艺窗口大。实验指出注入能量未处于合理的范围,导致源漏电阻工艺窗口不足,影响0.8μm SOI工艺成品率。通过实验优化后部分耗尽0.8μm SOI CMOS工艺P+源漏电阻达到小于200Ω/□,工艺能力显著提高到Ppk>2.01水平,充分满足部分耗尽0.8μm SOICMOS工艺P+源漏电阻需求。 展开更多
关键词 部分耗尽0.8μm SOI CMOS工艺 顶层厚度 能量 剂量 P+源漏电阻
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部