期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
FPGA+双DSP结构的雷达信号采集处理系统设计
被引量:
4
1
作者
刘欢
田建生
+2 位作者
梅安华
程宁
聂鑫
《计算机测量与控制》
CSCD
2005年第2期157-159,197,共4页
提出了一种基于PCI总线的采用FPGA+双DSP结构的雷达信号采集处理系统,FPGA芯片XCV100E负责控制采样并作为信号的预处理单元,双超级哈佛结构(SHARC)数字信号处理器ADSP21065L构成高速处理单元,PCI接口芯片PCI9054实现标准的32位PCI总线接...
提出了一种基于PCI总线的采用FPGA+双DSP结构的雷达信号采集处理系统,FPGA芯片XCV100E负责控制采样并作为信号的预处理单元,双超级哈佛结构(SHARC)数字信号处理器ADSP21065L构成高速处理单元,PCI接口芯片PCI9054实现标准的32位PCI总线接口,构成了一个用于高频地波雷达信号采集处理的通用标准化硬件平台。该方案充分发挥了不同处理器件的优点,具有运算能力强、接口方便和编程灵活的特点。实验证明,系统能够满足高频地波雷达信号实时采集处理的要求。
展开更多
关键词
雷达
信号
采集
处理
系统
系统
设计
FPGA
DSP
数字
信号
处理
器
现场可编程逻辑阵列
下载PDF
职称材料
题名
FPGA+双DSP结构的雷达信号采集处理系统设计
被引量:
4
1
作者
刘欢
田建生
梅安华
程宁
聂鑫
机构
武汉大学电子信息学院
出处
《计算机测量与控制》
CSCD
2005年第2期157-159,197,共4页
基金
国家"十五"计划资助项目(2001AA631050)。
文摘
提出了一种基于PCI总线的采用FPGA+双DSP结构的雷达信号采集处理系统,FPGA芯片XCV100E负责控制采样并作为信号的预处理单元,双超级哈佛结构(SHARC)数字信号处理器ADSP21065L构成高速处理单元,PCI接口芯片PCI9054实现标准的32位PCI总线接口,构成了一个用于高频地波雷达信号采集处理的通用标准化硬件平台。该方案充分发挥了不同处理器件的优点,具有运算能力强、接口方便和编程灵活的特点。实验证明,系统能够满足高频地波雷达信号实时采集处理的要求。
关键词
雷达
信号
采集
处理
系统
系统
设计
FPGA
DSP
数字
信号
处理
器
现场可编程逻辑阵列
Keywords
field programmable logic array
digital signal processor
PCI bus
high frequency ground wave radar
分类号
TN957.51 [电子电信—信号与信息处理]
TP332.1 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
FPGA+双DSP结构的雷达信号采集处理系统设计
刘欢
田建生
梅安华
程宁
聂鑫
《计算机测量与控制》
CSCD
2005
4
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部