期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
8位高速低功耗流水线型ADC的设计技术研究 被引量:3
1
作者 居水荣 刘敏杰 朱樟明 《电子器件》 CAS 北大核心 2015年第4期922-928,共7页
采用7级子ADC流水线结构设计了一个8位80 Msample/s的低功耗模数转换电路。为减小整个ADC的芯片面积和功耗,改善其谐波失真和噪声特性,重点考虑了第1级子ADC中MDAC的设计,将整个ADC的采样保持电路集成在第1级子ADC的MDAC中,并且采用逐... 采用7级子ADC流水线结构设计了一个8位80 Msample/s的低功耗模数转换电路。为减小整个ADC的芯片面积和功耗,改善其谐波失真和噪声特性,重点考虑了第1级子ADC中MDAC的设计,将整个ADC的采样保持电路集成在第1级子ADC的MDAC中,并且采用逐级缩放技术设计7级子ADC的电路结构,在版图设计中考虑每一级子ADC中的电容及放大器的对称性。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为49.5 d B,有效位数(ENOB)为7.98位,该ADC的芯片面积只有0.56 mm2,典型的功耗电流仅为22 m A。整个ADC性能达到设计要求。 展开更多
关键词 集成电路adc 设计技术 芯片面积 低功耗 信噪比
下载PDF
12位逐次逼近模数转换器关键设计技术研究
2
作者 居水荣 魏天尧 朱樟明 《电子器件》 CAS 北大核心 2015年第5期1022-1030,共9页
采用逐次逼近方式设计了一个12 bit的超低功耗模数转换电路。为减小整个ADC的芯片面积、功耗和误差,提高有效位数,精确设计了该ADC的采样保持和高精度比较器的电路结构以及版图。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为72 d B,有效... 采用逐次逼近方式设计了一个12 bit的超低功耗模数转换电路。为减小整个ADC的芯片面积、功耗和误差,提高有效位数,精确设计了该ADC的采样保持和高精度比较器的电路结构以及版图。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为72 d B,有效位数(ENOB)为11.7 bit,该ADC的芯片面积只有0.36 mm2,典型的功耗仅为40μW,微分非线性误差DNL小到0.6 LSB、积分非线性误差INL只有0.63 LSB。整个ADC性能达到设计要求。 展开更多
关键词 集成电路adc 设计技术 芯片面积 低功耗 有效位数
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部