期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于标准单元库扩展的快速乘法器设计 被引量:5
1
作者 曾宪恺 郑丹丹 +2 位作者 严晓浪 吕冬明 葛海通 《计算机应用研究》 CSCD 北大核心 2012年第5期1778-1780,1814,共4页
设计并实现17×17 bit带符号数字乘法器。为了提高乘法器的性能,采用改进的Booth编码算法、Wal-lace树型结构以及基于标准单元库扩展的设计方法。该方法使用逻辑功效模型分析乘法器的关键路径,通过构造驱动能力更为完备的单元以实... 设计并实现17×17 bit带符号数字乘法器。为了提高乘法器的性能,采用改进的Booth编码算法、Wal-lace树型结构以及基于标准单元库扩展的设计方法。该方法使用逻辑功效模型分析乘法器的关键路径,通过构造驱动能力更为完备的单元以实现关键路径中每一级门功效相等,从而得到最短路径延时。将TSMC 90 nm标准单元库扩展得到扩展单元库,使用两个单元库版图分别实现数字乘法器,基于扩展单元库实现的乘法器速度提升10.87%。实验结果表明,基于标准单元库扩展的半定制设计方法可以有效提升电路的性能,这种方法尤其适用于电路负载过大的情况。 展开更多
关键词 乘法器 标准单元库扩展 改进的Booth编码算法 WALLACE树 逻辑功效
下载PDF
基于功效的集成电路延时估算与优化
2
作者 殷万君 白天蕊 《广东技术师范学院学报》 2011年第12期9-12,共4页
本文讨论了cmos门电路延时时间的估算模型,介绍了逻辑功效对逻辑门电路的优化方法,在确定的工艺条件下,根据电路要求,可以快速确定最优的逻辑结构和晶体管的尺寸,在集成电路的设计中具有很高的应用价值.
关键词 逻辑功效 寄生延时 逻辑优化
下载PDF
深亚微米工艺下逻辑功效法延时估算的改进
3
作者 毕卓 陈晓君 《计算机工程与科学》 CSCD 北大核心 2014年第4期589-595,共7页
逻辑功效法延时估算是由Sutherland I E提出的,可以在设计初期快速估算逻辑门和逻辑电路的延时,减小逻辑电路设计的难度。但是,随着深亚微米CMOS工艺的普及,短沟道效应开始影响经典逻辑功效法的正确性。为了提高逻辑功效法估算精度,提... 逻辑功效法延时估算是由Sutherland I E提出的,可以在设计初期快速估算逻辑门和逻辑电路的延时,减小逻辑电路设计的难度。但是,随着深亚微米CMOS工艺的普及,短沟道效应开始影响经典逻辑功效法的正确性。为了提高逻辑功效法估算精度,提出一种考虑速度饱和效应的改进方法,该方法主要分两步:首先,考虑反相器PMOS与NMOS宽之比,精确估算反相器的延时,并归一化;然后,基于反相器的延时和速度饱和的影响,估算逻辑门的延时。仿真模型采用了美国亚利桑那州立大学的PTM 32nm、65nm、90nm和130nm的模型,45nm采用了北卡罗来纳州立大学的FreePDK的模型,结合hspice仿真。经实验数据对比,该方法对与非门延时的估算精度提高约10%。 展开更多
关键词 逻辑功效 延时估算 速度饱和 深亚微米
下载PDF
基于可扩展标准单元的半定制电路设计方法 被引量:1
4
作者 李碧琛 沈海斌 +1 位作者 郑丹丹 严晓浪 《机电工程》 CAS 2013年第6期754-758,763,共6页
针对芯片设计中关键路径优化不足的问题,提出了基于可扩展标准单元的半定制电路设计方法。采用逻辑功效模型分析了关键路径,根据分析结果,通过使用Cadance工具的开发语言编程设计了具有完备驱动能力的扩展单元集,通过使用hspice工具仿... 针对芯片设计中关键路径优化不足的问题,提出了基于可扩展标准单元的半定制电路设计方法。采用逻辑功效模型分析了关键路径,根据分析结果,通过使用Cadance工具的开发语言编程设计了具有完备驱动能力的扩展单元集,通过使用hspice工具仿真扩展单元的时序,通过使用逻辑功效优化算法将关键路径中延时较大的标准单元替换成具有理想驱动能力的扩展单元从而减少了单元延时,以获得最短路径延时,实现了设计流程自动化,获得了良好的工艺可移植性和设计灵活性;以处理器芯片为实验电路,采用台积电的4种工艺,分别使用扩展单元和标准单元完成了芯片的物理设计和时序仿真。实验结果表明,主流工艺下基于可扩展标准单元的半定制设计方法可以充分优化关键路径和缩短延时,有效地提升电路的主频。 展开更多
关键词 芯片设计 可扩展标准单元 关键路径优化 逻辑功效模型 半定制设计
下载PDF
基于逻辑功效模型的数字电路延迟估算与优化
5
作者 杨东 李瑞 孙显龙 《微处理机》 2010年第5期21-23,27,共4页
CMOS数字集成电路中,延迟是影响电路速度的重要参数。介绍了如何建立CMOS数字集成电路的逻辑功效模型,快速估算出延迟的时间,并且发现来源,找出缩短延迟方法,以及如何选择逻辑的级数、逻辑门类型和MOS管尺寸来对逻辑和电路优化。
关键词 CMOS数字集成电路 逻辑功效模型 延迟
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部